Изобретение относится к области электроизмерительной техники.
Известны цифровые вольтметры, содержаН1,не источник опорного напряжения с дискретным делителем, сравнивающее устройство, триггеры памяти, синхронизирующее устройство с шипами четных и нечетных тактовых нмпульсов и импульсно-потенциальные схемы совнадення, включенные между единичными входами триггеров памяти и тактовыми шинами синхронизирующего устройства.
В предлагаемом вольтметре для его упрощепия пмпульсные входы схем совнадегн подсоединены через диодпо-резисторные неночки к единнчным выходам триггеров, памяти, потепциальные входы - к шинам тактовых импульсов, а выходы схем совпадения подключены через накопительные конденсаторы к единичным входам триггеров памяти и через диоды - к шине.
На чертеже нредставлена функциональная схема четырехзаряд 1ого цифрового вольтметра.
Вольтметр содержит источннк опорного напряжения с дискретным делителем 1; сравнивающее устройство 2, триггеры 5 намяти, синхронизирующее устройство 4 с шиной 5 нечетных и шиной 6 четных тактовых импульсов; имнульсно-потенциальиые схемы 7 совпадения, выходы которых через накопительные
конденсаторы S соединены с единичными входа.мн трнггеров 3 намяти; диоды 9, предназначенные для разряда конденсаторов схем совпадения нри сбросе трнггеров памяти в исходное ноложенне; диодно-резистивные ценочкн 10.
Вольтметр работает следующим образом. Синхронизирующее устройство 4 имнульсом сброса приводит в исходное иоложеиие
триггеры намяти. При этом все конденсаторы схем совпадени) н накопительные конденсаторы оказываются разряженнымн.
По окончании имнульса сброса с cHiixpoiHiзнруюн1,его ycTpoiiCToa но шннс 5 ностунает
первый нечетный тактовый импульс нанряжения, закрывающий диоды иечетных схем совпадений. Одновременно на импульсный вход первой схемы 7 совпадения поступает из сиихронизирующего устройства 4 перепад нанряжения, который 15следствпе того, что днод HCpBOi схемы совпадення закрыт, проходит на ее выход и заряжает первый конденсатор 8.
По окопчанни иервого нечетного тактового импульса днод первой схемы созпадеппя открывается, и под воздействием положительного имнульса напряжепня разряда накопительного конде1;сатора первый триггер переключается в положение «I.
6
устройства по шине 6 поступает первый четный тактовый импульс напряжения, который закрывает диоды четных схем совпадений. Так как диод второй схемы совпадения оказывается закрытым, то перепад напряжения, поступающий с единичного выхода первого триггера через диодио-резнсгивную цепочку W па импульсный вход этой схемы совиадения, проходит на выход схемы совпадепия и заряжает второй иакопительиый конденсатор.
По окончании первого четного тактового имнульса диод второй схемы совнадеиия открывается, и второй накопительный конденсатор подключается к единичному входу второго триггера памяти, вследствие чего последний переключается в положение «I (под воздействием напряжеиия разряда второго иакоинтельпого конденсатора).
Аналогнчным образом происходит включение всех остальных триггеров памяти.
При разряде /-го, накопительного конденсатора соединенный с ним конденсатор г-й схемы совпадения дозаряжается, если г-й триггер памяти остается в положении «I. Вследствие этого на единичиом выходе t-ro триггера памяти возникает помеха, по амплитуде равная иапряжению зарялт,а накопительного конденсатора.
В предлагаемом вольтметре между единичными выходами триггеров намяти и импульспыми входами схем совпадений включены разделительпые диодно-резистивные цепочки 10, которые позволяют полностью устранить помеху на единичных выходах триггеров памяти.
П 11 е д м е т и з о и р е т е п и я
Цифровой вольтметр, содержаишй иеточиик опориого иапряжения с дискретным дe итслем, сравнивающее устройство, триггеры намяти, сиихроиизирующее устройство с шинами четных и нечетных тактовых импульсов и имиульсно-потенциальиые схемы совпадепия, включенные между единичными входами триггеров намяти и тактовыми шинами, синхронизирующего устройства, отличающийся тем, что, с целью унрощения вольтметра, в нем импульспые входы схем совпадения подсоединены через диодно-резистивпые цепочки к едииичпым выходам триггеров намяти, потенциальные выходы - к шинам тактовых импульсов, а выходы схем совпадения подключены через накопительные коидеисаторы к единичным входам триггеров памяти и через диоды - к общей шиие.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО для УПРАВЛЕНИЯ ЦИФРОВЫМИ ПРИБОРАМИ ПОРАЗРЯДНОГО УРАВНОВЕШИВАНИЯ | 1973 |
|
SU409230A1 |
Устройство для управления шаговым двигателем | 1972 |
|
SU437051A1 |
РЕГИСТР ЦИФРОВОГО АВТОМАТИЧЕСКОГО ПРИБОРА С ПОРАЗРЯДНЫМ ВЗВЕШИВАНИЕМ | 1970 |
|
SU277019A1 |
ОХРАННОЕ КОДОВОЕ УСТРОЙСТВО | 1990 |
|
SU1834549A1 |
Распределитель на транзисторах | 1973 |
|
SU504302A1 |
ВСЕСОЮЗНАЯ Л. А. Шойхет, А. С. Белима, А. Г. Мелик-Аскаров, }j^,..^,..,.. ^^^,,,,.,.^^В. М. Гаврилюк, Б. И. Семеняк и А. А. Казьмина р^"—"!Н1'~1':ХН'''-;5\?{ЛЯ | 1970 |
|
SU287550A1 |
Преобразователь напряжение-цифровой код | 1978 |
|
SU1075402A1 |
ОЗНАЯ ПАТЕНТШ-г^АН^Г'Е^ИАЯ | 1971 |
|
SU304700A1 |
УСТРОЙСТВО для ТЕЛЕИЗМЕРЕНИЯ | 1970 |
|
SU277587A1 |
УСТРОЙСТВО ДЛЯ МНОГОКАНАЛЬНОГО ИЗМЕРЕНИЯ ВРЕМЕННЫХ ПАРАМЕТРОВ | 1999 |
|
RU2180450C2 |
Даты
1970-01-01—Публикация