Изобретение относится к области вычислительной техники и может быть применено для проверки матриц на ферритовых сердечниках оперативных запоминающих устройств (ОЗУ).
Известен ряд способов проверки матриц на ферритовых сердечниках с помощью различных статических и динамических тестов. Степень трудности теста определяется, в основном, числом нескомпенсированных помех, присутствующих в данном тесте. Наибольшая суммарная помеха имеет место в том случае, если во все сердечники, которые наводят положительную э. д. с., записать «1, а в сердечники, которые наводят отрицательную э. д. с., записать при таком распределении информации («тяжелый код) все помехи складываются. Однако полярность импульса суммарной помехи совпадает с полярностью сигнала считанной «1, т. е. с увеличением помехи при считывании имеет место увеличение сигнала.
Цель изобретения - повышение эффективности контроля матриц на ферритовых сердечниках, т. е. получение считанного сигнала с максимальной нескомпенсированной помехой.
помеха вычитается из сигнала «1. Это осуществляют одновременной подачей токов чтения и записи в координатные обмотки и двух разнополярных токовых импульсов амплитудои 3/2 /м (где /м - ток, достаточный для перемагничивания сердечников) в обмотку считывания матрицы. Проверку матрицы предлагаемым способом по каждому адресу производят в три такта.
В первом такте по заданному адресу записывают «1, т. е. в соответствующие координатные обмотки подают полутоки чтения и записи. Во втором такте в матрицу записывают информацию, соответствующую «тяжелому коду. Для этого одновременно с подачей в координатные обмотки токов чтения и записи в обмотку считывания проверямой матрицы подают два разнополярных токовых импульса
амплитудой s/j Д,. Полярность первого из них выбирают противоположной полярности тока считывания. Таким образом, на выбранный сердечник действует разность токов з/2/„-/„, в результате чего он остается в положении
«1. На сердечники, находящиеся на возбужденных адресных шинах, действует сумма или разность полутоков и тока з/2/м, в результате чего в конце второго такта во всех сердечниках записан «тяжелый код, а в выбранВ третьем такте производят считывание информации по выбранному адресу, при этом из сигнала «1 вычитается максимальная суммарная помеха. Аналогично производится проверка по всем адресам матрицы.
Описанный способ обеспечивает наиболее тяжелый режим проверки, так как суммарную помеху создает максимальное количество нескомпенсированных помех от сердечников, а разность помехи от полувыбранных «1 и «О имеет наибольшую возможную величину.
Предмет изобретения
Способ проверки матриц на ферритовых сердечниках при помощи «тяжелого кода, отличающийся тем, что, с целью получения считанного сигнала с максимальной нескомпенсированной помехой, увеличения эффективности контроля, одновременно с подачей токов считывания и записи в координатные обмотки в обмотку считывания матрицы подают двухполярный токовый импульс тока с амплитудой 3/2 /„.
название | год | авторы | номер документа |
---|---|---|---|
ВСЕСОЮЗНАЯ * ПАШТИЗ-ТЕШ!—Ё^^Й^ШТШЛ | 1972 |
|
SU323804A1 |
Устройство для контроля матриц на ферритовых сердечниках | 1977 |
|
SU658601A1 |
Магнитное оперативное запоминающее устройство | 1981 |
|
SU980161A1 |
Устройство для обучения записи информации в память ЭВМ | 1983 |
|
SU1153340A1 |
МАТРИЦА ЗАПОМИНАЮЩЕГО УСТРОЙСТВА | 1970 |
|
SU261463A1 |
Магнитный запоминающий элемент | 1975 |
|
SU532898A1 |
ЦИФРОВОЕ ВЫЧИСЛИТЕЛЬНО-ЛОГИЧЕСКОЕ УСТРОЙСТВО | 1970 |
|
SU273523A1 |
СПОСОБ ЗАПИСИ ИНФОРМАЦИИ В ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО НА МАГНИТНЫХ СЕРДЕЧНИКАХ И ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО НА СЕРДЕЧНИКАХ | 1992 |
|
RU2101784C1 |
Устройство для контроля запоминающих матриц | 1979 |
|
SU875468A1 |
Запоминающее устройство с сохранением информации при аварийном отключении питания | 1977 |
|
SU693441A1 |
Даты
1971-01-01—Публикация