УСТРОЙСТВО ФАЗИРОВАНИЯ И РЕГЕНЕРАЦИИ ДЛЯ ТРАНСФОРМАТОРА СКОРОСТИ ДИСКРЕТНЫХ СИГНАЛОВ Советский патент 1971 года по МПК H04L7/33 

Описание патента на изобретение SU321962A1

Изобретение относится к области электросвязи.

Известны устройства фазирования и регенерации для трансформаторов скорости дискретных сигналов, в которых для выделения синхросигнала используются знакоперемены ото всех информацион-ных подканалов.

Недостатками известных устройств является низкая помехоустойчивость.

С целью повышения помехоустойчивости в предлагаемом устройстве входы управления фазовых дискриминаторов подключены к коммутатору, между коммутатором и управляемым делителем включен формирователь сетки фаз опорных импульсов, а входы «опережение и «отставание управляемого делителя подключены ко входам сброса обоих счетчиков, причем потенциальные выходы счетчиков соединены со входом запрета обоих одноименных схем «НЕТ.

На чертеже приведена блок-схема предлагаемого устройства.

Задающий генератор / соединен со входом управляемого делителя 2 и входами схем «И 3, 4 и 5, 4 и так далее всех подканалов, вторые входы схем «И 3, 4 каждого подканала подключены к выходам «+ и «- фазовых дискриминаторов 5, 5 соответствующего подКанала.

Выходы всех схем «И 3, 3 и т. д. подсоединены к схеме «ИЛИ 6, выходы всех схем «И 4, 4 и т. д. подсоединены к схеме «ИЛИ

7.Выходы схем «ИЛИ 6 и 7 подключены ко входам схемы «ИСКЛЮЧИТЕЛЬНО-ИЛИ

8.Выходы «+ и «- схемы 8 соединены со входом схемы «НЕТ 9 и входом счетчика 10.

Потенциальные выходы счетчиков 10 и W подключены ко входам запрета схем «НЕТ

9 и 9, выходы которых включены на входы «-}- и «- реверсивного счетчика 11. Выходы «4- и «- реверсивного счетчика 11 соединены с одноименными входами управляемого делителя 2, а его выход подключен к формирователю сетки фаз опорных импульсов 12, выходы формирователя 12 соединены с коммутатором фаз 13. Выходы коммутатора фаз 13 подключены ко входам управления фазовых дискриминаторов 5, 5 всех подканалов,

общий выход коммутатора 13 соединен со входом управления вентилей 14, 14 и т. д. всех подканалов. Выходы вентилей 14, 14 ,и т. д. подключены к выходным клеммам устройства 15, 15 и через линию задержки 16,

16 соединены со входом сброса триггеров 17, 17. Выходы триггеров 17, 17 подсоединень ко входам вентилей 14, 14; входы триггеров 77, 17 подключены к выходу узлов стробирования 18, 18, входы управления узлов 18, 18

узлов 8 и 18 подсоединены ко входным .клеммам устройства 19, 19 и входам соответствующих фазовых дискриминаторов 5, 5.

Устройство работает следующим образом.

Постоянные фазовые сдвиги между подканалами устраняются выбором оптимальной фазы для каждого подканала посредством коммутатора 13. Так как кроме постоянных фазовых сдвигов существуют и переменные сдвиги, вызванные щумами и эффектом многолучевости, то с выхода, например, «4- или «- дискриминатора 5 поступают на входы схем «И 5 и 4 импульсы различной длительности, которая пропорциональна фазовому сдвигу входного сигнала относительно фазы опорного напряжения с коммутатора 13.

На выходах схем 3 и 4 получаются «пачки импульсов частоты задающего генератора, соответствующие квантованному значению фазовых сдвигов. Указанные «пачки импульсов с выходов схем 3, 3 и 4, 4 суммируются по времени в схемах 5 и 7 только в том случае, если имеется временной сдвиг между этими .«пачками импульсов, реализующими эффект, пропорциональной переменной коррекции фазы.

Если же «пачки импульсов от различных подканалов приходят одновременно, то на выходе схем «ИЛИ 6, 7 действуют «пачка из наибольшего числа импульсов. С выходов схем 6 и 7 «пачки импульсов, соответствующие одноименному суммарному фазовому сдвигу сигналов с постоянным запаздыванием поступают на схему «ИСКЛЮЧИТЕЛЬНО- ИЛИ, которая вычисляет разность между суммарным значением фазовых сдвигов в сторону «опережения и «отставания.

С выхода схемы 5 импульсы «опережения или «отставания поступают на счетчик 10 или 10 и через схему «НЕТ 9 или 9 на входы реверсивного счетчика 11. Схемы «НЕТ Р и Р пропускают импульсы только в том случае, когда счетчики 10 и 10 полностью заполняются, так что выходной потенциал с последнего триггера счетчиков 10 и 10 открывает схему «НЕТ 9 или 9. Каждым импульсом с выхода реверсивного счетчика 11 производится сброс счетчиков 10, 10, что позволяет при качании фазы одного из подканалов

вследствие многолучевости ввести дополнительную инерционность для предотвращения ложной подстройки фазы.

Такое выполнение устройства позволяет демпфировать действия быстрых фазовых сдвигов на управляемый делитель, а также получить характеристику с экспоненциально взвешенным усреднением, тогда как интегрирование посредством реверсивного счетчика

приводит к пропорциональному усреднению.. Первая регенерация сигнала в каждом подканале производится на узлах стробирования 18, 18, отрегенерированный импульс с выхода 18, 18 запоминается на триггерах 17, 17, управляюш,их вентилями 14, 14. При наличии сигнала на триггерах 17, 17 импульс с общего выхода коммутатора 13 выделяется на выходе вентилей 14, 14 и через линию задержки 16, 16 установит триггеры 17, 17 в нулевое ноложение. При поступлении отрегенерированного импульса с узлов 18, 18 триггеры 17, 17 установятся опять в единичное положение.

Предмет изобретения

Устройство фазирования и регенерации для трансформаторов скорости дискретных сигналов, содержащее в каждом подканале фазовый дискриминатор, две схемы «ИЛИ, узел ртробирования, триггер, вентиль с линией задержки, а в групповой части - задающий ге ератор, коммутатор, управляемый делитель

с двумя входами на «опережение и «отставание, реверсивный счетчик, логические схемы «ИЛИ, «НЕТ «ИСКЛЮЧИТЕЛЬНОИЛИ и два счетчика со сбросом, отличающееся тем, что, с целью повышения помехоустойчивости, входы управления фазовых дискриминаторов подключены к коммутатору, между коммутатором и управляемым делителем включен формирователь сетки фаз опорных импульсов, а входы «опережение и «отставание управляемого делителя подключены ко зходам сброса обоих счетчиков, причем потенциальные выходы счетчиков соединены со входом запрета обоих одноименных схем «НЕТ.

Ji ,-

Похожие патенты SU321962A1

название год авторы номер документа
Устройство синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов 1989
  • Новиков Борис Павлович
  • Язловецкий Ярослав Степанович
  • Светличный Вячеслав Александрович
  • Зубарев Вячеслав Владимирович
SU1811018A1
ПАТЕНТНО-ТЕХНЦЧЕСНЙЯБИБЛИОТЕКА 1971
SU301865A1
Устройство фазовой автоподстройки тактовой частоты 1989
  • Перепелов Владимир Сергеевич
  • Трифонов Сергей Евгеньевич
SU1721834A1
Устройство тактовой синхронизации 1982
  • Доброскок Анатолий Иванович
  • Червен-Водали Роальд Георгиевич
  • Мясникова Нина Петровна
SU1059689A1
МОНОИМПУЛЬСНАЯ РАДИОЛОКАЦИОННАЯ СИСТЕМА 2004
  • Никольцев В.А.
  • Коржавин Г.А.
  • Подоплёкин Ю.Ф.
  • Симановский И.В.
  • Войнов Е.А.
  • Ицкович Ю.С.
  • Горбачев Е.А.
  • Коноплев В.А.
RU2260195C1
Цифровой некогерентный дискриминатор задержки псевдослучайного радиосигнала 1983
  • Бархота Валерий Алексеевич
  • Горшков Владимир Владимирович
  • Рубцов Сергей Александрович
  • Соломатин Сергей Алексеевич
SU1131034A2
МОНОИМПУЛЬСНАЯ РАДИОЛОКАЦИОННАЯ СИСТЕМА 2000
  • Никольцев В.А.
  • Коржавин Г.А.
  • Подоплекин Ю.Ф.
  • Симановский И.В.
  • Войнов Е.А.
  • Ицкович Ю.С.
  • Меркин В.Г.
  • Ефремов Г.А.
  • Леонов А.Г.
  • Царев В.П.
  • Артамасов О.Я.
  • Бурганский А.И.
  • Зимин С.Н.
RU2178896C1
Устройство синхронизации сигналов 1981
  • Ганкевич Сергей Антонович
SU1021005A2
Устройство измерения перемещения 1982
  • Гаврилкин Анатолий Александрович
SU1334045A1
УСТРОЙСТВО для РЕГЕНЕРАЦИИ МНОГОКАНАЛЬНОЙ СИНФАЗНОЙ ДИСКРЕТНОЙ ИНФОРМАЦИИ 1970
SU259135A1

Иллюстрации к изобретению SU 321 962 A1

Реферат патента 1971 года УСТРОЙСТВО ФАЗИРОВАНИЯ И РЕГЕНЕРАЦИИ ДЛЯ ТРАНСФОРМАТОРА СКОРОСТИ ДИСКРЕТНЫХ СИГНАЛОВ

Формула изобретения SU 321 962 A1

SU 321 962 A1

Даты

1971-01-01Публикация