предлагаемое устройство для контроля последовательности импульсов относится к вычислительной технике и может найти применение в системах контроля нифровых вычислительных машин.
Известно устройство для контроля последовательности импульсов, содержащее триггер со счетным входом, триггер с раздельными входами и схемы «ИЛИ. В известном устройстве сигнал ошибки вырабатывается при несовпадении состояний триггера с счетным входом и триггера с раздельными входами. Однако схема этого устройства имеет низкую помехоустойчивость, обусловленную неодновременным неребрасы-ванием триггеров.
В предлагаемом устройстве выходы многоходовых схем «ИЛИ, объединяюш,их контролируемые импульсы, соединены через двухвходовую с.хему «ИЛИ со счетным входом триггера н через линии задержки со входами схемы сравнения, а другие входы схемы сравнения подключены к единичному и нулевому выходам триггера со счетным входом. Это дает возможность отказаться от иснользования в схеме устройства триггера с раздельными входами и одной схемы «ИЛИ и повысить помехоустойчивость схемы контроля.
мы «ИЛИ / и 2 для сборки нечетных и четных контролируемых импульсов соответственно, схему «ИЛИ 3, триггер со счетным входом 4, линии задержки 5 и б на время переходных процессов в триггере и схеме «ИЛИ 5 к схему сравнения 7.
На выходе схемы «ИЛИ / формируется сигнал сборки нечетных контролируемых импульсов
С СУСУ ...,
а на выходе схемы «ИЛИ 2 формируется сигнал сборки четных контролируемых импульсов
c, cycy...vc,,.
Сигналы Сн и Сч через схему «ИЛИ 3 поступают на счетный вход триггера 4 и через линии задержки 5 и б на входы схемы сравнения 7.
Иа другие входы схемы сравнения 7 поступают сигналы с единичного и нулевого выходов триггера 4. Схема сравнения 7 вырабатывает сигнал ошибки У но формуле
УггаСз„1/аСзч,
где С:л1 - задержанный сигнал Сц;
брасывают его в состояние «О. Сигнала ошибки Б этом случае не возникает. При выпадании какого-либо импульса из контролируемой последовательности происходит нарушение чередования импульсов Сзн или Сзч и на выходе схемы сравнения возникает сигнал ошибки.
Предлагаемое устройство наиболее целесообразно применять для контроля схем, выполненных на потенциальных элементах.
Предмет изобретения
Устройство для контроля последовательности импульсов, содержаш;ее схему сравнения.
первую и вторую многовходовые схемы ИЛИ соответственно для четных и нечетных контролируемых импульсов, соединенные через третью схему «ИЛИ с триггером, отличающееся тем, что, с целью повышения помехоустойчивости устройства в него дополнительно введены линии задержки, причем выходы первой и второй многовходовых схем «ИЛИ соединены с входами соответствуюш,их линий задержки, а выходы линий задержки и выходы триггера соединены с входами схемы сравнения, выход которой подключен к выходу устройства.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля двоичного кода на четность | 1981 |
|
SU989558A1 |
Устройство контроля последовательности импульсов | 1972 |
|
SU440665A1 |
УСТРОЙСТВО для КОНТРОЛЯ ИСПРАВНОСТИ ОБОРУДОВАНИЯ БЛОКОВ УПРАВЛЕНИЯ ЦИФРОВЫХ ВЫЧИСЛИТЕЛЬНЫХМАШИН | 1968 |
|
SU206894A1 |
УСТРОЙСТВО для КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНОСТИ | 1973 |
|
SU374558A1 |
Устройство для контроля распределителя импульсов | 1981 |
|
SU1056197A1 |
Устройство контроля временных интер-ВАлОВ КОдиРОВАННыХ пОСылОК | 1979 |
|
SU843211A2 |
Измеритель временных интервалов | 1983 |
|
SU1155990A1 |
Устройство для контроля последовательности импульсов | 1981 |
|
SU957425A1 |
УСТРОЙСТВО для ОПРЕДЕЛЕНИЯ ДИСПЕРСИИ РАЗЛ1АХОВ И ПЕРИОДОВ СЛУЧАЙНОГО ПРОЦЕССА | 1973 |
|
SU383058A1 |
УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИСТОЧНИКА ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ | 1973 |
|
SU388262A1 |
Сигнал otuu5t u
TFI
1 5 2п.1
1-т
с2 Q, Ь
Авторы
Даты
1972-01-01—Публикация