ВСЕСОЮЗНАЯ IПйТ^:^^^^"' rry-f?;'f!rruof,pl Ji-ft,>&-:,iiri.M,J- ,: LrUi;: ; \.' Л'' 41flьивлиота'1д I Советский патент 1972 года по МПК G11C11/06 

Описание патента на изобретение SU356691A1

Изобретение относится к области запоминающих устройств.

Известно запоминающее устройство, содержащее две Группы запом:инаю1щих матриц, связанных через «блоки выходных ключей с дешифратором адреса, входы которого подключены к выходам триггеров регистра адреса, генераторы токов считывания и записи по координатам J и У, возбуждающие входы которых подключены к блокам управления считыванием и записью.

Недостатком известного запоминающего устройства является узкая область устойчивой работы.

Описываемое запоминающее устройство отличается от известного тем, что один из управляющих входов генераторов считывания и записи Подключены к .первому выходу одного из триггеров регистра адреса, ко второму выходу которого подсоединены другие управляю(Щ1ие входы генераторов считывания и записи, выходы которых подключены к соответствующему входу -блока выходньгх ключей.

Такое выполнение устройства позволяет повысить надежность его работы.

рых соединены с выходами 4 генераторов 5 считывания « заниси, входы 6 генераторов считывания и записи подключены к первому выходу одного ИЗ триггеров регистра адреса 7, входы 8 генераторов 5 подключены ко второму выходу этого триггера. Входами возбуждения 9 генераторов считывания и запиСн управляют источники Ю и Il управляющих импульсов по координатам X и Y соответственно.

В каждом генераторе 5 коллекторы верхних триодов 12 и 13 объединены и подключены к схеме выходных ключей 3. Регулировка токов считывания и записи осуществляется

переменными резисторами 14 и 15. Регистр адреса 7 управляет схемой дещифратора б, вы-ходы которого Подключены к схемам выходных ключей 3. Ферритовые сердечники 17 и :/S -запоминающие элементы матриц / и

2 соответственно. Выходы координатных щин X 19 запоминающей матрицы 1 соединены со входами координатных шин X 19 запоминающей матрицы 2. Выходы координатных щин У 20 запоминак щей матрицы 2 соединены со

входами координатных шин У 20 запоминающей матрицы /.

Похожие патенты SU356691A1

название год авторы номер документа
РЕГИСТРИРУЮЩЕЕ УСТРОЙСТВО 1969
SU239683A1
МНОГОКАНАЛЬНЫЙ АНАЛИЗАТОР ИМПУЛЬСОВ 1970
  • Б. Н. Кононов, С. С. Курочкин, В. Н. Распутный, Н. А. Сел Кова
  • Н. Синева Патг
SU260684A1
МНОГОФУНКЦИОНАЛЬНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО3 :1 Т ВФОН]] Я-И;ф'РТГЩ <" t- J J^^ '^ • i .• f S .„ J i, is i* 1972
  • Е. П. Балашов, Г. А. Петров Д. В. Пузанков
SU433541A1
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО ТИПА ЗД 1971
SU427380A1
УСТРОЙСТВО для АВТОМАТИЧЕСКОГО КОДИРОВАНИЯ 1972
SU354409A1
Оперативное запоминающее устройство с обращением к множеству ячеек памяти 1974
  • Ганитулин Анатолий Хатыпович
  • Поляков Геннадий Алексеевич
SU515158A1
МНОГОПОЗИЦИОННАЯ МАТРИЦА УПРАВЛЕНИЯ 1972
SU337818A1
Аналоговое запоминающее устройство 1977
  • Сидоров Владимир Михайлович
SU684619A1
ВЫЧИСЛИТЕЛЬНО-ЛОГИЧЕСКОЕ УСТРОЙСТВО 1973
  • Известны Вычислительно Логические Устройства Магнитном Оперативном Запоминающем Устройстве Микропрограммным Управлением, Содержапдие Контрольные Импульсные Формирователи Тока, Цепь Циклического Сдвига Кодов Реверсивные Ключи, Выходы Которых Соединены Адресными Шинами Накопител Магнитных Сердечниках Ппг. Таком Устройстве Логические Операции Выполн Ютс Непосредственно Чейках Мозу Магнитное Оперативное Запоминающее Устройство Адресные Шины Которых Соединены Реверсивными Ключами Эти Чейки Составл Небольшую Часть Всего Накопител Названную Функциональной Управлени Вычислительным Устройством Предлагаетс Использовать Методы Микропрограммировани Синтезировать Управл Ющее Устройство Также Адресных Линейках Мозу. Этом Случае Входами Реверсивных Ключей Могут Управл Специальные Выходы Усилителей Чтени Специальным Диодам, Объединенным Своим Сигналом Совпадени При Таком Построении Микропрограммного Автомата Кодировани Каждого Управл Ющего Сигнала, Поступающего Вход Реверсивного Ключа, Требуетс Специальный Двоичный Разр Кодовой Части Микрокоманды
  • Рассмотренному Вычислительному Устройству Присущи Три Недостатка
  • Выполнени Логических Операций Числа, Хран Щиес Основном Накопителе
  • Дов Кодовой Части Микрокоманды, Прин Устройстве Длина Слова Может Оказатьс Недостаточной Размещени Микрокоманды Размещение Микрокоманды Двух Адресах Ведет Усложнению Схемы Сниже
  • Нию Быстродействи Двоичное Кодирование Набора Управл Ющих Сигналов Требует Построени Микропрограммного Автомата Специализированных Устройств Дешифратора Шифратора Шифратор Соответствует Опреде
  • Каждого Адреса Функциональной Части Накопител Каждого Адреса, Котором Возможно Выполнение Логических
SU393741A1
Устройство для считывания графической информации 1983
  • Тавадзе Роберт Ильич
  • Ковшов Леонид Федорович
  • Цихистави Давид Элизбарович
  • Эбралидзе Нодари Иродионович
SU1120378A1

Иллюстрации к изобретению SU 356 691 A1

Реферат патента 1972 года ВСЕСОЮЗНАЯ IПйТ^:^^^^"' rry-f?;'f!rruof,pl Ji-ft,>&-:,iiri.M,J- ,: LrUi;: ; \.' Л'' 41flьивлиота'1д I

Формула изобретения SU 356 691 A1

SU 356 691 A1

Даты

1972-01-01Публикация