1
Изобретение относится к вычислительной технике и 1может найти применение в качестве 1{:ормирователя токов выборки адресных цепей оперативных запоминающих устройств (ОЗУ) и сверхоперативных запоминающих устройств (СОЗУ), выполненных на магн;итн1ых элементах.
Известны транзисторные формирователи тока выборки, содержаш,ие входпой и выходной каскады с трансформаторной связью между ними и применяющиеся в компактных запоминающих устройствах на магнитных элементах для формирования импульсов систем выборки.
Недостатком известного формирователя является Н1алнчие в нем межкаскадного трансформатора связи, приводящего к искажению фронта импульса тока выборки, ограничению быстродействия, ограничению степени возможной интеграции электроники обрамления запоминающих устройств.
Кроме того, формирователь тока выборки с межкаскадной трансформаторной связью не рассчитан на непосредствешное соединение с комплексом логических схем управления.
Целью изобретения является улучшение фронтов импульса тока выборки, повышение быстродействия и помехозащищенности схемы, обеспечение непосредственной связи с комплексом логических схем управления и повышение степени интеграции.
Для достижения этого в выходной каскад формирователя тока выборки дополнительно введен второй транзистор п-р-/г-типа, база которого подключена к эмиттеру первого транзистора, а между эмиттером и базой каждогЪ транзистора включена депь из параллельно соединенных резистора смещения и разрядного диода, который анодом подключен к эмиттеру соответствующего транзистора.
На чертеже представлена привципиальн1ая электрическая схема формирователя тока выборки.
Предлагаемое устройство содержит:
Входной каскад 1, выполненный по схеме с o6nj,HM эмиттером на транзисторе 2 п-р-птипа с коллекторной нагрузкой 3, резисторами- .базовым 4 и смещения 5, общая точка 6 связи которых подключена ко входу формирователя; вторые выводы резистора смещения 5 и коллекторной нагрузки 3 подключены к плюсу источника питания
разделительный конденсатор 7, включенный между выходом входного каскада / и входом выходного устройства 8 (точки 9 и 10)
ключевой выходной каскад 8, выполненный по схеме составного транзистора с общим эмиттером на двух транзисторах 11 и 12 п-р-/г-типа, переходы база - эмиттер которых защунтированы каждый цепью из параллельно включенных резисторов 3 is, 14 соответственно и разрядных диодов 15, 16 соответственно, подключенных анодами к эмиттерам соответствующих транзисторов 11, 12. Коллекторная нагрузка 17 транзистора 11 подключена к общей шине 18 формиро-5 вателя, эмиттер этого транзистора подключен к минусу второго источника питания, а коллектор - подключен к выходу формирователя, сигнал с которого поступает в вагрузку. Формирователь тока выборки работает еле-10 дующим образом. В статическом состоянии, т. е. при отсутствии сигналов выборки, когда потенциал точки 6, определяемый исходным состоянием выходного каскада логической схемы управ-15 ления, высокий, транзистор 2 находится в режиме насыщения. Составной транзистор И-12 находится в режиме отсечки, что обеспечивается выбором определенных номиналов резисторов смещения 13, 14. Конденса-20 тор 7 заряжен по цепи: переход база - эмиттер транзистора 2, резисторы смещения 13, 14, источник питания - Еб, почти до напряжения источника питания EQ. При этом потенциал точки 9 положителен, а точки 10 -25 отрицателен. При поступлении на вход формирователя отрицательного импульса транзистор 2 переходит в режим отсечки. Конденсатор 7 дозаряжается при этом примерно до суммарного30 напряжения источников питания (), переводя составной транзистор //-12 в состояние насыщения. В нагрузке формирователя тока выборки протекает ток выборки. По окончании входной команды тр анзи-35 стор 2 возвращается в режим Н1асыщен1ия. Конденсатор 7 разряжается по контуру: переход коллектор - эмиттер транзистора 2, Общая шина формирователя 18, источник - EU, .разрядные диоды 15, 16. Транзи-40 сторы //, 12 переходят в исходное состояние - релшм отсечки, прерывания ток в нагрузке. 4 Таким образом, предлагаемый формирователь тока выборки позволяет осуществить непосредственное управление от комплекса, позволяет осуществить непосредственное управление от комплекса логических схем управления (например, на элементах типа ТСМ, ТУР, ПРИЗ), обеспечивает формирование тока выборки без разделительного трансформатора мел-еду входным каскадом и выходным. Отсутствие трансформатора связи существенно улучшает форму импульса тока выборки, обеспечивая достаточно крупные фронты импульса тока (порядка 20 се/с), уменьшает суммарную задержку, расширяя диапазон .ра.бочих частот формирователя до 500 кгц и выше при амплитуде выходного импульса порядка 300 ма. При этом оптимальная величина емкости разделительного конденсатора находится в пределах 0,01 мкф, что позволяет выполнить формирователь тока выборки в гибридно-интегральном исполнении, существенно уменьшив таким образом габариты и вес электронного обрамления запоминающих устройств, Предмет изобретен.ий Формирователь тока выборки, содержащий входной каскад, соединенный через конденсатор с ключевым выходным каскадом на транзисторе л-р-«-типа по схеме с общим эмиттером, отличающийся тем, что, с целью повышения быстродействия и помехозаши щеиности схемы, в выходной каскад дополнительпо введен второй транзистор п-р-птипа, база которого подключен1а к эмиттеру первого транзистора, а между эмиттером и базой каждого транзистора включена цепь из параллельно соединенных резистора смещения и разрядного диода, который анодом подключен к эмиттеру соответствующего транзистора.
J
название | год | авторы | номер документа |
---|---|---|---|
ФОРМИРОВАТЕЛЬ ТОКА ВЫБОРКИ | 1973 |
|
SU381095A1 |
РАЗРЯДНЫЙ ФОРМИРОВАТЕЛЬ | 1972 |
|
SU327586A1 |
Формирователь тока выборки дляблОКОВ пАМяТи | 1979 |
|
SU842954A1 |
Формирователь импульсов | 1981 |
|
SU1081781A2 |
ФОРМИРОВАТЕЛЬ СИГНАЛА ВКЛЮЧЕНИЯ ПОМЕХ | 1993 |
|
RU2122281C1 |
РАЗРЯДНЫЙ ФОРМИРОВАТЕЛЬ | 1973 |
|
SU370649A1 |
Запоминающее устройство | 1985 |
|
SU1269208A1 |
Усилитель считывания | 1977 |
|
SU748505A1 |
Устройство для формирования разрядных токов записи | 1988 |
|
SU1550581A1 |
Формирователь импульсов | 1979 |
|
SU788361A1 |
Авторы
Даты
1973-01-01—Публикация