1
Изобретение относится к импульсной технике и телеме(анике.
Известно устройство разделения и синхронизации импульсов, содержащее генератор тактовых импульсов, кольцевой распределитель и я-устройств блокировки, каждое из которых состоит из элемента памяти, схемы «НЕ, двух схем «И и триггера.
Однако в известном устройстве при одновременном появлении информационных и тактовых импульсов в работе схемы наступает неопределенность, вызванная совпадением записывающего и считывающего сигналов, управляющих памятью.
Этот недостаток не позволяет применить схему в устройствах, ведущих непрерывный контроль информации.
С целью расширения функциональных возможностей в предлагаемом устройстве считывающий вход элемента памяти соединен с выходом схемы «И, один вход которой через схему «НЕ соединен с шиной информационных импульсов, ко второму входу подключен, синхронизирующий тактовый выход кольцевого распределителя, третий вход подключен к разрешающему выходу триггера, разрешающий вход которого подключен к вспомогательному тактовому выходу кольцевого распределителя, при этом запрещающий вход триггера соединен с выходом второй схемы
«И, один вход которой подключен к шине информационных импульсов, а другой - к синхронизирующему тактовому выходу кольцевого распределителя, причем синхронизирующий тактовый импульс для другого устройства блокировки является вспомогательным. На чертеже дана схема предлагаемого устройства.
Устройство разделения и синхронизации импульсов содержит элемент памяти 1, схему «НЕ 2, схемы «И 3, 4, триггер 5, тактовый генератор импульсов 6, кольцевой распределитель 7 и. устройства блокировки 8i-
иКоличество тактовых импульсов в кольцевом распределителе 7 и количество устройства блокировки 8 соответствует количеству разделенных каналов. В каждом устройстве блокировки 8 используются два тактовых импульса: основной, которым синхронизируется информационный импульс, и вспомогательный, приводящий триггер 5 в исходное положение. Вспомогательный тактовый импульс предшествует основному и одновременно является
основным для соседнего канала. Частота следования тактового импульса в каждом канале должна быть выше частоты следования информационных импульсов в этом канале. Разделение п синхронизация информационных импульсов осуществляется тактовыми импульсами кольцевого распределителя, работающего непрерывно и поочередно опрашивающего устройства блокировки.
Устройство блокировки работает следующим образом (для примера рассмотрим работу, например, устройства блокировки 8i).
Возникший информационный импульс поступает на вход элемента памяти 1 и хранится в нем до прихода считывающего импульса. Считывающим импульсом (синхронизирующий) является тактовый импульс Т, который поступает на считывающий вход элемента памяти 1 через схему «И 3. Тактовый импульс TZ через схему «И 3 проходит в том случае, если нет ипформациоппого имнульса (запрет осуществляется логической схемой «НЕ 2) и если триггер 5 находится в разрешающем положепии. Запрет иа прохождепие синхронизирующего импульса на элемент памяти 1 при наличии информационного импульса нредусмотрен с целью исключения одновременного поступления на элемент намяти 1 записывающего (информационного) и считывающего (синхронизирующего) импульсов. Запрет от триггера 5 предотвращает поступление на считывающий вход элемента намяти 1 неполного синхронизирующего импульса , что возможно в случае совпадения информационного и синхронизирующего имнульсов и если при этом информационный имнульс заканчивается раньще синхронизирующего.
В запрещающее положение триггер 5 становится сигналом от схемы «И 4 при одновременном поступлении на ее входы информационного и синхронизирующего импульсов. Прохождение на считывающий вход элемента намяти 1 синхронизирующего импульса возможно только в следующем цикле работы кольцевого распределителя 7, после возвращения триггера 5 тактовым импульсом Ti в разрешающее положение.
Предмет изобретения
Устройство разделения и синхронизации импульсов, содержащее генератор тактовых импульсов, кольцевой распределитель и пустройств блокировки, каждое из которых состоит из элемента памяти, схемы «НЕ, двух схем «И и триггера, отличающееся тем, что, с целью расширения функциональных возможностей, считывающий вход элемента памяти соединен с выходом схемы «И, один вход которой через схему «НЕ соединен с шиной информационных импульсов, ко второму входу подключен синхронизирующий тактовый выход кольцевого распределителя, третий вход соединен с разрещающим выходом триггера, разрешающий вход которого подключен к вспомогательному тактовому выходу кольцевого распределителя, при этом запрещающий вход триггера соединен с выходом схемы «И, один вход которой подключен к шине информационных импульсов, а другой- к сипхронизирующему тактовому выходу кольцевого распределителя.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для сопряжения ЭВМ | 1986 |
|
SU1381534A1 |
Устройство для сопряжения вычислительной машины с каналами связи | 1983 |
|
SU1140125A1 |
Автоматизированная система тестового контроля | 1985 |
|
SU1278857A1 |
Устройство для приема и обнаружения комбинации двоичных сигналов | 1987 |
|
SU1413656A1 |
РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ | 1971 |
|
SU296253A1 |
Устройство для сопряжения | 1979 |
|
SU842772A1 |
Устройство для проверки электрического монтажа | 1986 |
|
SU1336035A1 |
Цифровой генератор периодической функции | 1987 |
|
SU1432491A1 |
Устройство для многоканального контроля | 1983 |
|
SU1110313A2 |
Устройство для управления шаговым двигателем | 1988 |
|
SU1511841A1 |
Даты
1974-03-15—Публикация
1972-07-17—Подача