Устройство для изменения масштабов в аналоговых вычислительных машинах Советский патент 1975 года по МПК G06G7/00 

Описание патента на изобретение SU489118A1

34 pa, Bbixoi№i элементов И подсоединены к первым входам соответствующих разрядов регистра пифрхэ-управляемых сопротивлений а выход каждого разряда регистра цифро-управляемых сопротивлений подсоединены к управляющим входам соответствующих ключевых элементов, выходы которых подсоединены ко входу интегратора, вторые входы соответствующих разрядов цифро-управляемых сопротивлений через элемент ИЛИ соединены с выходами блока дифференцирования. На чертеже приведена блок-схема устройства для изменения масштабов в аналоговых вычислительных машинах. Устройстве содержит интегратор 1,блок 2 фиксации границ поддиапазона, блок 3 блокировки ложного импульса, лок 4 сброса и зацания начальных условий (управляющая часть/, блок 5 сброса и задания начальных условий {коммутирующая часть) реверсивный счетчик импульсов 6, индикатор поддиапазонов 7, блок 8 фиксации знака машинной переменной, дифч)еренцируюшие блоки 9, элементы .задержки 10, запомикшошие регистры 11, элементы И 12, регистр цифро-управляемых сопротивлений 13 ключевые элементы 14, элемент ИЛИ 15. Устройство для изменения масштабов в аналоговы,-: вычислительных машинах работает следующим обррзом. При пересечении машинной переменной границ поддиапазона срабатывает блок 2 фиксации границ поддиапазона, выдающий импульс напряжений для запуска управляющей части 4 блока сброса и выставки начальных условий, который с помощью своей коммутирующей части 5 разряжает емкость интегратора 1 и заряжает ее напряжением нового начального условия для следующего поддиапазона. Для ликвидации срабатывания остальных блоков устройства от ложного импульса, образующегося во время операции смены масштаба, идущего от блока 2 фиксации границ поддиапазона (в зависимости от характеров изменения выходного напряжения интегратора 1J, предусмотрен блок 3 блокировки ложного импульса. Одновременно с запуском блока сброса и выставки началь ного условия 4 импульс напряжения от блока фиксации границ поддиапазона поступает на реверсивный счетчик HMnyj bcoB 6, что приводит к срабатыванию индикатора поддиапазонов 7. При отрицательном знаке масштабируемой переменной срабатывает блок фиксации знака машинной переменной 8, воадействуюшей на блок 2 фиксации границ поддиапазона для работы с отрицатель 8 ным знаком машинной переменной, а также подключающий отр тательное опорное напряжение, используемое для формирования напряжения начального условия. Срабатывание реверсивного счетчика импульсов 6 приводит к выдаче с его вторых выходов импульса на соответствующий дифференцирующий бпок 9, который преобразуется им в запускающий импульс. Этот импульс проходи1 на. соответс вуюший элемент задержки 10 и на элемент ИЛИ 15. Элемент задержки служит для разделения во времени импульсов, поступающих на управление запоминающими регистра.ли 11 и на выполнение операции сброса регистра цифро-управляемых сопротивлений 13, что осущечувляется с подачей импульса с выхода элемента ИЛИ 15 на входы установки нуля разрядов этого регистра. С выхода элемента задержки 10 запускающий импульс проходит на вторые входы элементов И 12 запоминающего регистра 11 соответстоую- щего поддиапазона, в который переходит машинная переменная. Так как первые входы элементов И 12 подсоединены к вы.чодам соответствующих разрядов запоминающего регистра 11, то по приходе запускающего импульса информация, заложенная и нем (значение передаточного коэф41ициента интегратора 1 по масштабируемой машиной переменной соответствующего поддиапазона), устанавливается н регистре цифро-управляемых сопротивлений 13. С этого регистра сигнал управления поступает на соответствующие ключевые элементы 14, подключающие входные резисторы интегратора и даюшио в сумме пе--редаточный коэффициент по машинной переменной, соответствующе; поддиапазону, в который она переходит и значение которого было заложено в соответствующем запоминающем регистре 11, Значение входных резисторов подбираются так, чтобы в сумме обеспечивался любой передаточный коэффициент интегратора 1. При переходе машинной переменной в другие поддиапазоны процесс выставки передаточных коэффициентов проходит аналогично. Формула изобретения Устройство для изменения масштабов в аналоговых вычислительных машинах, содержащее интегратор, выход которого через блок фиксации границ диапазона и блок блокировки ложного импульса подсоединен ко входу реверсивного счетчика импульсов, первая группа выходов которого подсоедийена к индикатору вход интегратора подсоединен к KOM.viyvupyiomefl части блока сброса и задания начальных условий, выход которого подсоединен к блоку фикс«ции знака машинной переменной, выход блока фикСс-чки знака wauinHHOiji переменной подсое- дит:ен к управляющей части блока сброса и задания начальных условий, выход которого подсоединен к коммутирующей части блока сброса и задания начальных условий, о тл и ч а ю щ е е с я тем, что, с целью повышения точности и быстродействия, в устройство дополнитольно введены дифференцирующие блоки, элемент задержки, элементы И и ИЛИ, запоминающие регистры, регистр ци({к ро-у 1равлясмых сопротивлений, ключевые элементы, причем вторая группа выходов

реверсивного счетчика импульсов соединена через блохи дифференцирования и элемент задержки со вторыми входами элемен- та К, первые входы которого подсоединены

к выходам соответствующих раэпядов запо;минаюшего регистра, выходы элементов И :подсоединены к первым входам соответст-.. вуюших разрядов регистра цифро-управляемых сопротивлений, а выход каждо о раэр5зда регистра цифро-управляемых сопротив- , лений подсоединен к управляющим входам соответствующих, ключевых элементов, выходы которых подсоединены ко входу инте-гратора, вторые входы соответствующих

разрядов циф х -управляемых сопротивлений через элемент ИЛИ соеаинены с выходами блока дифференцирования.

Похожие патенты SU489118A1

название год авторы номер документа
Устройство для автоматической сменыМАСшТАбОВ B АНАлОгОВОй ВычиСлиТЕль-НОй МАшиНЕ 1978
  • Смирнов Борис Сергеевич
  • Баду Ефим Иосифович
SU815729A1
Устройство для автоматической смены масштабов в аналоговой вычислительной машине 1983
  • Баду Ефим Иосифович
  • Марков Юрий Владимирович
  • Смирнов Борис Сергеевич
SU1080153A1
Устройство для автоматической смены масштабов в аналоговой вычислительной машине 1982
  • Баду Ефим Иосифович
  • Дубаренко Владимир Васильевич
  • Марков Юрий Владимирович
  • Смирнов Борис Сергеевич
  • Степанов Дмитрий Григорьевич
SU1080154A1
Аналого-цифровая вычислительная система 1985
  • Баду Ефим Иосифович
  • Дубаренко Владимир Васильевич
  • Перепеч Владимир Михайлович
SU1320821A1
Устройство автоматической смены масштабов для аналоговой вычислительной машины 1983
  • Баду Ефим Иосифович
  • Дубаренко Владимир Васильевич
  • Марков Юрий Владимирович
SU1113809A1
Аналого-цифровая вычислительная система 1986
  • Баду Ефим Иосифович
  • Дубаренко Владимир Васильевич
  • Перепеч Владимир Михайлович
SU1420605A1
УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОЙ СМЕНЫ МАСШТАБОВ В АНАЛОГОВЫХ ВЫЧИСЛИТЕЛЬНЫХ МАШИНАХ 1973
  • Б. С. Смирнов Е. И. Баду
SU407327A1
Блок переменного коэфициента 1974
  • Смирнов Борис Сергеевич
  • Баду Ефим Иосифович
SU514299A1
Многофункциональное запоминающее устройство 1972
  • Балашов Евгений Павлович
  • Дауд Шенуда Дауд
SU458037A1
УНИВЕРСАЛЬНАЯ ЦИФРОВАЯ УПРАВЛЯЮЩАЯ МАШИНА 1965
  • Б. М. Каган, В. М. Долкарт, Г. Новик, М. М. Каневский,
  • Л. М. Лукь Нов, В. Н. Степанов, Н. К. Уль Нова, И. С. Колтыпин,
  • В. И. Адасько, В. В. Молчанов А. И. Воителев
SU170218A1

Иллюстрации к изобретению SU 489 118 A1

Реферат патента 1975 года Устройство для изменения масштабов в аналоговых вычислительных машинах

Формула изобретения SU 489 118 A1

SU 489 118 A1

Авторы

Смирнов Борис Сергеевич

Баду Ефим Иосифович

Даты

1975-10-25Публикация

1974-06-24Подача