(54) СПОСОБ ПОВЫШЕНИЯ ДОСТОВЕРНОСТИ ПЕРЕДАЧИ
ИНФОРМАНИИ мера кодового блока в цикле счета, затем переходят в обычный режим переспроса в соответствии с цикловым счетом кодовых блоков, а на приемном пункте, начиная с запомненного номера кодового блока, елимают блокировки. На чертеже приведена структурная электрическая схема устройства, обеспечивающего реализацию предложенного способа. Устройство для повышения достоверности передачи гшформации содержит на передающем пункте блок 1, предназначенный для обработки дашсых, блок 2, предназначенный для за™ щиты от ошибок, состоя дий из входного на копителя 3, буферного накопителя 4, датчика 5 сигнала обмена, распределителя 6, пере1шючающего блока 7, кодирующего блока 8 блока 9 для циклического счета, управляюще го блока 10, датчика 11 служебных комбинаций, счетчика блокировок 12, запом1шаю щего блока 13, сравнивающего блока 14, преобразователь 15 сигналов, состоящий из передатчика 16 прямого канала и приемника 17 обратного канала, а на npHeivuioM пункте блок 18 для обработки данных, блок 1 9 для защиты от ошибок, состоящий из декодирующего блока 20, входного накопителя 21, выходного HaKouHTejm 22, датчика 23 сигнала обмена, блока 24 для циклического счета, управляющего блока 25, счетчика 26 блокировок, дешифратора 27 служебных комбинаций, запоминающего блока 28, распределителя 29, сравниваюЕ(его блока 30, преобразователь 31 сигналов, состоящий из приемника 32 прямого канала и передатчика 33 обратного канала. Между преобразователем 15 на передающем пункте и преобразователем 31 на приемном пункте включен канал связи 34. Устройство работает следующим образом В нормальном режиме работы на передающем пункте из блока 1 в блок 2 поступает информация в виде кодовых блоков, которая подается-во входной и в буферный накопители 3, 4 в соответствии с сигналами обмена, поступающими из датчика 5. При помощи распределителя 6 из входного нако пителя 3 информация в последовательном ко де через переключающий и кодирующий блоки 7, 8 поступает в передатчик 16 преобра ователя 15 и далее в канал связи 34. Одновременно сигналы распределителя 6 обеспечивают продвижение информации в буферном накопителе 4. При этом блок 9 циклический счет всех кодовых блоков. На приемном пункте происходит ввод информации из капала связи 33 через приемник 32 преобразователя 31 в блок 10. Входной накопитель 21 вместе с распределителем 29 обеспечивает формирование ияюрмаи {и в кодовые блоки и при подтверждеии правильности приема декодирующим блоом 20 передает их в выходной накопитель 2,откуда информация в соответствии с сигналами обмена, поступающими с датчика 23,передается в блок 18. При этом при помощи блока 24 производится циклический счет всех пргшимаемых блоков информации. В случае обрыва канала связи 34 на передающем nyiiKTe из приемника 17 в блок 10 поступает сигнал неверно, что обеспечивает перевод блока 2 в режим переспроса. По окончании передачи последнего информационного блока к каналу связи 34 через переключающий блок 7 подключается датчик 11 и передает комбинадшо запрос , после чего включается счетчик 12, а переключающий блок 7 обеспечивает вывод в канал связи 34 всей информации, содержащейся в бу4ерном накопителе 4, и ее по&торную запись в него же. Кроме того, производится запись номера в цикле счета, соответствующего передаче комбинации запрос, в запом1шающий блок 13. При появлении подряд, например, трех переспросов счетчик 12 выдает в блок 1О сигнал о начале режима циклового фазирования. В этом режиме в каждом цикле счета на запомненном месте по-прежнему передается комбинация запрос, на остальных местах - фазирующая комбинация, причем на последнем месте цикла эта комбинация передается с инверсными разрядами в качестве маркерной. На прием)юм пункте при этом искажает ся прш1имаемый кодовый блок на последнем месте в цикле счета и декодирующий блок 20 формирует сигнал неверно и направляет его в блок.25, который переводит блок 19 в режим цереспроса, обеспечивая передачу в обратный канал через передатчик 33 сигнала неверно, включение счетчика 26 и запрет вывода информации в блок 18 на время блокировки. При появлении подряд трех переспросов счетчик 26 вьодает сигнал о начале режима циклового (|)азировапия в блок 25, который обеспечивает подключение дешифратора 2 7 к входному накопителю 21 для поиска фазирующих комбинаций, а также запись в запоминающий блок 28 номера в цикле счета, предшествующего началу режи.ма циклово1-о фазировгйшя. После восстшювлепия канала связи 34 дешифратор 2 7 выделяет фазируюЕ1.ую комбилащпо, сопровождающуюся сигналом верно, и через блок 25 устанавливает распре-.
делитель 29 Б исхо/длое положение и заканчивает его цикловое фазирование. После этого дешифратор 27 выделяет маркерную комбшшцию, блок 24 устанавливается в исходное положение, обеспечивая нумерацию еледующего принимаемого кодового блока, начиная, с первого, посылку в канал связи 34 через передатчик 33 сигнала верно, свидетельствующего об окончш1ии всех процессов фазирования, и окончание режима циклового фазирования путем снятия блокировки.
На передающем пункте после получения по обратному каналу сигнала верно сохраняется режим циклового фазирования до запомненного в запоминающем блоке 13 номе ра в цикле счета, начиная с которого по сигналу со сравнивающего блока 14 перехо. дят в режим переспроса, передавая в цикле счета комбинацию запрос, а вслед за ней все кодовые комбинации, содержащиеся в буферном накопителе 4, а затем и информацию из блока 1.
Формула и э о б р о т о н j ч
Способ повыщения достоверности перодачи информации в системах связи с роиююил.обратной связью по асинхронло.(у обратному каналу, при котором на передающе.( и приемном пу}1ктах в прямом сю1хропном ica/iaiie подсчитывают в каладом цикле кодовые блоки и запоминают номера кодовых блоков, соответствующие моментам перехода в циклового фазирования, о т л и ч а ю щ и и с я тем, что, с целью устра)1оиия потери и вставки кодовых блоков иэ-за срыва режима циклового фазирювания, после получения по асинхронному обратному каналу сигнала об окончании всех процессов фазирования приемного пункта на передающем пункте сохраняют режим циклового («зирования до запомненного номера кодового блока в цикле счета, затем переходят в обычный режим переспроса в соответствии с цикловым счетом кодовых блоков, а на приемном пункте, начиная с зauo uleннoгo номера кодового блока, снимают блокировку.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для передачи и приема дискретной информации с коррекцией ошибок | 1984 |
|
SU1197114A1 |
Устройство для защиты от ошибок | 1972 |
|
SU503276A1 |
Устройство для передачи и приема дискретной информации с коррекцией ошибок | 1988 |
|
SU1578825A2 |
Способ передачи дискретной информации | 1978 |
|
SU767996A1 |
СПОСОБ ВЫДЕЛЕНИЯ ЦИКЛОВОГО СИНХРОНИЗИРУЮЩЕГО СИГНАЛА В СИСТЕМАХ ПЕРЕДАЧИ ЦИФРОВОЙ ИНФОРМАЦИИ С ВРЕМЕННЫМ РАЗДЕЛЕНИЕМ КАНАЛОВ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ | 1991 |
|
RU2010438C1 |
Система фазирования | 1980 |
|
SU919128A1 |
Система передачи и приема дискретной информации | 1980 |
|
SU944146A1 |
Устройство для передачи и приема дискретной информации по параллельным каналам связи переменной длины | 1989 |
|
SU1658407A1 |
Устройство для передачи ипРиЕМА диСКРЕТНОй иНфОРМАциипО пАРАллЕльНыМ КАНАлАМ СВязипЕРЕМЕННОй длиНы | 1978 |
|
SU794753A1 |
Устройство передачи и приема сигналов телеинформации | 1978 |
|
SU698032A1 |
Авторы
Даты
1976-04-25—Публикация
1974-07-02—Подача