не 6 и по 7, охватьюаемых одной секцией, уменьшается в два раза, что приводит к уменьшению помех на входе усилителей воспроизведения в два раза. Каждая сжкння имеет две пары вьшодов дп1 подключения форлшрователя тока запрета с одной сторонь и усялнтеля воспроизведения с другой. Две адр1есные шины 6 и 7 служат для выбора требуемого сердечника и управления процессами записи и с«5ятывашш информации Третья шина сздтьшагая-зйпрета 8 служит для записи нуля, и в ней в полуцйкле «ггения наводятся импульсы э.д.с. считанной информации. В режиме чтения информации на одну шину 6 и на одну шниу 7, иа пересечении которых находится требуемый сердечник, подается импульсы полутоков, которые лиОо переключают выбранный сердечник в нулевое состоя 1ие, либо он остается в н левом СОСТОЯНИИ, если в нем хранился код нуля. В ивте считывания запрета наводятся импульсы Э.Д.С. считаотюй информации, 1которые поступают на вход усилителя воспроизведения. Дгй запиот единицы по выбраю1ььм адресным шинам подаются импульсы полутока в обратном направлении по OTHomeifflio к полутокам чтения. Для записи нуля на шину считываш1я-запрета подаются импульсы полутока в направлении, обратном полутоку запиш. Под действием трех импульсов тока выбранный сердечник остается в нулевом состоянии, На чертеже условно показано направление токов в матрице при запиот нуля 1х и 1у. Использование в ЗУ ферритового накопителя с противоположной ориентацией сердечников в смежных группах по цшнам 6 и 7 и диагональным расположением секций по шине считьшания-запрета 8 вдело полувозбужденных сердечников по шине 6 и цдане 7 уменьшается в два раза, что позволяет увеличить емкость памяти при р|ебольшой величине помех. Формула изобретения Накопитель на ферритовых сердечниках для запоминающего устройства системы 3D, 3W, содержащий шины считьшания-запрета, прошивающие ферритовые сердечники, разделенньк на группы, по осям Хи Y отличающийся тем, что, с целью повышения помехоустойчивости, ферритовью сердечники по оси X в смежных группах расположены двойной елочкой в противоположных направлениях, а выходы шин считьшания-запрета смежных групп сердечников соединены соответственно со входами шин считьшания-запрета других смежных групп по диагонали. Источники (информации, принятые во внимание при экспертизе: 1.Патент Франции № 2.147.158, G 11 С, август 1973 г. 2.Патент Великобритании f 1.347.960, G И С, декабрь 1974 г.
название | год | авторы | номер документа |
---|---|---|---|
Запоминающее устройство | 1971 |
|
SU479151A1 |
Устройство для обучения записи информации в память ЭВМ | 1983 |
|
SU1153340A1 |
Логическое запоминающее устройство | 1971 |
|
SU443411A1 |
Магнитное оперативное запоминающее устройство | 1981 |
|
SU980161A1 |
Постоянное запоминающее устройство | 1978 |
|
SU750562A1 |
СПОСОБ ПРОВЕРКИ МАТРИЦ НА ФЕРРИТОВЫХ СЕРДЕЧНИКАХ | 1971 |
|
SU318998A1 |
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВОс-:;?:ооюснАЯг.шн'но-ТЕх;1:г^Е идяЕИБЛИО-ГКА | 1970 |
|
SU276166A1 |
ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО | 1970 |
|
SU275139A1 |
УСТРОЙСТВО ПАМЯТИ и РЕГИСТРАЦИИ | 1968 |
|
SU217463A1 |
Логическое запоминающее устройство | 1979 |
|
SU864336A1 |
Авторы
Даты
1976-09-05—Публикация
1975-01-20—Подача