Устройство поэлементного фазирования приемников дискретных сигналов Советский патент 1976 года по МПК H04L7/08 

Описание патента на изобретение SU536612A1

дами делителя 3, дополнительные селектор 9 от1ережег ия и селектор 10 отставания, ггря этом соответствующие выходы делителя 3 соединены с входами блока 7 добавления и 8 вычитания соответственно через дополнительные селектор 9 опережения и селектор 10 отставания, объединенные входы которых подключены к выходу входного блока, а другие входы - ,к выходам селектора 4 опережения и селектора 5 отставания соответственно через запоминающий элемент 1.

Работа устройства при отсутствии преобладаний (см. фиг. 2).

В Качестве входовой двоичной последовательности выбраны точки (см. фиг. 2 в), а за рабочий прИНят условно положительный сигнал. Определяющим сигналом для селекторов 4, 5, 9 и W являются соответствующие полупериоды (см. фиг. 2 а, б) выходной частоты делителя 3. Вход1ной блок 6 выделяет отдельно ПО обоим фронтам посылок короткие импульсы (см. фиг. 2г,д). За основные приняты и.мпульсы, формированные по положительным фронтам посылок (см. фиг. 2 г), а за дополнительные - по отрицательным (см. фиг. 2д). Все основные импульсы поступают через селектор 4 и селектор 5 на блок 7 или блок 5 импульсов, ведущих подстройку фазы выходного сигнала дел-ителя 3, и на запоминающий элемент 1 с двумя устойчивыми состояниями, например, триггер с раздельными входами (диаграмма работы приведена на фиг. 2 е, ж). Дополнительные нмпульсы поступают на дополнительные селектор 9 и селектор 10, представляющие собой трехвходовые схемы «И, управляемые запоминающим элементом 1. На выходе дополнительных селектора 9 и селектора 10 им:пульсы, поступающие вместе с основными (см. фиг. 2 з) на блок 7 и блок S, появляются только в случае попадания этих импульсов в одноименную зону с предществующими им основными импульсами, например, в зону отставания (см. фИГ. 2), что определяется с помощью запоминающего элемента / и тех же сигналов с выхода делителя 3, которые поступают на селектор 4 и селектор 5. В этом случае под-стройка фазы ведется ло посылки.

Работа устройства при наличии в вход1Ю.М сигнале преобладаний (см. фиг. 3).

Она аналогична диаграммам, приведенным на фиг. 2, но в данном случае бестО: овая .посылка преобладает над токовой (ом. фиг. Зб). Основные импульсы попадают з зону отставания и соответственно на блок 8 вычитания и На запрминающий элемент /, который запоминает результат отставания. Запоминающий элемент / дает разрещающий потенциал на дополнительный селектор 10 и запрещающий - на вход дополнительного селектора 9. Так как импульсы, выделенные ио отрицательному фронту посылки (см. фиг.

3d) попадают в зону опережения, а работа селектора 9 запрещена запоминающим элементом /, они не попадают на блок 7 добавления, и по ним подстройки фазы не произойдет.

Устройство фуНКционирует аналогичным образом и при наличии преобладаний с обратным знаком.

Формула изобретения

Устрой1ство поэлементного фазирования приемников дискретных сигналов, содержащее запоминающий элемент и задающий генератор, соединенный через делитель с селектором опережения и селектором отставания, другие входы .которых подключены .к входно.му блоку, а выходы селектора опережения и селектора отставания соответственно через

блок добавления и блок вычитания соеди.нены с входами делителя, отличающееся тем, что, с целью повышения устойчивости синхронизации приемников дискретной информащии, .введены дополнительные селектор

опережения и селектор отставания, при этом соответствующие выходы делителя соединены с входами блока добавления и блока вычитания соответственно через дополнительные селектор опережения и селектор отставания,

объединенные входы которых .подключены к ВЫХО.ДУ ;входного блока, а другие входы - к выходам селектора опережения и селектора отставания соответственно через запоминающий элемент.

JowiJ,, J:.,. ri j.;

Похожие патенты SU536612A1

название год авторы номер документа
Устройство тактовой синхронизации 1987
  • Кузнецов Леонид Алексеевич
  • Лонч Эдуард Петрович
  • Середкин Владимир Яковлевич
  • Гиленко Эдгар Яковлевич
SU1555892A1
Устройство фазирования 1977
  • Галкин Николай Петрович
SU628624A1
Способ фазирования приемников дискретных сигналов 1975
  • Попше Юон Ионашевич
SU614545A1
Устройство фазирования дискретных сигналов 1980
  • Попше Юон Ионашевич
SU896780A2
Устройство синхронизации с дискретным управлением 1978
  • Захарченко Борис Григорьевич
SU758547A2
УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ С КАНАЛАМИ СВЯЗИ 1990
  • Аронштам М.Н.
  • Ицкович Ю.С.
  • Кузнецов Н.А.
RU2020565C1
Устройство поэлементной синхронизации 1987
  • Побережский Ефим Самуилович
  • Зарубинский Михаил Валерианович
  • Долин Сергей Александрович
  • Рымшин Виктор Петрович
  • Макаров Валерий Ильич
  • Сергеев Борис Евгеньевич
  • Кроу Владимир Юрьевич
SU1517142A1
Устройство фазирования приемников фазоманипулированных сигналов 1991
  • Долгов Виктор Иванович
  • Крохмаль Сергей Иванович
  • Белов Сергей Павлович
SU1818703A1
Устройство для сопряжения цифровой вычислительной машины с каналом связи 1991
  • Аронштам Михаил Наумович
  • Ицкович Юрий Соломонович
  • Кузнецов Николай Александрович
SU1837301A1
Устройство тактовой синхронизации регенератора радиоканала 1980
  • Красковский Александр Евгеньевич
  • Комягин Александр Леонидович
  • Жуков Евгений Васильевич
  • Семенов Анатолий Александрович
SU919130A1

Иллюстрации к изобретению SU 536 612 A1

Реферат патента 1976 года Устройство поэлементного фазирования приемников дискретных сигналов

Формула изобретения SU 536 612 A1

с-п т-уЗани

I-i

1I

SU 536 612 A1

Авторы

Попше Юон Ионашевич

Даты

1976-11-25Публикация

1974-09-13Подача