Устройство фазового пуска приемника дискретной информации Советский патент 1977 года по МПК H04L7/10 

Описание патента на изобретение SU570212A1

I

Устройство фазового пуска приемника дискретной информации относится к цифровой технике, в частности к 1системам5 синхронцааиии диск|)етьых устройств, с фазовым пуском. Оно может использоваться в систёмах синхронизации, в которых подстройка тактрвых частот производится периодичес КИМ рекуррентным сигналом.

Одним из известных,,, является устройство, в котором фазовый пуск осуществляется подачей дублирующих друг друга комбинаций, повторяющихся п раз, или подачей рекуррентной последовательности определенной длины l3

При таком построении систем сикхрониза ции с фазовым пуском не используется информация уКоторая может быть получена от предшествующего сигнала подстройки тактовык частот.

Известно устройство фазового пуска приемника дискрепюй информации, содержашее последовательно соединенные коммутатор, регистр сдвига, элемент запрета, элемент ИЛИ, счетчик а триггер, выход подключен ко второму аходу счетчик причем

вьхходы соответствующих разрядов регистра сдвига через первый блбк сравнения подключены к одному из входов коммутатора и второго блока сравнения, другие входы которых объединены между собой, а выход второго блока сравнения подключен ао второму входу элемента ИЛИ. Кроме того, последовательность тактовых импульсов подана на соответствующие входы разрядов регистра сдвига и на тактовый аход счетчика 2 .

Однако для отыскания неискаженного участка сигнала фазового пуска необходимо, чтобы заполнение регистра сдвига приемного устройства, с помошью которого обнаружен этот участок, не содержало искаженных символов, что приводит к увеличению длины неискаженного участка рекуррентной последовательности, по которому определяется прием сигнала фазового пуска, а это, в свою очередь, увеличивает продолжительность сигн&ла фазового пуска при сохранении прежней вероятности выявления неискаженного участка.

Целью изобретения является сокращение времени приема сигнала фазового пуска при сохранении вероятности его правильного приема. Поставленная цель достигается тем, что в известное устройство фазового пуска npneTviHHKa дискретной информации, содержашее последовательно соединенные коммутатор, регистр сдвига, элемент запрета, элемент ИЛИ, Счетчик и триггер, вьгсод котррого подключен ко второму входу счетчика, причем выходы соответствующих разрядов регистра сдвига через первый 6jioK сра нения подлючены 8. одному из входов комму татора и второго блока сравнения, другие входы которых объединены между собой, а выход второго блока сравнения подк/гючен RD второму входу элемента ИЛИ. Последовательность тактовых импульсов подана на соответствующие входы разрядов регистра сдвига и на тактовый вход счетчика введе иы последовательно соединенные датчик вре .менных меток, пороговый блок и элемент И Выходы разрядов регистра сдвига подключены к соответствующим входам датчика временных меток, выход которого подключен ко второму входу элемента И, а ко BTOpos.y ax ду порогового блока подключен выход вто-. рого блока сравнений, -причем к TjietbeMy входу порогового блока и к дополнительному входу коммутатора подключен выход триггера. На чертеже представлена структурная электрическая схема предлагаемого устройсгва. Оно содержит последовательно соединенные коммутатор 1, регистр сдвига 2, элемент запрета 3, элемент ИЛИ 4, счетчик 5 и триггер 6,выход которого подключен ко второму входу счетчика 5, причем выходы соответствующих разрядов регистра сдвига 2 через первый блок сравнения .7 подключены к из входов коммутатора 1 и второго блока сравиения- 8, другие входы, ко торых объединены между собой, а выход вто рого блока сравнения 8 подключен ко второму входу элемента ИЛИ 4, последовательиость тактовых импульсов подана на соответствующие входы разрядов регистра сдвига 2 и на тактовый вход счетчика 5, и введенные последовательно соединенные датчик временных месок 9, пороговый блок 10 и элемент И 11, при этом выходы разря дов регистра сдвига 1 подключены к соответствуюдцим входам датчика временных меток 9, выход которого подключен ко второму входу элемента И 11, а ко второму аходу порогового блока 1О подключен выход второго блока сравнения 8, причем к третьему аходу порогового блока 1О и к дополнительному входу коммутатора 1 подключен выход триггера 6. Устройство работает следующим образом. На регистр сдвига 2 и счетчик 5 подаются тактовые импульсы, а на триггер 6 - импульс установки исходного состояния. При этом на вход регистра сдвига 2 через коммутатор 1 подаются входные сигналы, счетчик 5 начинает счет, а-пороговый бло1 Ю устанав ;ивается триггером 6 в исходное состояние н удерживается в нем. Блок сравнения 7 по информации, записываемой в регистр сдвига 2, формирует последовательность импульсов, с которой в блоке сравнения 8 сравнивается принятый входной сигнал. При наличии помех или расстройте тактовых частот приемной и передающей ст) рон на выходе блока сравнения 8 формируются импульсы, -сбрасываюшие счетчик 5 к началу счета, а при совпадении сравниваемых сигналов эти импульсы отсутствуют, и счетчик 5 отсчитывает количество подряд идущих неискаженных символов.принятого сигнала. При отсутствии принимаемого сигнала на входе устройства срабатывает элемент запрета 3 и через элемент ИЛИ 4 сбрасывает счетчик 5 к началу счета. При появлении неискаженного участка заданной длины в принятом сигнале проверки подстройки тактовых частот счетчик 5 формирует на своем выходе импульс, поступающий в предыдущую, часть принимающей стороны, которая начинает передачу ответного сигнала. Этот же импульс опрокидьюает триггер 6/ который замыкает при помощи коммутатора 1 обратную связь регистра сдвига 2, проходящую через блок сравнения 7, отключает счетчик 5 и разрешает работу п-орогового блока 10. При этом, начинается формирование регистром сдвига 2 и блоком сравнения 7 последовательности синхронной и синфазной рекуррентной послеаовательности, образующей сигнал подстройки тактовых частот, так как к моменту замыкания обратной связи регистр сдвига 2 заполнен неискаженными символами принятого сигнала подстройки тактовых частот, а сами тактовые частоты приема подстроены под тактовые частоты передачи. По этим синхрон- ным последоввтельностям на приеме и пе редаче формируются синхронные временные метки. На приемной стороне это осущест вляется датчиком временных меток 9. Одновременно с перебросом триггера 6 сигналом тактовый частоты подстроены начинается счет импульсов с выхода блока сравнения 8 пороговым блоком 1О, сброс которого к начальным условиям счета производится импульсами с датчика временных меток 9. При этом нмпульсь на выходе блока срав5

ненкя 7 формируются при каждом несовпадении символов опорной последовательности, поступающей с блока сравнения 8,и принимаемого сигнала. После получен:1я передаюшей стороной подтверждения о подстройке тактовых частот она синхронно с меткой времени начинает передавать сигнал фазового пуска, инверсный сигнал проверки подстройки тактовых Hat-TOT и оканчивает его передачу со следующей меткой времени, когорая и осуществляет на передающей стороне фазовый пуск. На приемной сгороне с прнходом сигнала фазового пуска количество импульсов на выходе блока сравнения 8 по Сравнению с их количеством от помех во растает скачком и на выходе порогового блока 10 формируется и запоминается напряжение, разрешающее прохождение через элемент ИИ временной Метки, оканчивакк щей этот период обсчета несовпадения. ТаКИМ образом, одновременно на передаче и приеме синхронными временными метками, которым предшествует сигнал фазового пуска, осуществляется фазовый пуск.

В предлагаемом устройстве фазового

пуска приемника .дискретной информации уменьшается время передачи сигнала фазового пуска при той же вероятности его приема за счет использования информации от приема предшествующего периодического синала проверки подстройки тактовьпс частот. В результате уменьшается общее время вступления в связь, что повышает, оперативность систем с фазовым пуском. Формула изобретения

Устройство фазового пуска приемника дискретной информации, содержащее последовател) но соединенные коммутатор, регистр сдвига, элемент запрета, элемент ИЛИ, счетчик и триггер, выход которого подключен ко второму входу счетчика, причем выходы соответству ищях разрядов регистра сдвига через первый блок сравнения подключены к одному из входов коммутатора и второго блока сравнения, другие входы которых объединены между собой, а выход второго блока сравнения подключен ко второму входу элемента ИЛР, кроме того последовательность тактовых импульсо подана на соответствующие входы разрядов регистра сдвига и на тактовый вход счетчика, отличающееся тем, что, с целью сокращения времени Приема сигнала фазового пуска при сохранении вероятности его правильного приема, введены последовательно соединенные датчик временных меток, пороговый блок и элемент И, при этом выходы разрядов регистра сдвига подключены к соответствующим входам датчика временных меток, выход которого подключен ко второму входу элемента И, а ко второму входу порогового блока подключен выход второго блока сравнечия, причем к третьему входу порогового блока и к дополнительному входу коммутатора подключен выход триггера.

Источники информации, принятые во внимание при экспертизе.

1.Авторское свидетельство СССР № 315300, кл. Н 04 L 7/ОО, 1971.

2.Мартынов Е. М. Синхронизация в системах передачи дискретных сообщений. Изд. Связь, М., 1972, с. 20О.

Похожие патенты SU570212A1

название год авторы номер документа
Анализатор рекурентного сигнала фазового пуска 1977
  • Сумароков Александр Александрович
SU628630A1
Устройство для приема рекуррентного сигнала фазового пуска 1990
  • Артемьев Александр Васильевич
  • Киселев Виктор Владимирович
  • Котов Виктор Иванович
  • Поздняков Лев Иванович
  • Сулимов Юрий Васильевич
SU1730732A1
Устройство для передачи и приема дискретной информации 1980
  • Когновицкий Олег Станиславович
  • Сюрин Вячеслав Николаевич
  • Глухов Арнольд Николаевич
SU886295A1
Устройство фазового пуска 1986
  • Рабешко Руслан Владимирович
  • Стрельбицкий Александр Борисович
SU1350839A1
Устройство фазового пуска 1987
  • Азаров Геннадий Иванович
  • Новиков Виталий Павлович
SU1499517A1
МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ПРИЕМОПЕРЕДАЧИ ДАННЫХ 2001
  • Бидный И.Я.
  • Колесников А.В.
  • Котов В.И.
  • Овчинкин Г.М.
  • Трошанов В.А.
RU2209524C2
УСТРОЙСТВО ДЛЯ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ 2007
  • Егоров Юрий Петрович
  • Кидалов Валентин Иванович
  • Кальников Владимир Викторович
  • Панкратов Павел Александрович
  • Ташлинский Александр Григорьевич
RU2348117C1
УСТРОЙСТВО ФАЗОВОГО ПУСКА 1995
  • Никитин В.Н.
  • Солотин Ю.А.
RU2115248C1
Устройство для сопряжения цифровой вычислительной машины с каналом связи 1991
  • Аронштам Михаил Наумович
  • Ицкович Юрий Соломонович
  • Кузнецов Николай Александрович
SU1837301A1
Устройство для передачи сигналов начальной синхронизации 1985
  • Родькин Иван Иванович
  • Даценко Вилен Петрович
  • Балябин Владимир Иванович
  • Ефимов Владимир Алексеевич
SU1338100A1

Иллюстрации к изобретению SU 570 212 A1

Реферат патента 1977 года Устройство фазового пуска приемника дискретной информации

Формула изобретения SU 570 212 A1

SU 570 212 A1

Авторы

Евсин Валентин Васильевич

Сумароков Александр Александрович

Даты

1977-08-25Публикация

1976-03-23Подача