капу выделения знакоперемен, стробирукшие входы которых соединеяы с задакмшм х нератором, а также групповое оборудован: е и канальные хаскады сравнения кодов, причем групповое оборудование состоит из собираюшего каскада блока, запоминания, датчика аппаратного i времени, арифметического блока и блока управления, при этом собира- кший каскад соединен входами с выходами всех каскадов выделения знакоперемен, а выходом - с блоком управления и входом считывания датчика кода аппаратного времени, который Счетным входом соединен с задаюшим генератором, блок запоминания адресными вход(ами подключен к выходам кас- кадов выявления знакоперемен и блоку управ ления, информационными входами и выходами соединен с арифметическим блоком и информашюнными входами - с управляемыми выходами датчика кода аппаратного времени а арифметический блок соединен кроме того, с блоком управления, выходами датчика аппаратного времени и с первыми входами каскадов сравнения кодов, которые вторыми входами соединены с выходами датчика кодов п аппаратного времени, а по третьему входу - с блоком управления, введен 211канальный блок фиксации сигналов состояния каналов, где П - число каналов, у которого первые и вторые информационные входы соединены с соотбетствукндими выходами каскадов сравнения кодов и каскадов вы деления/знахоперемен, а вход Запрос и гактирукяций вход 2 П -канального блока фиксации сигналов с6сто5тия каналов соеди нены, соответственно, с выходом блока управления и йыходом задающего генератора,, а информационные выходы и выходы Останов 2 П -канального блока фидсашш сигналов состояния каналов подключены к соответствукшим входам блока управления. Каждый канал 2 И-канального бло.ка фикЁвшш сигналов состоятгая каналов ш толнен в виде последовательно соединенных двухrasTHOrpi резистра сдвига и ключевого бло .на, причем вход Установка 1 двухтактного регистра сдвига является соответствующим инфорь1ацнонным входом 2 П -канального 6nojEa фиксации сигналов состояния каналов, и на первый и второй синхронизирующие вховы его соответственно поданы тактовые сипналы непосредственно и через инвертор, первый информационный выход ключевого блока каждого канала, являкяцийся выходом соот- Ветствующего кааала 2 П -канального блока фиксадия сигналов состояния каналов пооклк чек ко входу Установка О двухтактного регистра сдвига своего канала, а второй информационный выхо{ шючевого блока кажч аого предшествующего KaHOha соединен с информационным входом ключевого блока последукяцего канала, при этом вход Запрос Я1вляется информационным входом .ключевого блока первого канала, а выход Осга™нов- вторым информационным выходом клк чевого блока последнего канала. На фиг. 1 показана структурная електрн ческая схема устройства для многоканальной дискретной автоподстройки частоты синхронизации; на фиг. 2 - структурная электрическая схема 2п -канального блока фиксации сигналов состояния каналов. Устройство для многоканальной дискретной автоподстройки частоты еинхроннзаацш содержит в каждом канале усйлитель-огра ничитель 1, подключенный к каскаду 2 выделения знакоперемен, стробирукшие шсоды которых соединены с задающим Генератором а также групповое оборудование 4 и канальные каскады 5 сравнения кодовУгрупповое оборудование 4 состоит из собирающего каскада 6, бло.ка 7 запоминания датчика .8 кода аппаратного времени, арифметического блока 9 и блока 10 управления, причем собирающий каскад 6 соединен входами с выходами всезс каскадов вь1 деления зна крперемен 2,. а выходом - с блоком 1Q управления и входом считывания датчика 8 кода аппаратного времени который счетным входом соединен .с заданяцим генератором 3, блок 7 запоминания адреснь1ми входами под ключен к выходам каскадов 2 выяшления знакоперемен и бло.ку 10 управления, инфор мадионными входами и выходами соединен с арифметическим блоком 9 информационными входами - с управляемыми выходами датч &.& 8 кода аппаратного времени, а арифметический блок 9 соединен, кроме того, с блоком 1О управления, выходом датчика 8 кода аппаратного времени и с первыми входами канальных каскадов 5 сравнения кодов, KOToptie вторыми входами соединены с выходами датчика 8 кода аппаратного време ни, третьим ксодом с блоком 1О управления, а также 2П-канальный блок фиксации сигналов состояния каналов, где П - число каналов, первые н вторые информационньш входы которого соединены с соответствуют щими выходами каскадов 5 сравнения кодов и каскадов 2 выделения знакоперемен, а вход Запрос и тактирующий вход -2Пканального блока 11 фиксации сигналов состояния каналов соединен соответственно, с выходом блока 10 управления и Выходом задакяцегч) генератора 3, а информацио ные выходы и выходы Осганов 2П-каналы ного блока 11 фиксации сигналов состояния каналов подключены к соответствующим вхо дам блока 1О управления. Каждый канал 2Л-канального блока 11 фиксашш сигналов состо$гаия каналов (см, фиг. 2) выполнен в виде последовательно соединенных двухтактного регистра 12 сдвига и ключевого блока 13, причем вход Установка 1 двухтактного регистра 12 сдвига является соответствующим инфор мационным входом 2Al -канального блока 11, фиксации сигналов состояния каналов а на первый и второй синхронизирующие .входы его|(соответственно, поданы тактовые сигналы непосредственно и через инвертор 14, первый информационный выход ключевого блоха 13 каждого канала, являкшийсй ВЫХОДОМ соответствующего канала 2tl -канального блока 11 фиксашга сигналов состоя ния .каналОБ4подключен ко входу Установка О двухтактного регистра 12 сдвига сво го канала, а второй информационный выход ключевого блока 13 каждого предшествующего канала соединен с информационным вхо дом ключевого блока 13 последующего кана ла, при этом вход Запрос является информационным входом ключевого блока 13 первого канала, а выход Останов - вторым информационным выходом клю;чевого блока 13 последнего, канала. л Устройство работает следующим образом Усилителем-ограничителем 1 и каскадом 2 илделения знакоперемен I в каждом кана ле производится выделение знакоперемен, принятых из канала связи сигналов,: прив1аэка их к одному фронту сигнала задающего генератора 3 и преобразование в узкие импульсы. Эти сигналы объединяются собирающим каскадом бис него поступают на управляемый вход считывания датчика 8 кода аппаратного времени, вьшолненного в виде с четчика импульсов, поступающих на его счетный вход с задающего генератора 3, Оцновременно сигналы с выхода каскадов 2 at Деления знакоперемен поступают на вторые информационные входы 2 П -канального блока 11 фиксации сигналов состояния каналов, где они запоминаются. Посигнапуссобнрающего каскада 6 на управляемых иыходах датчика 8 кода аппаратного времени ф€ мируется кодовая группа, соответствующая состоянию его разряпов. Эта кодовая группа поступает на входы записи блока 7 запо минання. Одновременно сигналами с выходов каскадов 2 выделения звалсдаеремен производится илборка адресов ячеек блока 7 запоминания в которые а запнсываетсг эта кодовая группа. Для записи входной информации каждого канала в блоке 7 запоминания выделяется специальная зона. При отсутствии на шлходе собирающего каскада 6 сигнала упр;Э1вления разрешается обмен информацией между блоком 7 запомина кия и арифметическим блоком 9, осуществляемый по командам блока Ю управления. Последний осуществляет обмен информацией в данный момент только с одной из зон блока 7 запоминания, номер которой выбирается с помощью 2 П-канального блока 11 фиксации сигналов состояния каналов. Арифметический блок 9 осуществляет в цифровой форме все операции по отслежива нию фазы, выработке коррекционного сигнал и введению коррекции в фазу местной частоты синхронизации. Причем, выполнение а топодстройки местной частоты синхронизации разделяется на два алгоритма: по первому алгоритму производятся операции по стслеживаяию фазы и к, работке коррекиио ного сигнала, по второму - собственно коррекция фазы. После выполнения первого алгоритма нескорректированный код местной чаототы синхронизации (в виде кодовой группы) считывается из арифметического блока 9 (ta первые вкоды канального каскада 5 сра& кодов соответствующего канала, а промежуточные результаты - в блок 7 запо минаяия. При совпадении значения этой кодовой группы, записанной на первые входы каналь ного каскада 5 сравнения кодов, со значением кода текущего аппаратного времени на выходе 15 соответствующего канала поя вится импульс, соответствующий знакопереМене местной частоты синхронизации. Одно«временно этот импульс поступает н на соответствукший ему первый информационный 2П-канального блока 11 фиксашга свгна гов состояния каналов, где он запоминается в ячейке памяти, соединенной с этим инфор мационным входом, С блока 10 управления после выполнения одного из алго штмов, подается сигнал на вжод Запрос 2м-канального блока 11 фиксации сигналов состояния каналов с помощью которого выявляется очередной каиал, где возможна автоподстройка или где необходимо выполнить алгоритм отслеживания фазы и выработки коррекоионного сигнала, Приэтом, на соответствуюшем информационном выходе 2|1-явкальногобло а 11; фиксации сигналов состояния каналов появляется CHrv« нал, который фиксируется блоком Ю упра&лення после чего информация о наличии , входного сигнала в я дайке памяти соответствующего канала 2п-жанального блока 11 фиксации сигналов сосрояния каналов стира.1 ется. Если выходной сигнал 2П -канального блока i 1 фиксации сигналов состояния каналов появляется на информащсонном выходе, который соответствует второй группе икформа. пиовных входов, то блок Ю управления
формирует команду, по когорой арифметический блок 9 осуществляет сравнение фаз местной чшстоты синхронизации и принятого из канала связи сигнала, вырабатывает по заданному алгоритму коррекционный сигнал в виде кодовой группы, после чего все промежуточные результаты считываются в блок 7 запоминания.
После выполнения этого алгоритма нескорректированный код местной частоты синхронизации считывается из арифметического блока 9 на первые входы канального каска да 5 сравнения кодов по сигналу с блока 1О управления.
Если выходной сигнал 2П- канального блока 11фиксапии 5игнапоБСостоянийкана лов появляется на информационном выходе, которйлй соответствует первой группе инфо1 мацвонных входов, то блок 10 управления формирует команду, по которой ар1в|)мети ijecKHfi блсас 9 по результатам выполнения первого алгоритма производит коррекцию фазы местной частоты синхронизации того квнала, номер которого соответствует выход йому сигналу 2М -канального блока 11 фиюс& шш сигналов состояш1Я каналов. После полнения алгоритма коррекции фазы, скорректированный код местной частоты синхро ннзаяии считывается из арифметического блока 9 в блок 7 запоминания и испопьзует ся далее в качестве промежуточного реауль тата в последующих циклах автоподстройки.
Если в момент прихода сигнала на вкоп Запрос 2П -канального блока фиксащог сигналов состояния каналов 11 ни по одном из информационных входов не было приема пкформаоии, то появляемся сигнал на вьосогю Останов. По этому сигналу блок 10 упрев ления устанавливается в режим постоянной выдачи сигнала запроса до появления хотя бы на одном иэ информационных входов 21|1-канального блока 11 фзшзйшш сигналов со тчэ$ганя каналов, сигнала с выхода одного из канальных каскадов S сравнения кодов Ш1И каскада 2 выделения знакоперемен. В ИГОМ режиме постоянного запроса вьшолне- нив программ автоподстройкн не производится (арифметический блок 9 является сво водным).
Сигнал с выхода задающего генератора 3 используется на 2 h-канальном бловв 11 фиксация сигналов состояния каналов в качестве тактирукшего сигнала при регистра ции и стирании входных сигналов.
При поступления на один из входов 16 ияя 17 (например, на вход 16 первого канала) сигнала с выхода канального каскада 5сравнеиия кодов в первый элемент памяти йвухтактного регистра 12 сдвига записы
8
вается единица, которая следующей полуволной сигнала с задающего генератора 3, проходящего через инвертор 14, записывается и во второй элемент памяти, управляющий ключевым блоком 13, При поступлении на информационный вход с блока 10 управления сигнала запроса последний ском. мутируется либо на первый информанионный выход 18 ключевого блока 13, если в двухтактном регистре 12 сдвига записывается единица , либо на второй его информационный выход, если в двухтактном регистре 12 сдвига записывается нуль, при этом сигнал запроса, поступая на информационный вход ключевого блока 13 следующего канала, осуществляет опрос его состояния,
Таким образом, сигнал запроса, скоммутированный на один из информационных шлхр дов 18 или 19 2 И-канального блока 11 фи1ь сации сигналов состояния каналов поступает одновременно в блок 10 управления и на вход .Установка О, соответствукяаего ему первого элемента памяти двухтактного регистра сдвига 12 и последний возвращается в исходное (нулевое) (Постоянна. Очередной полуволной сигнал с выхода вгнвертора 14 нуль переписывается во второй элемент памяти двухтактного регистра 12 сдвига. Если в двухтактных регистрах 12 сдвига всех каналов запись1ваются нули, то сшл нал со входа Запрос поступает на выход Останов 1 и блок 10 управления. Последний переходит в режим запроса до момента поступления сзагнала хотя бы на один из информационных входов 16 или 17 2li -катгальногоблока 114 ИЕсации сигналив состояния каналов.
Если частоты синхронизации вЬ всех каналах равны по номиналу, то в 2} -канальном блоке. 11 фиксации Сигналов состояния ка« налов отсутствуют первые информационные входы 16 и связанные с ними двухтактные регистры 12 сдвига и ключевые блоки 13. Следовательно, при равенстве частот синхро нйзации входной информации, принимаемых ИЗ каналов связи,И- канальный блок 11 фиксации сигналов состояния каналов создает очередность на обработку каждого канала, а блок 10 управления по сигналам с выходов И ; канального блока if фгксаави сяпналов состояния каналов разворачивает полную программу подстройки без разделения ах на два апгоритма.
Введение блока фиксации сигналов состо ния каналов позволит за.счет уменьшения времени обработки одного канала увеличить чиЛю обслуживаемых каналов в 1,6-2,2 раза. Формула обретения 1. Устройство для многоканальной аискретной автоподстройки частоты сннхронизациа Йо авт. свид. Nfc 431640, о т л и ч аю ш е е с я тем, что, с целью увеличения скорости автоподстройки, ввеаен 21 -каналы аый блок фиксации сигналов состояния каналов, где и -число каналов, у которого первые в вгсфые информационные входы .соеюгаены с соответствуюшими выходами каскадов сравнения кодов и каскадов выделения зиаксперемен, а вход Запрос и та;&таруюший вход 211-канального блока фшсс цвв состояния каналов соединены соответственно с выходом блока управления и вых(. дом задаюшего генератора, а информационные Ш4ХОПЫ и пыхощл Оставов 9. -канального блока фиксации сигналов состояния к& налоа подклю юны к соотвегствуяяпям входам яблока упра&лени5Е. 2. Устройство по п. 1, о т л и ч а ю ш е е с я тем, что каждый канал 2f( -кв- нального блока фиксации сигналов состояния каналов ш шолнен в виде последовательно соединенных двухтактного регистра сдв га и ключевого блока, причем вход Устано « ка 1 двухтактного регистра сдвига являет ся соответствующим информационным входом 2Н -канального блока фиксации сигналов состояния каналов, а на первый и второй синхронизирукяцие входы его соответственно поданы такгоиые сигналы непосредственно и через инвертор, первый информационный выход ключевого блока каждого канала, являющийся выходом соответствующего канала 211-канального блока фиксации сигналов состояния каналов, подключен ко входу Установка О двухтактного регистра сдвига своего канала, а второй информационный шяход ключевого блока каждого предшествующего канала соеЬинен с информационным входом ключевого блока последукядего канала, при этом вход Запрос является информаоиояным входом ключевого блока первого канала, а выход Останов - вторым информациотшым выходом ключевого блока последнего канала.
название | год | авторы | номер документа |
---|---|---|---|
Устройство для синхронизации многоканальных систем связи | 1976 |
|
SU1166328A1 |
Устройство внешних каналов | 1988 |
|
SU1695313A1 |
Устройство для передачи и приема дискретных сигналов | 1977 |
|
SU726561A2 |
Устройство для автоматического контроля графика операций | 1984 |
|
SU1295418A1 |
Устройство для сопряжения вычислительной машины с аппаратурой передачи данных | 1983 |
|
SU1125617A1 |
Многоканальное устройство с импульсно-кодовой модуляцией и временным делением каналов | 1988 |
|
SU1561202A2 |
Устройство для передачи и приема дискретных сигналов | 1975 |
|
SU557403A1 |
СПОСОБ ДВУХТАКТНОЙ АССОЦИАТИВНОЙ МАРШРУТИЗАЦИИ | 1999 |
|
RU2140132C1 |
Процессор ввода-вывода с коррек-циЕй ОшибОК | 1979 |
|
SU849221A1 |
Устройство передачи и приема информации для интегрированной кольцевой сети связи | 1990 |
|
SU1734241A1 |
L
Остано8
Фи9.г
Авторы
Даты
1977-09-05—Публикация
1976-01-14—Подача