дельм числом, которое можно представ в двоичном коде, A b,,„.,2-Ч....b,,, где ,l,;..2«. Находят значение коэффициента при 2 , для чего раскрывают ско ки в формуле (1) и собирают соотве ствуюшие члены с(,,.0,,а,2Ча,о,,22. Из выражения (2) следует, obi что и требовалось доказать. На чертеже изображена структурная схема предлагаемого устройства. Устройство содержит счетчик 1, ,,сумматор 2, триггер 3, элементы И , 6, элемент задержки 7, элемент ИЛИ шина нулевого потенциала 9, вход 10 устройства, управлякхций вход 11 устр ства. В исходном состоянии счетчик 1, сумматор 2 и триггер 3 находятся в н левом состоянии, элементы И 4 и 5 от крыты, а элемент И 5 закрыт. Работа устройства осуществляется реапизацией зависимости. iil. .Г И-1)иН-1)2 Г L2 irjL rj 4 JL 2 в счетчике 1 формируется код числ i i-(-l) для чего на вход счетчика подается только каждый четный импульс входной последовательности. В сумматоре 2 осуществляется реги грация кода числа Ьи.Ш 1 Г±±11 7 1Ч L2 4 J --2If для чего каждый нечетный импульс вхо ной последовательности производит перенос учетверенного значения содер жимого счетчика 1 в сумматор 2. С ок чанием предотазления йсла код сумма тора 2 удваивается, а затем к нему прибавляется код числа « (i-{.(-ir-i ,Г (1:КГТГ П-1П li r JI-i-j Последний формулы (2Г реали НИИ член формулы (2) эуется, соединением прямого выхода тр гера с выходом первого разряда устро ства, а состояние выхода второго раз да устройства является константой и всегда рлзно уто. Остальные выходы разрядов устройства, (начиная с трет го разряда) являются выходами сумматора. .В результате на выходе устрой ства фиксируется код числа irr . ;на1 вход Ю подается число it в ви последовательности и «1ульсов. Каждый нечетный импульс входной последовательности, пройдя через элементы 4 и 8, производит перепись прямого кода числа из счетчика 1 в сумматор 2, а также установку триггера 3 в единичное остояние. При этом элементы 4 закрываются, &лемент И 6 отказывается. Каждый четный импульс входной последовательности, пройдя, через элемент И 6, поступает на счетный вход счетчика 1 , а также производ1 т установку триггера 3 в нулевое состояние. При этом элемент И 4 открывается, а элемент И б закрывается. С .окончанием входной последовательности на вход 11 подается короткий импульс конца последовательности, который удваивает число в сумматоре 2. Импульс конца четной последовательности, пройдя через открытый элемент 4 и элемент ИЛИ 8, осуществляет перепись учетверенного кода из счетчика 1 в сумматор 2. Прямой выход триггера 3 является выходом первого разряда устройства, а выход второго разряда устройства соединен с шиной 9, которая подключена к шине логического нуля. Результат квадрирования формируется на выходных шинах устройства. Исключение схемы совпадения и двух разрядов сумматора позволяет упростить схему. В прототипе сбой триггеров первого и второго разрядов сумматора привел бы к неправильному результату вычисления. В предлагаемом устройстве сбои первого и второго разрядов устройства из-за триггеров сумматора исключены, поэтому в целом надежность пр едлагаемого устройства будет выше надежности прототипа. Формула изобретения Устройство для возведения в kBagtiрат чисел, представленных в унитарном коде, содержащее элементы И, первые входы первого и второго из которых подключены к входу устройства, второй вход первого и первый вход третьего элементов И подключены к нулевому вы,ходу триггера, единичный выход которого подключен ко второму входу второго элемента И,, выход которого подключен к счетному входу счетчика и к входу установки в триггера, управляющий вход устройства соединен с управляющим входом сумматора, а также через элемент задержки подключен ко второму входу третьего элемента И, выходы иервого и третьего элементов И через элемент ИЛИ подключены к входу опроса состояний счетчика, выходы которого cqeдиненЫ с соответствующими входгиш румматора, выход первого элемента И соединен с входом установки в . триггера, отличающеес я тем, что, с целью упрощения устройства, в
(ем единичный выход триггера является выходом первого разряда устрюйства, выход второго разряда устройства соединен с шиной нулевого потенциала, разрядные выходы сумматора являются выходами (3-М) разрядов устройства.
Источники информации, принятые во внимание при экспертизе:
1. Авторское свидетельство СССР 475619, кл. Q 06 Р 8/38, 25.04.72,
. Авторское свидетельство СССР № 397907 кл.506 Р 7/38, 20.0Э.70.
название | год | авторы | номер документа |
---|---|---|---|
УСТРОЙСТВО для ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ | 1973 |
|
SU397907A1 |
Устройство для возведения в квадрат чисел,представленных в унитарном коде | 1976 |
|
SU660045A1 |
ЦИФРОВОЕ УСТРОЙСТВО для ОПРЕДЕЛЕНИЯ ДИСПЕРСИИ ОРДИНАТ СЛУЧАЙНЫХ ПРОЦЕССОВ | 1973 |
|
SU369573A1 |
Устройство для извлечения квадратного корня | 1976 |
|
SU613321A1 |
Устройство для возведения в квадрат чисел, представленных в унитарном коде | 1980 |
|
SU920715A1 |
Счетное устройство | 1985 |
|
SU1347183A1 |
Устройство для вычисления квадрата числа | 1983 |
|
SU1115051A1 |
Устройство для измерения временных интервалов | 1979 |
|
SU896594A2 |
Арифметическое устройство | 1977 |
|
SU734680A1 |
Вычислительное устройство | 1985 |
|
SU1269124A1 |
Авторы
Даты
1978-06-25—Публикация
1976-03-23—Подача