Изобретение относится к автоматике и вычислительной технике и быть использовано для формирования сннхрони- эирующих импульсов.
Известен формирователь импульсов,
формирующий входные импульсы по переднему и заднему фронту входных импульсов который выполнен на потенциальных элементах (И-НЕ, ИЛИ-НЕ, НЕ) и содержит статический триггер, единичный и нулевой выходы которого соединены со входами схем совпадения, вторые входы последних соединены с. входом формирователя: один непосредственно, другой через инвертор. Выходы схем совпадения подкл.ючены к входам статического триггера р..
Однако такой формирователь относительно сложен, а второй импульс в нем формируется по окончании действия входного импульса.
Наиболее близок к предлагаемому изобретению формирователь импульсов, содержащий инвертор, вход которого соединен с одним из входов элемента И, а его выгюд через интегрирующую Т С цепь соеди-
нен с одним из входов элемента ИЛИ-НЕ и другим входом элемента И, а другой вход элемента ИЛИ-НЕ соединен с входом инвертора {2J.
Недостатком этого формирователя является невозможность формирования обоих выходных импульсов в течение действия входного импульса.
Цель изобретения - формирование пары импульсов во время действия входного прямоугольного импульса, а также упрощение
устройства.
Это достигается тем, что в формирователь импульсов, содержащий элемент И к интегрирующую цепь, вход которой соединен с одним из входов эяемента И, дополнительно введены ft С-аепь и (.З-триттер счет11Ь1й вход которого соединен с выходом интегрирующей 9, С-иепи, прямой выход соединен со вторым входом элемента И, а инверсный выход через дополнительную RC-цепь соединен с входом устаиовки TISтриггера в I. На фиг. 1 дана схема предлагаемого формирователя импульсов; на фиг. 2 - диаграммы напряжений. Устройство содержит интегрирующую 1 С-цепь 1, вход которой соединен с одним из входов элемента И 2, а выход ее соединен со счетным входом Т триггера 3. Инверсный вход Ч триггера 3 через интегрирующую RC-aenb 4 соединен со вхо дом S триггера 3, а прямой выход Q соединен с другим входом элемента И 2. Устройство работает следующим образом. Входные прямоугольные га пульсы (см. фи . 2а) поступают на интегрирующую Т С-ыепь 1 и один из входов элемента И 2 С выхода интегрирующей Т С-цепи 1 сигнал поступает на счетный вход Т триггеI ра 3 (см. фиг. 2 ). При достижении напряжением порога срабатывания U триггера 3 по счетному входу На выходеС устанавливается низкий уровень напряжевия, (см. фиг. 2), а на выходе Q - высокий уровень напряжения, который через интегрирующую НСцепь 4 воздействует на вход S триггера 3 (см. фиг. 2) так, что при достижении напряжением порога срабатывания U триг гера 3 на выходе Q устанавливается вы со кий уровень напряжения. Таким образом, на другой вход алемен та И 2 поступает импульс отрицательной полярности, при этом на выходе устройст ва формируется два импульса (см. фиг. 26 передний вход из них совпадает с передним фронтом входного импульса, а задний фронт второго импульса совпадает с задним фронтом входного импуль са. При поступлении последующих импульсов на вход устройства описанный цикл повторяется. Длительность первого выходного импульса tj (см. фиг. 2) регулируется интегрирующей РС-цепью 1, длительность паузы между выходными импульсами fj регулируется интегрирующей КС-цепью 4, а сумма длительностей пары выходных импульсов и паузы между ними равна длительности входного импульса tT. Предлагаемый формирователь может быть реализован на интегральных элементах ТТЛ-логики. Он может быть использован как удвоитель частоты входных импульсов, как формирователь пары синхроимпульсов для систем ввода и обработки цифровой информации за время действия входного импульса и другихустройств вычислительной техники. Формула изобретения Формирователь импульсов, содержащий элемент И и интегрирующую Т С-депь, вход которой соединён с одним из входов элемента И, о-тличающийся тем, что, с делью формирования пары импульсов во время действия входного импульса и упрощения устройства, в него -дополнительно введены НС-цепь и Я5- триггер, счетный вход которого соединен с выходом интегрирующей ЯС-цепи, прямой выход соединен со вторым вхрдом элемента И, а шгоерсный выход через дополнительную Т С-цепь соединен с входом установки Я S-триггера в . Источники информации, принятые во внимание при экспертизе: 1.Авторское свидетельство СССР № 373864, кл. Н 03 К 5/01, 05.04.71. 2.Авторское свидетельство СССР №426314, кл. Н 03 К 5/13, 16-06.72.
название | год | авторы | номер документа |
---|---|---|---|
Формирователь импульсов | 1979 |
|
SU839029A1 |
Источник вторичного электропитания для сети постоянного напряжения | 1990 |
|
SU1786476A1 |
ИМПУЛЬСНЫЙ СТАБИЛИЗАТОР ПОСТОЯННОГО НАПРЯЖЕНИЯ ПОНИЖАЮЩЕГО ТИПА | 1991 |
|
RU2006062C1 |
Дешифратор команд телеуправления | 1989 |
|
SU1709365A1 |
Источник питания нелинейной нагрузки | 1990 |
|
SU1777222A1 |
Устройство тактовой синхронизации и выделения пачки импульсов | 1990 |
|
SU1723658A2 |
ЭЛЕКТРОПРИВОД УДАРНОГО ДЕЙСТВИЯ | 1992 |
|
RU2017319C1 |
Устройство для электроразведки в движении | 1985 |
|
SU1242884A1 |
Формирователь синхронизированных импульсов | 1989 |
|
SU1651360A1 |
Импульсный понижающий стабилизатор постоянного напряжения | 1990 |
|
SU1786477A1 |
LTL
L3
а
fn
т
«ti
5
Авторы
Даты
1978-08-25—Публикация
1977-02-22—Подача