каскад 7, первую шину 8 тактирования, входную шину 9, вторую шину 10 тактирования и выходную шину 11.
Устройство работает следующим образом.
При единичном сигнале на шине 9 устройства через передаточный транзистор 1 на прямой вход первого парафазного каскада 5 и на инверсный вход второго парафазного каскада 6 поступает единичный сигнал. В это время на прямой вход второго парафазного каскада 6 и на инверсный вход первого парафазного каскада 5 с выхода инвертора 4 поступает нулевой сигнал. Поэтому во время действия высокого уровня напряжения на второй шине 10 тактирования с выхода парафазного каскада 5 через передаточный транзистор 2 на прямой вход оконечного парафазного каскада 7 передается единичный сигнал, а с выхода второго парафазного каскада 6 через передаточный транзистор 3 на инверсный вход оконечного парафазного каскада 7 передается нулевой сигнал. В результате на шине 11 устройства устанавливается напряжение логической «1. При подаче на шину 9 устройства напряжения логического «О па прямой вход парафазного каскада 6 и на инверсный вход парафазного каскада 5 с выхода инвертора 4 поступает единичный сигнал, а па прямой вход парафазного каскада 5 и инверсный вход парафазного каскада 6 - нулевой сигнал. При этом во время действия высокого уровня напряжения на второй шине 10 тактирования на прямой вход оконечного парафазного каскада 7 передается н)левой сигнал, а на инверсный - единичный. На выходе устройства устанавливается напрял ение логического «О.
Введение в буферное устройство трех передаточных транзисторов и двух парафазных каскадов значительно повышает его быстродействие, поскольку уменьшается время перезаряда узловых емкостей на входах оконечного каскада. Уменьшение
времени обусловлено большей- крутизной характеристик зарядных транзисторов введенных парафазных каскадов по сравнению с нагрузочным транзистором инвертора известного. Увеличение крутизны достигается за счет того, что в парафазных каскадах (в отличие от входного инвертора известного устройства) не требуется выполнения соотношения между крутизнами транзисторов.
Введенные передаточные транзисторы препятствуют разряду узловых емкостей в паузах между тактовыми импульсами.
Формула изобретения
Буферное устройство, содержаш,ее инвертор, вход которого соединен с входной шиной, и парафазный оконечный каскад, выход которого соединен с выходной шиной,
а также два парафазных каскада и три МДП-транзистора, отлйчаюш,ееся тем, что, с целью повышения его быстродействия, сток первого МДП-транзистора соединен с входной шиной, затвор - с первой
шиной тактирования, а исток подключен к прямому входу первого и инверсному входу второго парафазпых каскадов, выход инвертора соединен с инверсным входом первого и прямым входом второго парафазных каскадов, входы питания которых подключены к второй шине тактирования, а выход первого из пих через сток-исток второго МДП-транзистора подключен к прямому входу оконечного парафазного
каскада, инверсный вход которого через исток-сток третьего МДП-транзистора соединен с выходом второго парафазного каскада, затворы второго и третьего МДПтранзисторов соединены со второй шиной
тактирования.
Источники информации, принятые во внимание при экспертизе
1.И. Н. Букреев и др. Микроэлектронные схемы цифровых устройств. М., «Сов.
радио, 1973, с. 39, рис. 1.35а.
2.Там же, с. 126, рис. 4.20а.
8 Ж
JO
название | год | авторы | номер документа |
---|---|---|---|
Буферное устройство | 1979 |
|
SU822366A1 |
Выходное устройство | 1978 |
|
SU771874A1 |
КАСКАДНОЕ ПАРАФАЗНОЕ ЛОГИЧЕСКОЕ УСТРОЙСТВО | 2008 |
|
RU2349028C1 |
ПАРАФАЗНОЕ КАСКАДНОЕ ЛОГИЧЕСКОЕ УСТРОЙСТВО НА КМДП ТРАНЗИСТОРАХ | 2002 |
|
RU2209507C1 |
Усилитель-формирователь импульсов | 1980 |
|
SU944110A1 |
Постоянное запоминающее устройство | 1979 |
|
SU841047A1 |
Устройство согласования на мпд-транзисторах | 1973 |
|
SU661797A1 |
ПАРАФАЗНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ КАСКАДНЫХ УСТРОЙСТВ НА КМДП ТРАНЗИСТОРАХ | 2002 |
|
RU2209508C1 |
Ячейка памяти для регистра сдвига | 1977 |
|
SU680055A2 |
ДВУХКАСКАДНЫЙ ДИНАМИЧЕСКИЙ СДВИГОВЫЙ РЕГИСТР | 2014 |
|
RU2542898C1 |
11
Авторы
Даты
1978-08-30—Публикация
1977-03-09—Подача