3G3 На чертеже приведена структурная апехтрическая схема устройства, Устройство для приема дискретной lu формадии содержит последоватед но сое дине иные первый формирователь 1, детек тор 2, накопитель 3 и выходной согласующкй блок 4, причем второй выход первого форьлнрователя i соединен с вторым входом накопителя 3, а выходы временного расйределителя 5 соединены с соответствуюишми входами детектора 2, а ЧЕИКже второй формирователь 6, триггер 7, ante мент НЕ 8 и два аде мента И 9 и 10, нричем вход первого фо мироватедгя 1 через последовательно соединейньш эиемент НЕ 8 и первый эдемент И 9 соединен с третьим вхо дом накодвделя 3, четвертый вход кот1 соеди1шн с выходом ВТЕФОГО элемента И iOt первый и второй входы которого соединены соответственно с выходами триггера 7 и первого формирова теля 1 соединенного с одним входом триггера 7, другой вход коэорого соеди нен с выхшом второго формирователя 6, сеедиаеИНОГО с другим входом перво го эгаек«8Ифа И 9, а вход второго форми р&ватшш в соединен с соответствующим аЫХййом временного распределителя 5, Устрййств© работает следующим о&fiaaoMeВ искодном состоянии накопитель 3 йах&дй«;я S скжтоянин ОО на его выходных каналах нет анкаких сигналов, а 1| нггер 7 находится в нулевом сосхтойнии, первый элемент И 9 через зпе мент НЕ 8 открыт по одному входу. При поступлении сигнала синхронизации на вход временного распределителя 6 на его выходных каналах последовательно появляются импульсы, которые подаются на опорные входы детекто- ра 2. При появлении сигнала на входе устройства через элемент НЕ 8 запираерся апемент И 9 и на №1ходе первого формирователя 1 возникает импульс, ко торый устанавливает триггер 7 в состояние i в результате чего звтемент И iO открывается по одному входу. Одновременно импульс с выхода первого форм{1рователя 1 проходит на тот выходной канал детектора 2, которьи открыт в это время по опорному входу от временного распределителя 5 .{в результате 4ei4J определяется значение Первого разряда сигнала). Накопитель 3 запоминает значение сигнала в первом разряде, так как в это время на . его вход синхронизации с выхода первого формирователя 1 не поступает никакого сигнала. Если на периоде синхронизации рас положен только один 4ронт сигнала, то на ейнуляюишй вход накопителя 3 с вььхода nepBtMTO формирователя 1 через s«eмент И 1О не поступает никаких WMnynif сов, В момент окончания импульса на выходе последнего П го канала вр&менного распределителя 5 на второго формирователя 6 визцикает импульс, котсфый возвращает триггер 7 в нулевое состояние в результате элемент И 10 запирается по одному входу, а импульс с выхода второго формирователя 6 через закрытый но одному входу sneMBfff И 9 на управляющий вход накопителя 3 не проходит, в результате чего в накопителе 3 сохраняется определенное значение первого разряда. Следующий импульс синхронизации на входе временного распределителя 5 запускает его, а в момент окончания кмпульса на входе устройства открывается эяемент И 9 по одному входу через з«е мент НЕ 8, и на исходах первого формирователя 1 возникают одновременно импульсы. Импульс с первого выхода первого формирователя 1 переводит триггер 7 в состояние , который открывает элемент И 10 по одному входу. Одн1 временно с этим в детекторе 2 определяется временное положение импульса и он проходит на соответствующий канал входа накопителя 3. В результате воэ- действия импульса с выхода рмирователя 1 на синхронизирующий вход накопителя 3 продетектироаанное значение запоминается во втором разряде. Если на периоде синхронизации расположен только один 4ронт сигнала, то (йнуление накопителя 3 не происходит. В момент окончания импульса на последнем канале временного распределителя 5 на выходе второго формирователя 6 возникает импульс, который переводит триггер 7 в состояние О, в результате чего закрывается элемент И 10, и одновременно через открытый элемент И 9 поступает на третий вход накопителя 3, в результате чего из накопителя 3 сигнал в параллельном коде поступает в выходной согласующий блок 4, который срабатывает в соответствии с кодовым числом, а накопитель 3 с временной задержкой переводится в соетояние 00, Приемник готов к приему нового сигнала,
В сУ1учае появления в течение одного периода синхронизации на входе пр емника второго и последующего ({ онтов на выходе формирователя 1 возншшет импульс, который определяется в детекторе 2 и поступает в накопитель 3, но одновременно этот импульс через открытый элемент И 1О проходит на обнуляк ший вход накопвте ш 3, который веаав0° симо от наличия свгиалов на входе нако питепя 3 п евод1гг его в состояние ОО В результате этого при появлении на входе вакопитапя 3 ямпульса на выжзоде : накопителя по крайней мере на каяалак одного разряда не яоявляетсгг никакого сигнала, выходж)й соглбсукяиий блок 4 не срабатывает. Тем самым пряемакк защищается от дроблений и пропаданий информационных импульсов. Формула изобретения
Устройство для приема дискретной информации, содержаидее последовательно соединенные первый формирователь, детектор, накопитель и выходной согласуюишй блоЕ, причем второй выход первого формирователя соединен с вторым
входом накопителя, а выходы временно го распределителя соединены с соответ ствующими входами детектора, а также втсфс формирователь, отличаю щ е е с я тем, что, с целью пое лшваяя помехоустойчивости путем зашиты входаого сигнала от дробления и исключения пропадания импульсов, введены триггер, элемент НЕ и два зиемента И, причем
вход первего формирователя через последовательно соединенные элемент НЕ и первый элемент И соединен с третьим входом накопителя, четвертый вход квторга о соединен с выходом второго зп&
мента И, первый и второй входы которого соединены соответственно с выходами триггера и первого формирователя, соединенного с одним входом трштера, другой вход которого соединен с выходом второго формирователя, соеди1юннс го с другим входом первого элемента И, а вход второго формирователя соединен с соответствующим выходом времеи ного распределителя,
Источники информации, принятые во
внимание при экспертизе
1, Авторское свидетельство СССР № 51О805, кп. Н О4 L 27/22, 1973.
название | год | авторы | номер документа |
---|---|---|---|
Приемное устройство электронного телеграфного аппарата | 1973 |
|
SU510805A1 |
Устройство синхронизации по циклам | 1990 |
|
SU1809543A1 |
Устройство для цикловой синхронизации | 1981 |
|
SU1107317A1 |
Устройство тактовой синхронизации | 1980 |
|
SU919124A1 |
Множительно-делительное устройство | 1985 |
|
SU1305677A1 |
МНОГОКАНАЛЬНАЯ АППАРАТУРА ПЕРЕДАЧИ ДВОИЧНЫХСИГНАЛОВ | 1971 |
|
SU313302A1 |
Приемник синхросигнала | 1981 |
|
SU1092745A1 |
Передатчик телеграфного аппарата с автоконтролем | 1979 |
|
SU886297A2 |
Логическое запоминающее устройство | 1983 |
|
SU1124384A1 |
Устройство воспроизведения сигналов цифровой информации с магнитного носителя | 1983 |
|
SU1099324A1 |
Авторы
Даты
1979-01-15—Публикация
1976-12-06—Подача