Ячейка памяти сдвигового регистра Советский патент 1979 года по МПК G11C19/00 

Описание патента на изобретение SU652618A1

менте И-НЕ (ИЛИ-НЕ) соедтюн с третьим входом четвертого элемента И-НЕ (ИЛИ-НЕ), выход которого соединен с третьим входом третьего элемента И-НЕ (ИЛИ-НЕ).

На чертеже показана фун1щиональная схема описываемой ячейки.

Она содержит элементы И-НЕ (ИЛИ-ИЕ) 1-4, тактовую шину 5 и информационные шины 6 и 7.

В начальный момент времени на выходах элементов И-НЕ (ИЛИ-НЕ) 2, 3 и 4 присутстфует высокий потенциал, а на выходе элемента И-ЛЕ (ИЛИ-НЕ) 1 - низкий потенциал. Появление на тактовой шияе 5 положительного импульса вы ьшает йа выходе элемента И-НЕ

(ИЛЙ-ЙЁ) 4 нзйэкий потенциал. Срабатываяья элемента И-НЕ (ИЛИ-НЕ) 3 в дан ный момент не происходит; так как на выходе элемента 4 имеется низкий потеичиал.

Таким образом, на выходе ячейки памяти, после прихода тактового импульса, устанавливаемся логическая единица.

Следовательно, в результате подсоединения выхода элемейрга 3 ко входу элемента 4 и выхода элемента 4 - ко входу элемента 3 повышается надежность работы ячейки памяти, так как требования к параметрам тактового входного икшульса и к параметрам элементов уменьшаются.

Длительность тактового импульса на входах элементов 3 и 4 всех разрядов в описываемой схеме может быть больше на 50%, чем в известной.

Формула изобретения

Ячейка памяти для сдвигового регист- ра, содержащая элементы И-НЕ (ИЛИ-НЕ), первый и второй из которых соединены по схеме триггера, выходы третьего и четвертогчз элементов И-НЕ (ИЛИ-НЕ) подключены соответственно ко входам первого и второго элементов И-НЕ (ИЛЙ-НЕ), первые входы третьего и четвертого элементов И-НЕ (ИЛИ-НЕ) соединены с тактовой шиной, а вторые входы - с информационными шинами, отличающаяся тем, что,с целью повышения надежности ячейки, в ней выход третьего элемента И-НЕ (ИЛИ-НЕ) соединен с третьим входом четвертого элемента И-НЕ (ИЛИ-НЕ), выход которого соединен с третьим входом третьего элемента И-НЕ (ИЛИ-НЕ).

Источники информации, принятые во внимание при экспертизе

1.Букреев И. Н. и др. Микроэлектронные схемы устройств. М., Советское радио, 1975, с.59, рис. 2.4а.

2.Экспр сс-информация, серия Вычислительная техника . ВИНИТИ, № 12, 1969, с. 13, рис. 36. с

Похожие патенты SU652618A1

название год авторы номер документа
Ячейка памяти для регистра сдвига 1979
  • Фойда Альберт Никитович
SU851495A1
Ячейка памяти для регистра сдвига 1975
  • Фойда Альберт Никитович
SU594530A1
Устройство для обмена информацией между цифровой вычислительной машиной и внешними устройствами 1981
  • Хельвас Валерий Пантелеймонович
SU1003066A1
АНАЛИЗАТОР ОТКЛОНЕНИЙ НАПРЯЖЕНИЯ 1995
  • Ермаков В.Ф.
  • Джелаухова Г.А.
  • Хамелис Э.И.
RU2106009C1
УСТРОЙСТВО ДЛЯ ТЕКУЩЕГО КОНТРОЛЯ И СТАТИСТИЧЕСКОГО АНАЛИЗА ОТКЛОНЕНИЙ НАПРЯЖЕНИЯ 1997
  • Ермаков В.Ф.
  • Кушнарев Ф.А.
  • Решетников Ю.М.
RU2130199C1
Сигнатурный анализатор 1986
  • Рубинштейн Григорий Львович
  • Силина Нелля Герасимовна
SU1386995A1
ПАРАЛЛЕЛЬНЫЙ ИДЕНТИФИКАТОР КРИТИЧЕСКИХ ВЫБРОСОВ И ПРОВАЛОВ ПРИ СТАЦИОНАРНОМ И НЕСТАЦИОНАРНОМ НАПРЯЖЕНИИ СЕТИ 2001
  • Ермаков В.Ф.
  • Кушнарев Ф.А.
  • Приз М.В.
  • Черепов В.И.
RU2191427C1
УСТРОЙСТВО ДЛЯ РАСПОЗНАВАНИЯ ОБРАЗОВ И ПОДСЧЕТА КРИТИЧЕСКИХ ВЫБРОСОВ ИЛИ ПРОВАЛОВ НАПРЯЖЕНИЯ И ОПРЕДЕЛЕНИЯ СУММАРНОГО ВРЕМЕНИ ОТКАЗОВ ЭЛЕКТРООБОРУДОВАНИЯ 2001
  • Ермаков В.Ф.
  • Кушнарев Ф.А.
  • Приз М.В.
RU2193230C1
Счетчик на кольцевом регистре 1977
  • Фойда Альберт Никитович
  • Щебликин Григорий Александрович
SU738177A1
Распределитель импульсов 1976
  • Фойда Альберт Никитович
SU610301A1

Иллюстрации к изобретению SU 652 618 A1

Реферат патента 1979 года Ячейка памяти сдвигового регистра

Формула изобретения SU 652 618 A1

SU 652 618 A1

Авторы

Фойда Альберт Никитович

Даты

1979-03-15Публикация

1976-02-13Подача