Сигнатурный анализатор Советский патент 1988 года по МПК G06F11/25 

Описание патента на изобретение SU1386995A1

(/:

с

Похожие патенты SU1386995A1

название год авторы номер документа
Сигнатурный анализатор 1983
  • Рубинштейн Григорий Львович
  • Гловацкая Ольга Андреевна
  • Щокин Анатолий Дмитриевич
SU1140123A1
Устройство для контроля цифровых блоков 1986
  • Бакай Георгий Витальевич
  • Зильберман Ефим Михайлович
  • Рейзин Владимир Лейбович
  • Рубинштейн Григорий Львович
  • Ховтун Станислав Яковлевич
SU1343417A1
Устройство для контроля цифровых узлов 1983
  • Рубинштейн Григорий Львович
  • Репетюк Евгений Михайлович
SU1120338A1
Устройство для контроля цифровых узлов 1985
  • Рейзин Владимир Лейбович
  • Рубинштейн Григорий Львович
  • Солдатенко Анна Григорьевна
SU1269139A1
Устройство для контроля цифровых узлов 1981
  • Куприенко Борис Петрович
  • Максимов Игорь Юрьевич
  • Ройзенвасер Давид Ильич
  • Ярмилко Георгий Григорьевич
SU978154A1
Сигнатурный анализатор 1985
  • Бучнев Александр Николаевич
  • Карпунин Евгений Иванович
SU1363210A1
Сигнатурный анализатор 1986
  • Бакай Георгий Витальевич
  • Зубашич Владимир Федорович
  • Рейзин Владимир Лейбович
  • Рубинштейн Григорий Львович
  • Силина Нэлля Герасимовна
SU1383360A1
Устройство для контроля функционирования логических блоков 1987
  • Кондратеня Григорий Николаевич
  • Старовойтов Алексей Яковлевич
  • Шуляк Людмила Николаевна
SU1432528A2
Устройство для контроля и диагностики цифровых блоков 1986
  • Костюкевич Владимир Михайлович
  • Толочанов Сергей Владимирович
SU1388871A1
Логический анализатор 1986
  • Цуркан Николай Андреевич
  • Клименко Сергей Иванович
  • Высоцкий Владимир Васильевич
  • Довгань Виктор Евгеньевич
  • Беликов Борис Петрович
SU1432527A1

Иллюстрации к изобретению SU 1 386 995 A1

Реферат патента 1988 года Сигнатурный анализатор

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств различного назначения по методу сигнатурного анализа. Цель изобретения - повышение достоверности контроля. Устройство содержит три переключателя режима работы, блок формирования измерительного строба, блок набора кода адреса, два элемента И, генератор тактовых импульсов, элемент ИЛИ, формирователь тактовых сигналов самоконтроля, блок формирования и индикации сигнатур, блок индикации, переключатель выбора области памяти, мультиплексор, блок ассоциативной памяти. Самотестирование блока ассоциативной памяти обеспечивает углубленный контроль сигнатурного анализатора. 1 з.п.ф-лы, 4 ил.

Формула изобретения SU 1 386 995 A1

со

00 О5

со со

ел

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики цифровых устройств различного назначения по методу сигнатурного анализа.

Цель изобретения - повышение достоверности контроля.

На фиг. 1 приведена структурная схе- : ма сигнатурного анализатора; на фиг. 2-4 - схема блока ассоциативной памяти; на фиг. 3 - схема блока индикации; на фиг. 4 - схема формирователя тестовых сигналов самоконтроля.

Сигнатурный анализатор содержит вход I 1 начальной установки, вход 2 синхронизации, управляющие входы «Старт 3 и «Стоп 4, информационный вход-5, первый 6, второй 7, третий 8 переключатели режима работы, блок 9 формирования измерительного строба, блок 10 набора кода адреса, первый Iэлемент И 11, генератор 12 тактовых импульсов, четвертый переключатель 13 режима работы, второй элемент И 14, элемент ИЛИ 15, формирователь 16 тестовых сигналов самоконтроля, блок 17 формирования и индикации сигнатур, блок 18 индикации, переключатель 19 выбора области памяти, мультиплексор 20, блок 21 ассоциативной (памяти, демультиплексор 22, выходы 23 и 27 блока 10, вход 25 запуска формиро- вателя 16, выходы 26 и 27 формирователя 16, входы 28-31 блока 18 индикации, выходы 32-35 формирователя 16, резистор 36, вхо- ;ды 37-44 блока 21 ассоциативной памяти, jвходы 45 и 46 мультиплексора 20, выходы |47-50 блока 21, группу входов 51 муль- типлексора 20, мультиплексор 52, элементы И 53 и 54, элемент 55 задержки, полусумматор 56, переключатель 57, группу адресных входов 58, управляющих входов 59 и 60, информационный вход 61, узел 62 памяти, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 63, тре- |тий элемент И 64, формирователь 65 им- |пульса, триггер 66, элемент 67 индикации, выход 68 «Синхротест, выход 69 «Старт- тест, генератор 70 импульсов, счетчик 71, ключ 72, блок 73 постоянной памяти, элемент И-НЕ 74, выход 75 «Стоп-тест, выход 76 «Данные-тест.

Сигнатурный анализатор работает следующим образом.

Первый переключатель 6 режима работы устанавливается в положение, при котором на управляюплий вход блока 9 формирования измерительного строба поступает по- тенцал, обеспечивающий задание границ измерительного строба внешними управляющими сигналами «Старт и «Стоп, поступаю- пдими на входы 3 и 4 анализатора.

При поступлении на входы 2-4 анализатора сигналов формируется измерительный строб (единичный потенциал), поступающий на первый вход первого элемента И 11, на третий вход которого поступает разрешающий потенциал с второго подвижного контакта второго переключателя 7 режима работы. На выходе элемента И 11 измерительный строб заполняется импульсами, поступающими на синхровход 2 анализатора и через элемент ИЛИ 15 на вход синхронизации блока 17, на информационный вход которого с информационного входа 5 анализатора через первую контактную группу переключателя 7 режи ма работы поступает контролируемый поток данных. В блоке 17 сигнал с информационного входа поступает на вход сумматора по модулю два, который совместно с регистром сдвига блока 17 образует генератор линейной рекурентной последова5 тельности максимального периода, вырабатывающий двоичную последвательность периода .

Состояние генератора в момент окончания пачки синхронизирующих импульсов, так называемая сигнатура, с высокой

0 достоверностью характеризует контролируемый поток данных. Сигнатура индицируется (как правило, с помощью четырехза- рядного шестнадцатиричного табло) и сравнивается с предыдущим значением ее для

5 обнаружения нестабильностей контролируемого потока данных. Во втором рабочем режиме переключатель 6. режима работы устанавливается в положение, при котором в блоке 9 формирования измерительного строба проходят сигналы с выхода 50 блока 21

0 ассоциативной памяти.

В этом режиме цикл работы распадается на три фазы; стирание,ранее записанных адресов начала и конца измерительного интервала; запись требуемых адресов начала и конца контролируемого сегмента

5 программы; контроль данных. Первые две фазы относятся к подготовительным операциям, условно называемым программированием, а третья фаза является рабочей. В двух первых фазах второй переключатель 7 режима работы устанавливается в 1оложение режима программирования, а в третьей - в положение режима работы. В положении режима программирования на третий вход первого элемента И 11 с переключателя 7 поступает запрещающий потен5 циал. При этом на вход сумматора по модулю два блока 17 через первую контактную группу переключателя 7 проходят сигналы с информационного выхода 24 блока 10 набора кодов адреса.

Стирание ранее записанных адресов на0 чала или конца контролируемого сегмента программы осуществляется следующим образом.

Если на табло блока 17 индицируется нулевая сигнатура, то перед стиранием в регистр сдвига блока 17 надо вписать

хотя бы одну единицу. Обеспечивается это однократным нажатием кнопки «1 блока 10. При этом на тактовом выходе 23 блока 10 появляется сигнал, который через элемент ИЛИ 15 проходит на синхронизирующий вход блока 17.

Если сигнатура отлична от нуля, то необходимо нажать кнопку переключателя 8 режима работы, при этом в блоке 17 обеспечивается прохождение на информационный вход регистра сигнала с выхода сумматора по модулю два. Поскольку на вход сумматора по модулю два поступает нулевой потенциал, то при 16-разрядном регистре сдвига генерируется линейная рекурент- ная последовательность периода - - 1 65535.

Для повышения темпа формирования последовательности в режиме стирания на синхронизирующий вход блока 17 через элемент ИЛИ 15 проходят импульсы с выхода генератора 12 частотой около 100 кГц. Кнопку переключателя 8 достаточно удерживать нажатой в течение 1с. Сигналы с выхода блока 17 через мультиплексор 20 поступают на адресные входы 37 блока 21 ассоциативной памяти, являющиеся адресными входами узла 62 памяти (фиг. 2).

В соответствии с законом формирования линейных рекурентных последовательностей в определенном порядке перебираются все 16-разрядные адреса, кроме адреса 0...0. На информационном входе 61 узла 62 памяти присутствует нулевой потенциал при отжатой кнопке переключателя 57, а на входы 59 и 60 узла 62 памяти через мультиплексор 52, элемент 55 задержки и полусумматор 56 поступают потенциалы, соответствующие режиму записи информации. Таким образом, во все ячейки узла 62 памяти, определенные положением переключателя 19, кроме ячейки с адресом 0...0, записывается «О, что эквивалентно стиранию ранее записанной информации. Для стирания содержимого ячейки с адресом 0...0 необходимо, не отпуская кнопку переключателя 8, подать на короткое время сигнал начальной установки. Регистр сдвига блока 17 при этом устанавливается в нулевое состояние, и на адресные входы 58 узла 62 памяти поступает нулевой код. Информация в узле 62 памяти стирается.

Запись в запоминающее устройство адресов начала и конца контролируемого сегмента программы производится следующим образом.

Сначала осуществляется набор кода адреса последовательно, поразрядно, начиная со старщих разрядов. Кнопка переключателя 8 должна быть отжата. Код адреса набирают последовательным нажатием в соответствии с требуемым кодом кнопок «О и «1 в блоке 10. При этом соответствующий значению очередного разряда потенциал устанавливается на информационном выходе 24 блока 10, а на тактовом выходе 23 блока 10 после каждого нажатия кнопок «О, «1 с некоторой задержкой появляется импульс сдвига. Процесс набора кода и записи его в регистр сдвига блока 17 контролируется по индикаторному табло блока 17. После набора всех разрядов кода адреса этот код с выхода блока

17 через мультиплексор 20 проходит на адресные входы 58 узла памяти блока 21.

При нажатии кнопки переключателя 57 блока 21 на информационный вход 61 узла 62 памяти блока 21 поступает единичный

,. потенциал. Одновременно с нажатием кнопки через мультиплексор 52, элемент И 53, элемент 55 задержки, полусумматор.56 блока 21 на входы 59 и 60 узла 62 памяти поступает потенциал, соответствующий режиму записи информации. В ячейку, адрес которой оп5 ределяется содержимым регистра сдвига 17 блока и положением переключателя 19 выбора области памяти, записывается «1. Причем в узел 62 памяти блока 21 может быть занесено по несколько адресов, соответствующих началу и/или концу интер вала измерения.

При контроле потока данных переключатель 7 режима работы устанавливается в положение, соответствующее рабочему режиму. При этом на адресные входы 58 узла 62

5 памяти через мультиплексор 20 проходят сигналы второй группы информационных входов 51 сигнатурного анализатора и с выхода блока 9 формирования измерительного строба. Сигналом с выхода блока 9 формирования измерительного строба ад0 ресное поле узла 62 памяти блока 21 разбивается на две равные части по 2 ячеек, относящихся к областям, соответствующим адресам на-чала и конца сегмента программы (аналогично переключателю 19 выбора области памяти в положении пе5 реключателя 7 режима программирования).

Одновременно на третий вход элемента

И 11 подается разрешающий потенциал.

При отжатых кнопках переключателей 8 и

57 на вход 60 «Запись/чтение и вход 59

л узла 62 памяти поступает потенциал, соответствующий считыванию информации. Пока текущий адрес не равен адресам, по которым в узле 62 памяти блока 21 записаны «1, на его выходе присутствует нулевой сигнал. Как только текущий адрес срав5 няется с адресом, по которому в область узла 62 памяти блока 21, соответствующую адресам начала сегмента программы, записывается «1, с выхода узла 62 памяти блока 21 считывается «1, которая поступает на вход демультиплексора 22, управляемо0 го тем же сигналом с выхода блока 9. Сигнал проходит на один из двух выходов 50 демультиплексора 22 блока 21, соответствующий началу интервала измерения, и далее поступает на вход блока 9 в качестве управляющего сигнала начала измерительного строба. Сигнал на выходе блока 9 переключается. Соответственно изменяется значение сигнала на входе 44 блока 21. Выбирается другая область узла 62 памяти

блока 21, соответствующая адресам конца сегмента программы. Строб вырабатывается до тех пор, пока текущие адреса на входах 51 сигнатурного анализатора не сравняются с одним из адресов, по которому «1 записывается в область узла 62 памяти блока 21, соответствующую адресам конца измерительного интервала.

Как только сравнение адресов произойдет, то аналогично формированию управляющего сигнала начала измерительного строба, сформируется управляющий сигнал конца измерительного строба. Значение сигнала на выходе формирователя переключается и т.д. В остальном работа сигнатурного анализатора в этом режиме не отличается от работы в указанном режиме задания интервала измерения внещними управляющими сигналами.

Режим самотестирования состоит из двух подрежимрв. В первом подрежиме самотестирование сигнатурного анализатора осуществляется при помощи формирователя 16 тестовых сигналов самоконтроля. При этом проверяется работа устройств, формирующих измерительный строб и сигнатуру. Во втором подрежиме осуществляется проверка блока 21 ассоциативной памяти при помощи блока 18 инди- к-а ци и.

В первом подрежиме переключатель 6 режима работы устанавливается в положение, в котором на управляющий вход блока 9 поступает потенциал, обеспечивающий прохождение сигналов с входов 3 и 4 устройства. Переключатель 7 режима работы должен быть установлен в положение, при котором контролируемый поток данных с информационного входа 5 устройства через первую контактную группу поступает на информационный вход блока 17 формирования и индикации сигнатур. Переключатель (кнопка) 13 режима работы должен быть включен. При этом питающее напряжение -|-5 В : через первый замыкающий контакт переключателя поступает на формирователь 16 тестовых сигналов самоконтроля и открывает транзисторный ключ, 72. Одновременно запитываются двоичный счетчик 71 и блок 73.

На счетный вход делителя частоты с выхода генератора 70 поступает сигнал формы меандра частотой приблизительно 600 Гц. Выходы счетчика 71 подключены к адресным входам блока 73, с выходов которого снимаются сигналы, используемые в режиме самоконтроля в качестве сигналов «Старт-тест, «Стоп-тест.

В качестве сигнала «Синхротест используется сигнал с выхода генератора 70. Сигнал «Данные-тест формируется элементом И - НЕ 74, на один вход которого поступает сигнал с выхода счетчика 71, а на второй через ключ 72 меандр с перио0

5

0

5

0

5

0

5

0

5

дом «2с - с выхода счетчика 71. Сигналы «Старт-тест, «Стоп-тест, «Синхротест, «Данные-тест выведены на одноименные гнезда 69, 75, 68, 76 соответственно, расположенные на передней панели анализатора, и к ним в режиме тестирования подключаются входы 3, 4, 2 и 5 анализатора соответственно. При этом сигнатурный анализатор работает в первом рабочем режиме, формируя тестовые значения сигнатур, определяемые тестовыми сигналами.

Во втором подрежиме переключатели 6 и 7 режима работы устанавливаются в положения записи в узле памяти 62 блока 21 требуемых адресов начала и конца контролируемого сегмента программы, кнопка переключателя 8 режима работы должна быть нажата, кнопка переключателя 57 блока 21 - отжата, четвертый переключатель 13 режима работы должен быть включен. При этом на первый синхровход 40 блока 21 ассоциативной памяти (фиг. 1) поступает нулевой потенциал с второй контактной группы второго переключателя 7 режима работы, на четвертый синхровход 42 с второго информационного выхода 27 формирователя 16 тестовых сигналов самоконтроля через вторую контактную группу четвертого переключателя 13 - напряжение формы меандра периода Т, на третий синхровход 43 - «единичный потенциал с первой контактной группы четвертого переключателя 13, на второй информационный вход 41 - напряжение формы меандра периода 2Т с первого информационного выхода 26 формирователя 16 тестовых сигналов самоконтроля.

В блоке 21 ассоциативной памяти напряжение с информационного входа 41 через элемент 54 совпадения и вторую контактную группу кнопки 57 проходит на информационный вход 61 узла 62 памяти. Напряжение с четвертого синхровхода 42 через элемент И 53 поступает на вход полусумматора 56, на второй вход которого при нажатой кнопке переключателя 8 с выхода генератора 12, подключенного к третьему син- хровходу 39 блока 21, через мультиплексор 52 проходят импульсы частотой около 100 кГц, которые поступают на второй тактовый выход 49 блока 21 ассоциативной памяти, а также через элемент 55 задержки - на вход 59 узла 62 памяти.

В зависимости от фазы напряжения формы меандра импульсы частоты 100 кГц через полусумматор 56 с инверсией (при- значении «1 меандра периода Т) или без инверсии (при значении «О меандра периода Т) проходят также на вход 60 узла 62 памяти. При использовании в качестве узла 62 памяти БИС 132 РУ4, отличающийся уменьшенным током потребления, режимы чтения и записи обеспечиваются соответственно при положительном и отрицательном перепадах сигнала на входе 60 «Зап-ись/чтение. Соответственно при значении «1 меандра периода Т импульсь; частотой 100 кГц инвертируются полусумматором 56 и обеспечивается режим чтения, а при значении «О - режим записи в узел 62 п амяти.

Следовательно, в первой части каждой фазы («1 или«0) меандра периода 2Т обеспечивается запись информации, а во второй - считывание. При нажатой кнопке переключателя 8 на адресном входе узла 62 памяти последовательно присутствуют сменяющиеся каждые 10 мкс все 16-разрядные коды, кроме нулевого. Следовательно, для всех ячеек, кроме нулевой, сначала последовательно производятся запись и считывание «1, а затем «О. Выход узла 62 памяти подключен к информационному выходу 47 блока 21 ассоциативной памяти.

На первый информационный вход 28 блока 18 индикации с первого информационного выхода 26 формирователя 16 тестовых сигналов самоконтроля поступает напряжение формы меандра периода 2Т, на второй информационный вход 29 с информационного выхода 47 блока 21 ассоциативной памяти - сигнал, считанный с узла 62 памяти

репад, на который реагирует триггер 66, расположен внутри сигнала, сч11тывае.и)|-о с узла 62 памяти блока 21.

В результате, если запись и счи пмиаппс , произведены без ошибок, то в триггер 66 записывается «О и элемент 67 индикации не светится. При наличии ошибок полярность сигнала на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 изменяется, и триггер 66 устанавливается в «1, что приводит к засвечиванию элемента 67 индикации, индицируя неисправность узла 62 памяти блока 21. Формирователь 63 обеспечивает расширение коротких сигналов до 0,1 с.

Таким образом, более углубленный самоконтроль сигнатурного анализатора повышает достоверность проверки контролируемых устройств.

10

15

Формула изобретения

20 1- Сигнатурный анализатор, содержащий блок формирования измерительного строба, блок формирования и индикации сигнатур, мультиплексор, блок ассоциативной памяти, блок набора кодов адреса, генератор тактовых импульсов, два элемента

J1C .-.- J, ...,,„

блока 21 ассоциативной памяти, на синхро- И, элемент ИЛИ, три переключателя реживход 31 с второго тактового выхода 49 блока 21 ассоциативной памяти - импульсы частотой 100 кГц, на тактовый вход 30 с второго информационного выхода 27 формирователя

ма работы и переключатель выбора области памяти, причем подвижный контакт первого переключателя режима работы соединен с входом разрешения блока формирования

16 тестовых сигналов самоконтроля через , измерительного строба, первая группа ин30

формационных входов которого соединена с управляющими входами «Старт и «Стоп анализатора, вход начальной установки анализатора подключен к входам начальной установки блоков формирования измерительного строба и формирования и индикации сигнатур, выход блока формирования измерительного строба соединен с первым входом первого элемента И, вход синхронизации и информационный вход анализатора подключены соответственно к второму входу

вторую контактную группу четвертого переключателя 13 режима работы - напряжение формы меандра периода Т.

В блоке 18 индикации меандр периода 2Т с входа 28 и выходной сигнал блока 21 ассоциативной памяти с входа 29 поступают на входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63. На выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 сигналы с выхода блока 21 ассоциативной памяти проходят с инверсией или без инверсии соответственно при единичном

30

35

формационных входов которого соединена с управляющими входами «Старт и «Стоп анализатора, вход начальной установки анализатора подключен к входам начальной установки блоков формирования измерительного строба и формирования и индикации сигнатур, выход блока формирования измерительного строба соединен с первым входом первого элемента И, вход синхронизации и информационный вход анализатора подключены соответственно к второму входу

и нулевом значениях меандра периода 2Т. 40 первого элемента И и к первому размыВ результате, если запись и считывание в узле 62 памяти блока 21 проведены без ошибок, то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 присутствуют импульсы одинаковой (отрицательной) полярности независимо от того, записывалась в узел 62 памяти «1 или «О. Сигнал с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 поступает на вход элемента И 64, на выход которого проходят только те импульсы, которые

45

кающему контакту второго переключателя режима работы, первый подвижный контакт которого подключен к информационному входу блока формирования и индикации сигнатур, второй подвижный контакт второго переключателя режима работы соединен с входом управления мультиплексора, третьим входом первого элемента И и первым синхро- входом блока ассоциативной памяти, выход первого элемента И соединен с первым вхосовпадают со значением «1 меандра пе- Q дом элемента ИЛИ, второй вход которого

риода Т, поступающего с входа 30, и соответствующие интервалу считывания с узла 62 памяти блока 21. Эти импульсы поступают на информационный вход триггера-защелки 66, на синхровход которого посоединен с тактовым выходом блока набора кодов адреса, информационный выход которого соединен с первым замыкающим контактом второго переключателя режима работы, выход генератора тактовых импульсов

ступают импульсы частотой 100 кГц. Фаза55 соединен с первым входом второго элемента

этих импульсов относительно сигналов, по-И, выход которого подключен к третьему

ступающих с выхода блока 21 ассоциатив-входу элемента ИЛИ, выход которого соеной памяти, такова, что их активный пе-динен с синхровходом блока формирования

репад, на который реагирует триггер 66, расположен внутри сигнала, сч11тывае.и)|-о с узла 62 памяти блока 21.

В результате, если запись и счи пмиаппс произведены без ошибок, то в триггер 66 записывается «О и элемент 67 индикации не светится. При наличии ошибок полярность сигнала на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 изменяется, и триггер 66 устанавливается в «1, что приводит к засвечиванию элемента 67 индикации, индицируя неисправность узла 62 памяти блока 21. Формирователь 63 обеспечивает расширение коротких сигналов до 0,1 с.

Таким образом, более углубленный самоконтроль сигнатурного анализатора повышает достоверность проверки контролируемых устройств.

Формула изобретения

1- Сигнатурный анализатор, содержащий блок формирования измерительного строба, блок формирования и индикации сигнатур, мультиплексор, блок ассоциативной памяти, блок набора кодов адреса, генератор тактовых импульсов, два элемента

.-.- J, ...,,„

И, элемент ИЛИ, три переключателя режима работы и переключатель выбора области памяти, причем подвижный контакт первого переключателя режима работы соединен с входом разрешения блока формирования

измерительного строба, первая группа инизмерительного строба, первая группа ин

формационных входов которого соединена с управляющими входами «Старт и «Стоп анализатора, вход начальной установки анаизатора подключен к входам начальной установки блоков формирования измерительного строба и формирования и индикации сигнатур, выход блока формирования измериельного строба соединен с первым входом первого элемента И, вход синхронизации и информационный вход анализатора подключены соответственно к второму входу

первого элемента И и к первому размы45

кающему контакту второго переключателя режима работы, первый подвижный контакт которого подключен к информационному входу блока формирования и индикации сигнатур, второй подвижный контакт второго переключателя режима работы соединен с входом управления мультиплексора, третьим входом первого элемента И и первым синхро- входом блока ассоциативной памяти, выход первого элемента И соединен с первым дом элемента ИЛИ, второй вход которого

дом элемента ИЛИ, второй вход которого

соединен с тактовым выходом блока набора кодов адреса, информационный выход которого соединен с первым замыкающим контактом второго переключателя режима работы, выход генератора тактовых импульсов

соединен с первым входом второго элемента

и индикации сигнатур, группа информационных выходов которого соединена с первой группой информационных входов мультиплексора, вторая группа информационных входов которого является группой адресных входов анализатора, гфуппа выходов мультиплексора соединена с группой адресных входов блока ассоциативной памяти, замыкающий контакт первого переключателя режима работы, второй замывым подвижным контактом четвертого переключателя режима работы, второй подвижный контакт которого подключен к входу запуска формирователя тестовых сигналов самоконтроля и к третьему информационному входу блока ассоциативной памяти, второй синхровход которого подключен к входу синхронизации анализатора и синхровходу блока формирования измерительного строба, третий синхровход блока ассоциативной пакаюш,ий контакт второго переключателя ре- 10 мяти соединен с выходом генератора такжима работы и размыкающий контакт переключателя выбора области памяти подключены к шине нулевого потенциала анализатора, размыкаюц 1ий контакт первого переключателя режима работы, второй размыкающий контакт второго переключателя режима работы и замыкающий контакт переключателя выбора области памяти подключены к щине единичного потенциала анализатора, первый размыкающий кон15

товых импульсов, вход запуска которого подключен к первому тактовому выходу блока ассоциативной памяти, первому замыкающему и второму подвижному контактам третьего переключателя режима работы, второй размыкающий контакт которого подключен к второму входу второго элемента И и шине единичного потенциала анализатора, первый и второй размыкающие контакты четвертого переключателя режима

30

такт третьего переключателя режима работы 20 работы подключены к щине нулевого по- соединен с разрещающим входом блока фор-тенциала анализатора, первый и второй замирования и индикации сигнатур и с щиноймыкающие контакты четвертого переключаединичного потенциала анализатора, под-теля режима работы подключены соответвижный контакт переключателя выбора об-ственно к щине питания анализатора и втоласти памяти подключен к дополнительно-рому информационному выходу формироваму входу первой группы информационных 25 теля тестовых сигналов самоконтроля, вто- входов мультиплексора, группа информаци-рой подвижный контакт второго переключаонных выходов блока ассоциативной памяти соединена с второй группой информационных входов блока формирования измерительного строба, отличающийся тем, что, с целью повыщения достоверности контроля, анализатор содержит блок индикации, формирователь тестовых сигналов самоконтроля и четвертый переключатель режима работы, причем выход блока формирования измерительного строба подключен к дополнительному входу второй группы информационных входов мультиплексора и первому информационному входу блока ассоциативной памяти, второй информационный вход которого подключен к первому информационному выходу формирователя тестовых сиг- 40 ЩЕЕ ИЛИ соединен с первым входом эле- налов самоконтроля и первому информацион- мента И, выход которого подключен к ин- нэму входу блока индикации, второй информационный и тактовый входы которого подключены соответственно к информационному и второму тактовому выходам блока ассоциативной памяти, синхровход блока индикации соединен с четвертым синхро- входои блока ассоциативной памяти и пер35

45

теля режима работы соединен с первым подвижным контактом третьего переключателя режима работы, выходы «Синхро, «Старт, «Стоп, данные формирователя тестовых сигналов самоконтроля являются контрольными выходами «Синхро, «Старт, «Стоп, «Данные анализатора соответственно.

2. Анализатор по п. 1, отличающийся тем, что блок индикации содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент И, триггер, формирователь импульса и элемент индикации, включенный между выходом формирователя импульса и щиной питания анализатора, выход элемента ИСКЛЮЧАЮформационному входу триггера, выход которого подключен к входу формирователя импульса, первый, второй информационные, тактовые и синхровходы блока подключены соответственно к первому и второму входам элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второму входу элемента И и синхровходу триггера.

вым подвижным контактом четвертого переключателя режима работы, второй подвижный контакт которого подключен к входу запуска формирователя тестовых сигналов самоконтроля и к третьему информационному входу блока ассоциативной памяти, второй синхровход которого подключен к входу синхронизации анализатора и синхровходу блока формирования измерительного строба, третий синхровход блока ассоциативной па мяти соединен с выходом генератора так5

товых импульсов, вход запуска которого подключен к первому тактовому выходу блока ассоциативной памяти, первому замыкающему и второму подвижному контактам третьего переключателя режима работы, второй размыкающий контакт которого подключен к второму входу второго элемента И и шине единичного потенциала анализатора, первый и второй размыкающие контакты четвертого переключателя режима

теля тестовых сигналов самоконтроля, вто- рой подвижный контакт второго переключаЩЕЕ ИЛИ соединен с первым входом эле- мента И, выход которого подключен к ин-

теля режима работы соединен с первым подвижным контактом третьего переключателя режима работы, выходы «Синхро, «Старт, «Стоп, данные формирователя тестовых сигналов самоконтроля являются контрольными выходами «Синхро, «Старт, «Стоп, «Данные анализатора соответственно.

2. Анализатор по п. 1, отличающийся тем, что блок индикации содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент И, триггер, формирователь импульса и элемент индикации, включенный между выходом формирователя импульса и щиной питания анализатора, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым входом эле- мента И, выход которого подключен к ин-

формационному входу триггера, выход которого подключен к входу формирователя импульса, первый, второй информационные, тактовые и синхровходы блока подключены соответственно к первому и второму входам элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второму входу элемента И и синхровходу триггера.

«

fOuiz

-50

Ш

фиг.З

7J

СЛ7ОЛ-/77еС/7

75

Документы, цитированные в отчете о поиске Патент 1988 года SU1386995A1

Электроника, 1977, № 5, с
Прибор для равномерного смешения зерна и одновременного отбирания нескольких одинаковых по объему проб 1921
  • Игнатенко Ф.Я.
  • Смирнов Е.П.
SU23A1
Сигнатурный анализатор 1983
  • Рубинштейн Григорий Львович
  • Гловацкая Ольга Андреевна
  • Щокин Анатолий Дмитриевич
SU1140123A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 386 995 A1

Авторы

Рубинштейн Григорий Львович

Силина Нелля Герасимовна

Даты

1988-04-07Публикация

1986-01-13Подача