Анализатор кодов Советский патент 1979 года по МПК G06F17/18 G06F7/58 

Описание патента на изобретение SU703828A1

(54) АНАЛИЗАТОР КОДОВ

Похожие патенты SU703828A1

название год авторы номер документа
Устройство для контроля дискретного канала 1984
  • Вертлиб Михаил Яковлевич
  • Гордон Феликс Георгиевич
SU1298930A1
Устройство для пердачи и приема командных псевдослучайных последовательностей 1977
  • Гордон Феликс Георгиевич
  • Вертлиб Михаил Яковлевич
  • Соколова Аида Ивановна
SU655083A1
Устройство для контроля металлизированных переходов печатной платы 1985
  • Антонов Олег Васильевич
  • Ермаков Юрий Васильевич
  • Ломако Феликс Александрович
  • Дяблов Борис Миронович
  • Хромов Олег Викторович
SU1308955A1
Анализатор законов распределения 1979
  • Ветшев Жорж Николаевич
SU960845A1
УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ ПАРАМЕТРОВ НИСТАГМА 1992
  • Амосов Вилен Владимирович[Ua]
  • Кокоровец Юрий Яковлевич[Ua]
  • Крутас Виктор Григорьевич[Ua]
  • Рогачев Александр Борисович[Ua]
RU2069966C1
СИСТЕМА СЕАНСНОЙ СВЯЗИ 1992
  • Пирожков В.И.
  • Каминский В.Г.
  • Овчинкин Г.М.
RU2027312C1
Генератор-анализатор псевдослучайной последовательности 1990
  • Акулов Виктор Васильевич
  • Квашинский Евгений Юрьевич
SU1784978A1
Спектральный анализатор случайных сигналов 1984
  • Роменский Игорь Владимирович
  • Роменский Владимир Иванович
SU1269048A1
Устройство для передачи телеизмерительной информации 1982
  • Журавин Лев Григорьевич
  • Рубцов Сергей Деонисович
  • Семенов Евгений Иванович
SU1070593A2
Адаптивный статистический анализатор 1980
  • Ветшев Жорж Николаевич
SU955090A1

Иллюстрации к изобретению SU 703 828 A1

Реферат патента 1979 года Анализатор кодов

Формула изобретения SU 703 828 A1

Изобретение предназначено для ис следования псевдослучайных кодов (ко довых комбинаций) с целью автоматического определения кодового расстоя ния и может быть использовано, напри мер, прн выборе помехозагчиценных кодов для передачи данных.. Известен анализатор кодов 1, в котором расстояния между любой парой двоичных слов определяется с помощь операции сложения по модулю два,Наиболее близким по т.ехничёркому решению является анализатор кодов, содержащий сумматор по модулю два, входы которого соединены с первыми выходами первого и второго датчиков кодов, первый вход второго датчика ; .объединен со входом первого датчика и подключен к первому выходу блока управления, датчик интервалов иэмере НИИ, выходкоторого соединен с ;первы входом блока регистрации 2. Недостатком известных анализаторо является длительное время, измерений, а такхса то, что они не обеспечивают анализ кодов кратного и некратного периодов. Целью изобретения является сокращение времени анализа и расширение Функциональных возможностей за счет анализа кодов кратного и некратного периодов; С этой целыо в предлагаемый анализатор кодов введены два дешифратора, ключ и переключатель режимов работы, при этом второй выход первого датчика кодов подк.лючен к первому входу первого даинфгзатора, второй вход которого соединен с выходом датчика инттервалоз измерений, выход первого дешифратора подключен к первым входам блока управления и второго дешифратора, второй вход которого соединен со BTopt выходом второго датчика кодов, выход второго дешифратора подключен ко второму входу блока управления, второй выход которого соединен с первым входом ключа ; второй вход которого подключен к выходу cyNwaTOpa по модулю два, выход ключа соединен со вторым входом блока регистрации, второй вход второго датчика кодов подк.точен к третьему выходу блока управления,. третий вход которого соединен с переключателем режимов работы, а четвертый вход блока управления является управляющим входом анализатора кодов; кроме того, блок управлениясодержит два О -К-триггера, элемент И, и элемент НЕ, при этом вход элемёйта HE объединен с 3-вход6м riejpBOго триггера и является чётвёр щвХо дЬМ.блока управления, выход элемента НЕ подключен к К-входам первого и второго триггеров, К -входы которьк объединены и являютсй вторьм входом блока управления, выход перв.ого триггера соединен с. U-входом втб{эсэго триггёра и является первым ввкодом блока Управления, выход stoporo триггера подключен к первому входу элемента И, второй и третий входы которого являют6й соответственно первым и третьим . входами блока управления, а выход элемёнта И является третьим выходом у трайления. Влок-сХема анализатора кодов представлена на чертеже. Анализатор содержит первый датчик кодбв 1, второй датчик кодов 2, пер-вый и второй дешифраторы 3, 4, датчик интервалов измерений 5, сумматор по модулю два б, блок 7 управления, ключ 8, блок 9 регистрации, элемент HJE Ю, триггеры 11, 12, элемент и 13, переключатель режимов работы 14. Выходы первого и второго да1т 1иков кодов 1 и 2 через последовательно соединенные сумматор по модулю два б и ключ 8 соединены со входом блока регистрации 9, второй вход которого соединен с датч,икбм интерв&пов измере НИИ 5, второй вйход первого датчика кодов 1 черед пэрв1ай дешифратор 3 соединен со входом второго дёшифратора 4 и через элемент И 13 - с входом второго датчика кодов 2, выход второго датчика кодов 2 через второй дешифратор 4 соединен с К-входами обоих триггеров 11 и 12, Н7Входы которых через элемент НЕ 10 соединены cosxo пуск и с 3 -входсм первого триггера 11, выХод nepiBoro рйггера 11соединен со входами обоих датчиков кодов 1 и 2, и черё§ тэтброй 12 - со входами ключа 8 и элемента И 13, вход которого Соединен с переклюЧа елем режимов работы 14.;,,, Анализатор кодов может работать в режиме анализа кодов кратиосо и некр атного периодов. Участки псевдослу чайных последовательностей, количест во разрядов которых определяетёя дли ной измерительного интервала (датчиком измерительных интервалов), првдставлйет собой разрядные кодовые слова, на которых опредеЛШтЪя КЪдовыё расстояния. Регистрирующее уст ройстгво Представляет собой Совокуп счетчиков ойрашйваемьес казйй .интервалом датчика измерите,пьных интервалов, то есть интервалов, на ко запймин аю гся кодовые раСстоя , нйя,..- .. Анализ fOKos некратного периода осуществляется следующим образом, В

703828 этом режиме элемент И 13 закрыт сигналом от переключателя 14. При поступлении сигнала пуск через элемент НЕ формируется сиг,нал сброс, (передним фронтом сигнала пуск), которым оба-триггера 11 и 12 устанавливаются в исходное состояние. Задним фронтом сигнала пуск. срабатывает триггер 11, который ЬСУЩё&твляет запись в оба да Чйкакодов 1 и 2. При совпадений единиц во всех разрядах дatчикoв 1 и 2 с импульсом датчика интервалов из-. Мерений 5 формируется сигнал начала цикла измерений на выходе второго, дешифратора 4, Который опрокидывает ; первый триггер 11, прекращая запись в кодов 1 и 2. От триггера 11 срабатывает триггер 12, открываю1аий ключ 8, разрешая прохо чде- . ние импульсов: несовпадения через ключ 8 на регистрирующее устройство 9 (то есть начинается цикл измерений) . При поступлении второго импульса полного цикла измерений со второго дешифратора 4 (тс есть при совпадении комбинации единиц в обоих датчиках с им- ; пульсом датчика интервалов измерений) опрокидывается второй триггер 12 и иэме йения прекращаются. - Анализ кодов кратнСго периода осу{цествлйется следующим образом, в этом режиме злемён И 13 открыт переключа телем 14. При поступлении сигнала пуск . вначале аналогично режиму анализа кодое некратного периода осуществляется сброс, обоих триггеров, затем запись « 1 в оба датчик кодов 1 и 2 (при срабатывании первого триггера 11), затем формирование первого имИуЛьса полнЪго циклаизмерений (дешифратора 4), по которому открывается ключ 8, Цикл измерений начинается. При совйЖдейни единиц во всех разрядйх tfepBofb датчика кодов 1 с импульСом йатЧика интервалов измерений 5 формируется в первом дешифраторе 3 cиtнaл yacttfofo цикла первого датчи1са кодов, который череэ открытый элемент И 13 поступает на датчик кодов 2, осуществляя запрет продвижения коДов в датчике кодов 2 на один такт. Цикл измерений продолжаемся. При рр- ч йтуплёнйИ следуйщих -сигналов частного цикла через элемент, И 13 осуществййётся hocлeдoвaтeльный запрет продвигающих тактов до поступления сигнала полнбЬб цикла дешифратора 4 (совпадёййй eJllrWHri во всех разрядах обоих датчиков кодов с импульсном датчика интервалов дамерений). Сигналом полного цикла со втброго Дешифратора 4 опрокидывается второй триггер 12, закрывая ключ 8 и элемент И 13, и прёкс)е.щая цикл измерений. Повторный цикл анализа обеспечивается сигналом пуск . Технико экономический эффект сост ит в сокращении времени анализа иав томатизации процесса измерений. . Формула изобретения 1, Анализатор койов, содержаний сумматор по модулю два, входы которо го соединены с первыми; выходами первого и второгЪ Датчиков кодов, первый вход Btoporo датчика кодов объединен со входом первого датчика и подключен к первому вькоду блока управления, датчик интервалов измерений, выход которого соединен с первым входой блока регистрации, о т л и ч а ют и и с я тем, что, с целью сокращения времени анализа и рас ширения функциональных возможностей . за счет анализа кодов кратного и некратньго периодов, в анализатор вйедены два дешифратора, ключ и перекЛж чатёль; режимов работы. При этом в торой выход первого датчика кодов подключен к первому входу первого дешифратора, в т ЬрЬйв:хЬд которого соединен с эыхйдом датчики интервалов измерений, выход первого дешифратора подкдпочен к первым входам блсаса yftравлёнйя и второго дешифратора, второй вход которого соединен со вторым выходом второго датчика кодов, выход второго дешифратора подключен ко второму входу блока управления, второй выход которого соединен с первым вхоДсм ключа, второй вход которого Подключен к выходу сумматора по модулю два, выход ключа соединен со вторым входом блока регистрации, второй вход второго датчика кодов подключен к третьему выходу блока управления, третий вход ко ЬрОгоЪбеди:нен с переключателем режимов работы, и четвертый вход блока управления является управл якадйм входом анализатора . , -. ;.-- - , , 2, Анализат-ор кодов по п. 1, о тл и ч а ю ц и йен тем, что блок управления содержит два 3 -К-триггера, элемент и и элемент ЙЕ, при этом вход элемента НЕ объединен со 3-входом первого триггера и является четBepTbSM входом блбка управления, вйход элемента НЕ подключен к R-входам первого и второго триггеров, К-входы которых объединены и являются вторым входе блока управления, выход первого триггера соединен с 3-входом второго триггера и является первьм выходом блока управления/ вШСОд второго триггера пойключен к первому входу элемента и, второй и третий входы которого являются соответственно первым и третьим входами блока управления, а выход элемента И является третьим выход« блсжа управления. Источники информации,, ринятые во внимание при экспертизе 1.Авторское свидетельство 416688, кл. G Об F 7/02, 1970. 2.Корн Г. А; Модел1фование слуайных процессов на аналоговых и анаого-цифровых машинах, Мир , 1968. . 241-245.

SU 703 828 A1

Авторы

Гордон Феликс Георгиевич

Вертлиб Михаил Яковлевич

Старова Наталья Сергеевна

Даты

1979-12-15Публикация

1977-04-06Подача