(54) МНОГОРАЗРЯДНОЕ МНОЖИТЕЛЬНОЕ УСТРОЙСТВО также управляющий вход регистра и первые входы триггеров, второй вход каждого из которых соединен с выходом соответствующего управляемого ключа второй группы. На чертеже представлена структурная схема предлагаемого устройства. Многоразрядное множительное устройсвто. содержит регистр 1, группа разрядных входов которого является первой группой разрядных входов устройства. К выходам регистра I подключены первые входы управляемых ключей 2 - 2, выполненных, например, на логических элементах И, к выходам которых подклю чены входные масштабнью резисторы 3 - 3 . Резисторы 3 подключены ко входу операционного усилителя 4 с масщтабным резистором 5 в цепи обратной связи. К выходу усилителя 4 подключен блок нормализации 7, один из выходов которого является выходом всего устройства, другой выход подключен через второй масштабный резистор 6 ко входу усилителя 4. Устройство также содержит вторую группу управляемых ключей 8/(- 8f , выполненных на элементах И. Один из входов каждого элемента И 8 подключен к выходу генерато ра ортогональных сигналов 9, к котором подключены также управляющий вход регистра 1 и входы триггеров Ю - Ю. Устройство работает следующим образом. На соответствующие входы устройств поступают сигналы, несущие информацию о многоразр5здных сомножителях X и у в виде несинусоидальных сигналов, ортогональные составляющие которых в двоичной системе счисления пропорцио- нальны величинам соответствующих разрядов чисел X и V . Таким образом, величины Ч и представлены в ортогональной системе кодирования, причем в качестве ортогонального базиса приняты функции Хаара одинакового ранга, взятые по абсолютной величине. Регистр управляется генератором ортогональных сигналов 9 тактовой частотой ,, причем длительность такта должна быть равна длине интервала времени, на котором функции Хаара, принятые для кодирования информации, отличны от нуля. Сомножитель записьгоается в триг герах 10, начиная с младшего разряда Рг зрядная запись обеспечивается подаче на входы управляемых ключей 8 ортогональных составляющих f от генерато а ортогональных сигналов 9. При этом инейка резисторов 3 - З оказьшается абрана таким образом, что представляет обой двоичный код многоразрядного чиса V , т.е. если -i -ый разряд многоазрядного числа N равен единице, то i -ый по счету сверху резистор 31 ключается между выходом регистра 1 входом сумматора 4 через управляеый ключ 2. Если же i -ый разряд s авен нулю (Vi О), то указанный реистор не включается. На каждом такте на выходе усилителя , если не принимать во внимание дейст ие блока нормализации, вырабатьшается игнал, пропорциональный соответствуюему разряду результата вычислений в енормализованной форме. Нормализация езультата осуществляется в блоке нормализации 7, который имеет ва выхода. Один выход блока 7, на котором вьфабатываются нормализованные сигналы, 5шляется выходом всего устройства, а второй выход, на котором вырабатьтается сдвинутый на один такт сигнал переноса, подключен через масштабный резистор 6 ко входу операционного усилителя 4. Следовательно, при выработке очередного разряда усилитель 4 на каждом такте одновременно учитьюает и величину сигнала переноса из младшего разряда. Сигналом 2 триггеры 10 сбрасываются в исходное состояние, а на пос «1 ледний разряд регистра записьгоается О, в результате чего схема переводится в исходное состояние. Положительный эффект заключается в уменьшении количества элементов многоразрядного множительного устройства. Формула изобретения Многоразрядное множительное устройство, содержащее генератор ортогональных сигналов и операционный усилитель с первым масштабным разистором в цепи обратной связи, выход операционного усилителя соединен со входом блока нормализации, первый выход которого являет--ся выходом устройства, а второй выход чере& второй .масштабный резистор обратной связи соединен со входом операционного усилителя, к которому через соответствующие входные масштабные резисторы подключены выходы управляемых ключей первой группы, о т л и чающееся тем, что, с целью упрощения, оно содержит триггеры, вторую группу управляемых ключей и регистр, группа разрядных входов которого является первой группой разрядных входов устройства, а его выходы соединены с первыми входами управляемых ключей первой группы, вторые входы которых соединены с выходами соответствующих триггеров, первые входы управп емых ключей второй группы являются второй группой разрядных входов устройства, а их вторые входы соединены с выходом
. /Гf
генератора ортогональных сигналов, к которому подключены также управляющий вход регистра и первые входы триггеров, второй вход каждого из которых соединен с выходом соответствующего управляемого ключа второй группы. Источники информации, принятые во внимание при экспертизе
1.Авторское свидетельство СССР № 516064, кл. G 06 7 3/00, 1976.
2.Авторское свидетельство СССР № 524203, кл. U 06 7 3/00, 1976 (прототип).
название | год | авторы | номер документа |
---|---|---|---|
Многоразрядное суммирующее устройство | 1976 |
|
SU602967A1 |
Многоразрядное множительное устройство | 1974 |
|
SU516064A1 |
Многоканальное цифро-аналоговое множительное устройство | 1982 |
|
SU1049933A1 |
Многоразрядный функциональный преобразователь | 1975 |
|
SU585506A1 |
Логарифмический аналого-цифровой преобразователь | 1982 |
|
SU1042036A1 |
Многоразрядное множительное устройство | 1974 |
|
SU524203A1 |
Множительно-делительное устройство | 1980 |
|
SU949662A1 |
ГЕНЕРАТОР ФУНКЦИЙ ХААРА | 1991 |
|
RU2010308C1 |
Функциональный аналого-цифровой преобразователь | 1983 |
|
SU1113813A1 |
Устройство для моделирования тиристорно-диодной группы | 1986 |
|
SU1363270A1 |
г
Авторы
Даты
1980-03-15—Публикация
1977-12-05—Подача