(54) ДВОИЧНО-ДЕСЯТИЧНОЕ ПЕРЕСЧЕТНОЕ УСТРОЙСТВО
название | год | авторы | номер документа |
---|---|---|---|
Двоично-десятичное пересчетноеуСТРОйСТВО | 1979 |
|
SU843248A2 |
Устройство формирования и регистрации путевых параметров для управления шахтной подъемной установкой | 1989 |
|
SU1835383A1 |
Реверсивный двоично-десятичный счетчик | 1978 |
|
SU780205A1 |
Реверсивное пересчетное устройство | 1982 |
|
SU1083365A1 |
Устройство для программного счета изделий | 1983 |
|
SU1113824A1 |
Устройство для определения направления и угла поворота вращающегося объекта | 1991 |
|
SU1786441A1 |
Реверсивное пересчетное устройство | 1982 |
|
SU1092732A1 |
Устройство управления электронной игрой | 1986 |
|
SU1395347A1 |
АДАПТИВНЫЙ ЦИФРОВОЙ ЧАСТОТНЫЙ ДИСКРИМИНАТОР | 2000 |
|
RU2166773C1 |
Цифровой демодулятор частотно-манипулированных сигналов | 1982 |
|
SU1058083A1 |
Изобретение относится к электронной и вычислительной технике и может, быть использова но в цифровых системах автоматического конт роля и управления. Известно двоично-десятичное пересчетное уст ройство, содержащее двоичный реверсивный счетчик 1. Недостатком этого пересчегного устройства является относительно широкая номенклатура используемых элементов, что снижает его надежность и ремонтопригодность. Известно также двоично-десятичное пересчетное устройство, содержащее двоичный реверсивный счетчик, дешифратор и формирователь, счетный вход двоичного реверсивного счетчика соединен со счетным входом двоично-десятичного пересчетного устройства, управляющий вход которого соединен с управляющим входом двоичного реверсивного счетчика, прямые выходы второго и четвертого разрядов которого соединены с входами дещифратора, выход которого соединен с первым входом формирователя, выход которого соединен с устанобочными входами второго и третьего разрядов двоичного реверсивного счетчика 2. Недостатком этото пересчетного устройства является относительно низкая надежность, что связано с необходимостью использования элементов задержки. Цель изобретения - повышение надежности устройства. Это достигается тем, что в двоично-десятичное пересчетное устройство, содержащее двоичный реверсивный счетчик, дешифратор и формирователь счетный вход двоичного реверсивного счетчика соеданен со счетным входом двоично-десятичного пересчетиого устройства, управляющий вход которого соединен с управляющим входом двоичного реверсивного счетчика, прямые выходы второго и четвертого разрядов которого соединены с входами дешифратора, выход которого соединен с первым входом формирователя, выход которого соединен с установочными входами второго и третьего разрядов двоичного реверсивного счетчика, дополнительно введен инвертор, всп могательный вход формирователя соединен с 7 управляющим входом двоично-десятичного пересчетного устройства, счетный вход которого соединен с входом инвертора, выход которого соединен с дополнительным входом формирователя вспомогательный выход которого соединен с установочными входами первого и четвертого разрядов двоичного ревер сивного счетчика, а формирователь содержит триггер и элемент И-НЕ, входь: и выходы которого соединены соответственно с Вспомогательным входом формирователя, прямым вы ходом триггера и вспомогательным выходом формирователя, доподнительньУ вход и выход которого соединены соответственно с первым управляющим входом и инверсным выходом триггера, второй управляющий вход которого соединен с входом формирователя. Начертеже дана структурная схема двоичнодесятичного пересчетного устройства. Двоично-десятично пересчетное устройство содержит двоичный реверсивный счетчик 1, дешифратор 2, формирователь 3 и инвертор 4, счетный вход двоичного реверсивного счетчика 1 соединен со счетным входом 5 двоично-десятичного пересчётногб устройства, управляющкй вход 6 которого соединен с управляющим входом двоичного реверсивного счетчика 1, прямые выходы второго и четвертого разря дов которого соединены с входами дешифратора 2, выход которого соединен с первым входом формирователя 3, выход которого соединен с установочными входами второго и третьего разрядов двоичного реверсивного счет чика 1, вспомогательный вход формирователя соединен с управляющим входом 6 двоичнодесятичного пересчетного устройства, счетный вход 5 которого соединен с входом инвертора 4, выход которого соединен о допрлнительньгм входом формирователя 3, вспомогательный вы ход которого соединен с установочными входами первого и четвертого разрядов двоичного реверсивного счетчика L.„,,;,,,..,,...,-.. Формирователь содержит триггер 7 и элемент И-НЕ 8, входы и выход которого соеди нены соответственно с вспомогательным вход формирователя 3, прямым выходом триггера 7 и вспомогательным выходом форйиройателя 3, дополнительный вход и выход которого соединены соответственно с первым управляющим входом и инверсным выходом триггера 7 второй управляющий вход которого соединен с входом формирователя 3. Двоично-десятичное пересчетное устройство работает следующим образом. В исходном состоянии двоичный реверсивны счетчик 1 находится в состоянии логического нуля, и на выходах всех разрядов этого счетчика нулевые логические состояния. На входе 5 устрЬ1йства ед1гайч1т)1Й логический Сигнал, -4 триггер 7 находится в нулевом логическом остоянии. Устройство изменяет свое состояние от нуля о девяти и от девяти до 1тулй в режимах соответственно сложения и вычитания, как обычный двоичный реверсивнь1Й счетчик благодаря сложению или вычитанию, осуществляемому двоичным реверсивным счетчиком 1. В режиме сложения десятый импульс перевоДит устройство из логического состояния1001 ВО вспомогательное логическое состояние 1010 при этом ija оба входа дешифратора 2 поступают лзовни логической 1, с выхода дешифратора 2 поступает на вход формирователя 3 сигнал установки триггера 7 в состояние логической единицы. С. инверсного выхода триггера 7 уровень логического О поступает на входы второго и третьего разрядов двоичного реверсивного счетчика 1, устанавливая их в состояние логического О. Одновременно уровень логической 1 с прямого выхода триггера 7 и с шины управления направлением счета, обуславливает- на выходе элемента И-НЕ 8 уровень логического О, который обеспечит установку в О первого и четвертого разрядов двоичного реверсивного счетчика. Таким образом, в режиме сложения сразу же после достижения вспомогательного логического состояния 1010 устройство переходит в логическое состояние 0000. Длительность нахождения в логическом состоянии 1010 не больще, чем суммарное время срабатывания дешифратора 2, переброса триггера 7, срабать1вания элемента И-НЕ 8 и переброса разрядов двоичного реверсивного счетчика 1. Триггер 7 хранит состояние логической 1 до призсода паузы между входными импульсами, которая обеспечивает на входе триггера 7 сигнал установки его в состояние логическогр О. Таким образом обеспечивается необходимая длительность существования сигнала установки в логическое состояние 0000. В режиме вычитания двоичный реверсивный счетчик 1 переходит после прихода первого импульса из исходного логического состояния 0000 во вспомогательное логическое состояние ПИ. При этом, аналогично режиму сложения, срабатывают дешифратор 2 и триггер 7, но сбрасываются в состояние логического нуля только второй и третий разряды двоичного реверсивного счетчика 1, поскольку на входе формирователя 3 в режим вычитания присутствует уровень логического О. Длительность нахождения разрядов двоичного реверсивного счетчика 1 во вспомогательном логическом состоянии 1111 такая же, как и при суммировании. 5 Устройство реагирует в режиме вычитания на последующие импульсы вплоть до десятого как двоичный вычитающий счетчик. На одиннадиатом импульсе повторяется цикл перехода из рабочего логического 0000 во вспомогательное логическое состояние 1111 и рабочее 100 г; В режиме сложения при переходе счетчика из вспомогательного логического состояния 1010 в логическое состояние 0000 сброс второго и четвертого разрядов двоичного реверсивного счетчика 1 должен был бы обеспе чить переход первого и третьего разрядов дв ного реверсивного счетчика 1 из логического состояния О в 1, но этого не происходит поскольку на установочные входы первого и третьего разрядов двоичного реверсивного счетчика 1 подается сигнал установки в логи ческое состояние О этих разрядов. В режиме вычитания при переходе счетчика из вспомогательного логического состояния 1111 в логическое состояние 1001 переход второго и третьего счетных триггеров нз единичного логического состояния в нулевое логическое состояние не формирует счетный сигнал для первого и четвертого разрядов двоичного реверсивного счетчика 1, так как разряды двоичного реверсивного счетчика 1 переключаются при переходе входного сигнала от состояния логического О к состоянию логической 1.
Формула изобретения
Источники информации, принять1е во внимание при экспертизе
Авторы
Даты
1980-07-23—Публикация
1977-08-18—Подача