Устройство для передачи дискретных сигналов Советский патент 1980 года по МПК G08C25/00 

Описание патента на изобретение SU750541A1

1

Изобретение относится к области вычислительной техники и передачи информации и может быть использовано для отыскания места отказа в линии связи между цифровыми вычислительными устройствами.

Известно устройство для передачи сигналов, в котором производится отыскание неработоспособной линии связи с помощью тестовых комбинаций, вырабатываемых одной из сторон связи 1J. Однако для устранения обнаруженных отказов в таком устройстве требуется значительное время, так как неизвестно место отказа в линии связи.

Известно Также устройство для передачи дискретных сигналов, содержащее передающий и приемный цифровые вычислительные блоки и многоканальную линию связи, содержащую в каждом канале последовательно соединенные усилители 2. Недостатком такого устройства является то, что для определения места отказа требуется значительное время.

Наиболее близким по технической сущности к заявляемому изобретению следует считать устройство для передачи дискретных сигналов, содержащее передающий

вычислительный блок, каждый вы.чод которого через соответствующий канал связи и последовательно соединенные уси,1ите.1и соединен с соответствующим информационным входом приемного вычпслите,1ьного б,1ока, выходы одноименных усилителей подключены ко входам соответствующего п-входового элемента И и триггеры 3.

Недостатко.м такого устройства является то, что для обнаружения места отказа в нем используется К дополнительных каналов связи, в которы.х содержится - уси10лителей. Это усложняет устройство.

Цель изобретения - упрон ение устройства.

Поставленная цель достигается тем, что

15 в устройство введены двухвходовые элементы И и щифратор, выход каждого п-входового элемента И подключен к нулевому входу соответствуюни1х триггера и первому входу двухвходового элемента П, второй вход каждого из которых соединен с

20 выходом последующего триггера, а выход -- с соответствующим входом шифратора, выходы шифратора соединены со входами приемного вычпслительного б,лока, выход которого подключен к единичным входам триггеров. На чертеже представлена схема устройства, у которого k 5. Устройство содержит передающий вычислительный блок 1, п каналов линии 2 связи, приемный вычислительный блок 3. Каждый канал линии связи содержит последовательно соединенные усилители 4. Выходы одноименных усилителей 4 всех каналов подключены ко входам п-входового элемента И 5, выход которого соединен с нулевым входом соответствующего триггера 6 и входом двухвходового элемента И 7, второй вход которого соединен с выходом последующего триггера 6. Входы шифратора 8, выполненного, например, на элементах ИЛИ 9, соединены с выходами двухвходовых элементов И 7, а выходы - со входами приемного вычислительного блока 3. Кроме того, единичный вход каждого триггера 6 соединен с выходом приемного вычислительного блока 3. Устройство работает следующим образом. В рабочем режиме данные с передающего вычислительного блока 1 по п каналам линии 2 связи поступают в приемный вычислительный блок 3. В режиме контроля для отыскания, например, отказа «устойчивый О триггеры 6 устанавливаются в единичное состояние по сигналу из приемного вычислительного блока 3. По каналам линии 2 связи посылается комбинация 11... 11 и определяется номер отказавщего канала. Предположим, что отказал второй усилитель 4 в первом канале. Тогда при посылке в линию связи комбинации 11...11 на выходе этого усилителя, а следовательно, и на выходах всех последующих усилителей этого канала будет сигнал «О. Это приведет к тому, что на выходе только первого элемента И 5, входы которого связаны с первыми усилителями всех каналов, будет сигнал «1, и, следовательно, только первый триггер 6 будет установлен в нулевое состояние. Остальные триггеры 6 будут находиться в единичном состоянии. На щифратор 8 через элемент И 7 пройдет единичный сигнал со второго триггера 6. Другие элементы И 7 будут закрыты нулевыми сигналами с выходов элементов И 5. Единичный сигнал с выхода открытого элемента И 7 поступает на вход щифратора 8, выполненного на элементах ИЛИ 9. С выхода щифратора 8 на вход приемного вычислительного блока 3 подается номер отказавшего усилителя в двоичном коде. В предлагаемом устройстве для обнаружения места отказа требуется logk j дополнительных каналов связи, в которых установлено не более kjlogk усилителей, в то время как в известном устройстве используется k дополнительных каналов связи с усилителями (х - наименьщее целое, больщее х). Следовательно, предлагаемое устройство проще известного. Формула изобретения Устройство для передачи дискретных сигналов, содержащ-ее передающий вычислительный блок, каждый выход которого через соответствующий канал линии связи и последовательно соединенные усилители соединен с соответствующим информационным входом приемного вычислительного блока, выходы одноименных усилителей подключены ко входам соответствующего п-входового элемента И и триггеры, отличающееся тем, что, с целью упрощения устройства, в него введены двухвходовые элементы И и щифратор, выход каждого п-входового элемента И подключен к нулевому входу соответствующих триггера и первому входу двухвходового элемента И, второй вход каждого из которых соединен с выходом последующего триггера, выход - с соответствующим входом щифратора, выходы шифратора соединены со входами приемного вычислительного блока, выход которого подключен к единичным входам триггеров. Источники информации, принятые во внимание при экспертизе 1.Дворников И. П., Мартынов А. А. Диагностические проверки линий связи Е связи ЭВМ БЭСМ 6 и ЭВМ М-6000. В сб. тезисов докладов III Всесоюзного совещания по технической диагностике. М., Наука, 1975, с. 106. 2.Патент Франции № 2122213, кл. G 08 С 25/00, 3.Авторское свидетельство СССР № 576573, кл. Q 06 F 11/00, 24.12.75 (прототип).

Похожие патенты SU750541A1

название год авторы номер документа
УСТРОЙСТВО ДЛЯ ПЕРЕРАСПРЕДЕЛЕНИЯ ЗАДАЧ МЕЖДУ ПРОЦЕССОРАМИ 1999
  • Тарасов А.А.
  • Королев А.Н.
  • Клещенко А.Э.
  • Шкарбань В.В.
RU2153699C1
Устройство для автоматического поиска неисправностей 1972
  • Зяблов Ростислав Петрович
  • Самойленко Анатолий Петрович
SU467331A1
АДАПТИВНОЕ РЕЗЕРВИРОВАННОЕ УСТРОЙСТВО 2000
  • Уласевич С.В.
  • Злобин В.И.
  • Ванюшин В.М.
  • Данилюк С.Г.
RU2210806C2
Устройство для контроля систем передачи сигналов 1988
  • Нестеренок Александр Леонидович
  • Холодинский Юрий Михайлович
  • Исаров Валерий Михайлович
  • Петровец Николай Игнатьевич
SU1522269A2
Способ определения координат источника акустической эмиссии и устройство для его осуществления 1987
  • Глинченко Александр Семенович
  • Тронин Олег Александрович
  • Глинчиков Вячеслав Александрович
SU1481673A1
Счетное устройство 1986
  • Дронов Владимир Иванович
  • Востриков Анатолий Николаевич
  • Когге Игорь Юрьевич
SU1368981A1
Устройство приоритета 1978
  • Князев Анатолий Анатольевич
  • Тарасенко Виктор Иванович
SU721816A1
Устройство для контроля систем передачи сигналов 1978
  • Горшков Виктор Николаевич
SU711610A1
Устройство для передачи дискретных сигналов 1975
  • Медведевских Юрий Яковлевич
SU576573A1
Устройство для передачи и приема информации 1982
  • Петренко Станислав Иванович
  • Сахно Анатолий Иванович
  • Табатчиков Павел Михайлович
  • Федоренко Владимир Васильевич
  • Орлов Юрий Михайлович
SU1037318A1

Иллюстрации к изобретению SU 750 541 A1

Реферат патента 1980 года Устройство для передачи дискретных сигналов

Формула изобретения SU 750 541 A1

SU 750 541 A1

Авторы

Горшков Виктор Николаевич

Даты

1980-07-23Публикация

1978-06-27Подача