ющим входам преобразователя циклического кода, выход которого подключен ко второму входу компаратора.
На чертеже представлена структурная электрическая схема предлагаемого устройства.
Устройство для контроля исправности кодера-декодера циклического кода содержит источник 1 информационных кодов, источник 2 контрольных кодов, первый и второй элементы И 3 и 4, триггер 5, блок 6 управления, элемент ИЛИ 7, преобразователь 8 циклического кода, компаратор 9 и блок 10 искажения кодов, при этом преобразователь 8 циклического кода состоит из регистра 11 сдвига с обратным связями, дешифратора 12 кодов ошибок и регистра 13 коррекции кодов.
Устройство работает следующим образом.
Сигналом из блока 6 триггер 5 устанавливается в единичное состояние, разрешающий сигнал с единичного выхода триггера.5 подается на входы источника 2 и первый элемент И 3, и из источника 2 на вход регистра 11 подается сначала такой к-разрядный контрольный код, n-k избыточные разряды которого, формируемые в регистре И, должны соответствовать одному из кодов настройки дешифратора 12.
Этот же k-разрядный код сигналюм разрешения записи, поступающим из блока 6, записывается в регистр 13. После поступления на вход регистра 13, когда в регистре И сформируется код остатка, на управляющий вход разрещения коррекции регистра 13 поступает сигнал из блока 6, открывающий входы коррекЩ1И всех разрядов регистра 13. В случае исправной работы устройства сигнал с дешифратора 1 поступит на вход коррекции одного или несколких (в зависимости от кратности ошибок) разрядов регистра 13 и изменит символы, занисангале в них, на противоположные, т.е. в эти разряды исходного контрольного кода будзгг внесены ошибки.
Контрольный код из источника 2 поступает также в блок 10. По сигналу, поступающему из блока 6 осуществляется искажение исходного контрольного кода, соответствующее искажеиию контрольного кода в регистре 13 при исправной работе кодера-декодера, так как при неисправности кодера-Декодера в регистре 13 будет другой код, который и позволяет обнарухсить эту неисправность.
Искаженные контрольные ке,ды с выходов блока 10 и регистра 13 поступают на входы компаратора 9 и сравниваются. На выходе компаратора 9 при равенстве кодов формируется сигнал исправности кодера-декодера.
В случае исправной работы устройства произойдет совпадение всех сравниваемых кодов, в случае возн 1кновения отказа в регистре И, в дешифраторах 12 или в регистре 13 произойдет несовпадение хотя бы одного из сравниваемых кодов.
Предлагаемое устройство для контроля кодеров-декодеров циклических кодов с коррекцией ошибок позволяет значительно повысить
точность контроля.
Формула изобретения
Устройство для контроля исправности кодерадекодера циклического кода, содержащее блок управления, первый и второй выходы которого подключены соответственно к первому и второму входам триггера, первый и второй выходы которого подключены соответственно к первом входу первого элемента И и первому входу второго элемента И, второй вход которого соединен с выходом источника информационных кодов, а выход второго элемента И через элемент И.ЛИ, второй вход которого соединен с выходом первого элемента И, подключен к информационному входу преобразователя циклического кода, отличающееся тем, что, с целью повышения точности контроля, введены источник контрольных кодов, блок искажения кодов и компаратор, при iToM первый выход триггера подключен ко второму входу первого элемента И и входу источника контрольных кодов, выход которого подключен к первому входу первого элемента Ник первому входу блока искажения кодов, выход и второй вход которого соединены соответственно с первым входом компаратора и третьим выходом блока управления, четвертый и пяШй выходы которого подключены соответственно к первому и второму управляющим входам преобразователя циклического кода, выход которого подключен ко второму входу компаратора.
Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР № 534877 кл. Н 04 L 3/02, 1974 (прототип);
название | год | авторы | номер документа |
---|---|---|---|
Устройство для обнаружения и исправления ошибок в кодовой последовательности | 1988 |
|
SU1580568A1 |
Помехоустойчивый кодек для передачи дискретных сообщений | 1989 |
|
SU1651385A1 |
Помехоустойчивый кодек для передачи дискретных сообщений | 1990 |
|
SU1727201A2 |
Устройство связи с дельта-модуляцией | 1986 |
|
SU1365364A1 |
Устройство кодирования и декодирования информации | 1990 |
|
SU1783628A1 |
ЦИФРОВОЙ МАГНИТОФОН | 1992 |
|
RU2054715C1 |
Декодер укороченного кода Хэмминга | 1983 |
|
SU1109924A1 |
Устройство для контроля каналов записи аппарата магнитной записи | 1986 |
|
SU1411818A1 |
Устройство для декодирования сверточного кода | 1984 |
|
SU1213491A1 |
Устройство кодирования и декодирования сигналов звукового вещания | 1987 |
|
SU1711331A1 |
Авторы
Даты
1980-08-23—Публикация
1976-07-07—Подача