(54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
название | год | авторы | номер документа |
---|---|---|---|
Устройство для сопряжения с двухпроводной линией приемопередатчика данных | 1986 |
|
SU1394447A1 |
Устройство для сопряжения источника информации с ЭВМ | 1988 |
|
SU1515169A1 |
Устройство для сопряжения абонента с каналом связи | 1986 |
|
SU1388878A1 |
Устройство для обмена цифровой информацией | 1989 |
|
SU1714815A1 |
Полевой модуль | 1987 |
|
SU1550451A1 |
Устройство для синхронизации системыупРАВлЕНия ВЕНТиляМи -фАзНОгО пРЕ-ОбРАзОВАТЕля | 1979 |
|
SU817978A1 |
АВТОМАТИЗИРОВАННОЕ РАБОЧЕЕ МЕСТО ОПЕРАТОРА УПРАВЛЕНИЯ ВОЗДУШНЫМ ДВИЖЕНИЕМ | 2001 |
|
RU2219586C2 |
Устройство для сопряжения ЭВМ с объектами управления | 1986 |
|
SU1401469A1 |
Устройство для сопряжения абонента с каналом связи | 1989 |
|
SU1667088A1 |
Устройство для сопряжения между абонентами | 1988 |
|
SU1594550A1 |
1
Изобретение относится к области вычислительной техники, техники электросвязи и может быть использовано в устройствах приема дискретной информации би-полярного кода. Например, в запоминакяцем устройстве последовательного типа накопления и выдачи информации магнитные диски, магнитные ленты) , в системах связи.
Известно буферное запоминающее устройство, содержащее накопитель на сдвиговых регистрах, элементы, разрешения записи и считывания, блок синхронизации,, формирователь импульсов, элементы И и ИЛИ и адресный.счетчик ij .
Известное устройство обладает сложной структурой построения и требует значительных аппаратурных затрат .
Наиболее близким из известных по технической сущности является устройство И, которое содержит двухтактный регистр сдвига с информационным входом, входсм синхронизации и входом установки нуля.
Данное устройство не может быть применено для приема информации с одной двухпроводной линии связи, например кабеля или телефонной пары.
поскольку оно содержит три независимых входа, которые требуют соответственно применения трех независимых -линий связи с соответствукядими устрой
5 ствами согласования. Это является главным недостатком данного устройства.
Целью изобретения является расишрение области применения.
10 Поставленная цель достигается тем, что в буферное запоминающее устройство, содержащее регистр сдви-, га, выходы которого соединены с выходами устройства, и шину нулевого
15 потенциала, введены элемент гальванической развязки, например трансформатор, два дифференциальных усилителя, два формирователя импульсов, одновибратор и согласующий элемент,
20 подключенный параллельно вторичной обмотке трансформатора, выводы которой соответственно соединены с входами первого дифференциального усилителя , выходы первого и второго
25 дифференциальных усилителей соответственно подсоединены к входам формирователей импульсов, выходы которых соединены соответственно с информационным входом и входом синхронизации регистра сдвига, вход установки
нуля регистра сдвига соединен с выходом одновибратора вход которого подключен к выходу первого дифферен циального усилителя, входы второго дифференциального усилителя подсоединены к входам первого дифференциального усилителя, средний вывод вторичной обмотки трансформатора соединен с шиной нулевого потенциал
На чертеже изображена функционалная схема предложенного устройства. Оно содержит элемент гальванической развязки, например трансформатор 1, регистр 2 сдвига, согласующий элемент 3 , дифференциальные усилители 4 и 5, формирователи 6 и 7 импульсов , одновибратор 8, шину 9 нулевого поте циала.
Устройство работает следующим образом.
Информационная посылка, декодирование которой может осуществлятьпредлагаемое устройство/представлена, например, последовательностью из двух импульсов разной полярности. Причем для 1 очередность импульсов- - положительный (информационный) , отрицательный (сдвиговый)
очередность импульсов - отдля
рицательный (сдвиговый), положительный (информационный).
Информационные посылки через выходную обмотку трансформатора 1 поступают на входы дифференциальных усилителей 4 и 5. При этом импульсы положительной полярности (информационные ) с амплитудой, большей порога срабатывания усилителя 4, в виде логического уровня с выхода данного усилителя 4 поступают на вход формирователя 6 импульсов и на вход одновибратора 8. Сформированные (расширенные) импульсы с выхода формирователя 6 поступают на информационный вход регистра 2.
Импульсы отрицательной полярности (сдвиговые) аналогично, минуя трансформатор 1, согласующий элемент 3, усилитель 5, через формирователь импульсов 7 поступают на вход С синхронизации регистра 2 сдвига. Операция приема информационной последовательности состоит из следующих этапов.
Первый бит информации представлен кодом 1. Первый информационный импульс из всей последовательности,поступая на вход одновибратора 8,снимает сигнал установки нуля на входе установки нуля регистра 2 сдвига на время приема всей информационной последовательности.
Параллельно после формирователя б, первый информационный сигнал устанавливает на информационном входе регистра 2 логический уровень единицы.
По переднему фронту сформированного сдвигового импульса первого бита информации, поступающего на вход
С синхронизации регистра 2 сдвига, происх одит запись единицы в первый каскад первого триггера регистра 2.
Задним фронтом сформированного сдвигового импульса осуществляется перезапись содержимого первого вспомогательного каскада во второй основной первого триггера регистра 2 сдвига.
В дальнейшем по переднему фронту сдвигового сигнала наряду с приемом информации в вспомогательный каскад первого триггера регистра 2 сдвига осуществляется сдвиг информации в регистре 2 сдвига. Задним фронтом сдвигового сигнала происходит перезапись сдвинутой информации из вспомогательных каскадов в основные каскады триггеров регистра 2.
Прием в регистр 2 нуля происходи по переднему фронту сдвигового импульса при воздействии на вход регистра 2 сдвига логического нуля. Информационный сигнал, следующий в этом случае после сдвигового, теряется . Длительность расширения им формируемая формировапульсов х и 7, телями 6
устанавливается следусоотношением: Л д4 + 1р , щим
где At(j - длительность импульсного сигнала ,поступс1ющего с выхода усилителя 4 или 5;
Ч длительность паузы между импульсными сигналами одного бита;
tr. длительность паузы между информационньми посылками По окончании приема всей импульсной последовательности на выходе одновибратора 8 устанавливается сигнал логической единицы, по которому происходит установка регистра 2 в нуль, устройство возвращается в исходное состояние. Симметрия половин обмоток, работающих в противофазе по отношению к средней точке вторичной обмотки трансформатора 1, приводит к устранению синфазной емкостной помехи, наводимой первичной обмоткой. При этом емкостные токи от синфазной помехи, протекая по обеим половинам вторичной обмотки трансформатора 2 к средней точке, наводят равные напряжения противоположного направления, компеТ сирующие друг друга.
Симметрия обмоток может быть выполнена, например, путем одновременной намотки обеих половин вторичной обмотки трансформатора 1, скрученным или параллельно уложенным проводом, секционированием обмоток с симметричным расположением секций и т.д.
В целом устройство может быть выполнено в интегральном или гибридном исполнении.
Макет устройства, выполненный на отечественных микросхемах,позволил получить скорость передачи 1200 бит/ на двухпроводной линии связи длиной 15 км. Устройство рекомендовано к внедре нию как составная часть приемникапередатчика в автоматизированной сис теме управления для связи центральной ЭВМ с абонентами по линиям АТС. Формула изобретения Буферное запоминающее устройство содержащее регистр сдвига, выхода которого соединены с выходами устройства, и шину нулевого потенциала отличающееся тем, что, с целью упрощения устройства, в нег введены элемент гальванической развязки, например трансформатор, два дифференциальных усилителя, два формирователя импульсов, одновибратор и согласующий элемент, подключенный параллельно вторичной обмотк трансформатора, выводы которой соот ветственно соединены с входами первого дифференциального усилителя, выходы первого и второго дифференциальных усилителей соответственно подсоединены к входам формирователей .импульсор, выходы которых соединены соответственно с информационным входом и входом синхронизации реги|стра сдвига,вход установки нуля регистра сдвига соединен с выходом одновибратора, вход которого подключен ч выходу первого дифференциального усилителя, входы йторого дифференцигшьного усилителя подсоединены к входам первого дифференциального усилителя, средний вывод вторичной обмотки трансформатора соединен с шиной нулевого потенциала. Источники информации , принятые во внимание при зкспертизе 1.Авторское свидетельство СССР № 493805, кл. G 11 С 7/00, 1974. 2.Саучек Б. Мини-ЭВМ в системах обработки информации. Мир, М., 1976, с. 45-47, р. 2.16 (прототип).
Авторы
Даты
1980-11-15—Публикация
1979-01-25—Подача