Запоминающий модуль Советский патент 1981 года по МПК G11C5/02 

Описание патента на изобретение SU796906A1

взаймоперпендикулярных плоскостях, первая разрядная коммутационная плата расположена на первом металлическом основании с его внутренней боковой стороны, а другие разрядные коммутационные платы расположены на внешней боковой стороне второго металлического основания, адресные коммутационные платы расположены вдол:ь боковых сторон обоих металлических оснований с внешней стороны, причем длина первого металлического основания больше длины второго на ширину первой разрядной коммутационной платы, начала разрядных проводов объединены группами по к проводов в каждой и подсоединены к соответствующим контактам первой разрядной коммутационной платы, а их концы подсоединены к соответствующим контактам других разрядных коммутацион-ных плат, размещенных одна над другой на втором металлическом основании, начала адресных проводов объединены на адресных коммутационных платах попарно с одной стороны металлических оснований, одни концы адресных проводов объединены попарно и подсоединены к соответствующим контактам первой адресной коммутационной платы, а их другие концы подключены к соответствующим контактам других адресных коммутационных плат.

На чертеже изображена конструкция предлагаемого устройства.

Запоминающий модуль содержит два еталлических основания 1 и 2, расположенные с внешней сторо.ны параллельно расположенных одна над другой матриц ферритовых сердечников 3, прошитых взаимоортогональными разрядными 4 и адресными 5 проводами. Длина металлического основания 1 больше длины металлического основания 2 на ширину первой разядной коммутационной платы 6, которая расположена на первом металлическом основании 1 с внутренней его стороны. Остальные разрядные и а ;ресные коммутационные платы 7-10 и 11-14 расположены на внешней стороне металлических оснований, где также расположены и диодные матрицы 15. Провода каждого ортогонального направления образуют двухпроводные линии связи, расположенные во взаимно перпендикулярных плоскостях. Двухпроводные линии одного из ортогональных направлений образованы путем объединения начала адресных проводов 5, имеющих номера по счету 2,-1,2, где И-1,2...256 и выходящих на одну боковую адресную сторону модуля, и подсоединения их к коммутационным платам 14. С противоположной боковой сщресной стороны модуля объединены ответные концы проводов, имеющих номера 4у)-2 и 4f,-l, и подсоединены к р коммутационным платам 13. Концы проводов, выходящих на эту же сторону и имеющих номера 4п-3, подсоединяются к платам 11, а проводов с номерами 4, - к платам 12. Каждая двухпроводная линия другого ортогонального направления состоит из разрядного провода 4, проходящего вдоль оснований .1 и 2. Начала проводов 4, проходящих вдоль основания 1 и имеющих номера 4К-3, 4К-2, 4К-1, 4К, где

К-1,2,...,128, объединены в группы по четыре и подсоединены к коммутационной плате б, а концы проводов

с этими номерами, расположенных вдоль основания 2, подсоединены к контактам коммутационных плат 7-10 соответственно.

Расположение проводов запоминающего модуля в виде двухпроводных линий связи позволяет уменьшить индуктивные сопротивления обмоток матриц.

Запоминающий модуль работает следующим образом.

При отсутствии импульсов тока запоминающий модуль хранит.записанную в нем информацию. Если подать полу- . ток одновременно по адресному и разрядному проводам 4 и 5, происходит перемагничивание одного из ферритовых сердечников, находящихся на их пересечении. Наведенный при перемагничивании выбранного сердечника сигнал считывается с разрядного провода 4. Для записи информации полярность полутоков меняется на обратную. При записи нуля полуволна адресного полутока отсутствует. Диодные матрицы 15, установленные по адресной и разрядной сторонам, обеспечивают формирование соответствующих двухполярных полутоков. Объединение начала разрядных проводов 4 по четыре, а начал адресных проводов 5 по два позволяет уменьшить общее количество печатных выходов, что вместе с объединением концов адресных проводов по два позволяют облегчить подсоединение модуля к электронике обрамления.

Могут быть различные количественные объединения проводов в группы, определяемые схемой дешифратора. Диодные матрицы 15, расположенные на платах 7-10 и 11, 12 образуют двухиодные дешифраторы, разрядный - и , адресный, соответственно. Выводы последних, которых значительно менье, чем выводов проводов, также подсоединены при сборке ЗУ к обрамляюей электронике, выполнение металлического основания 1 большим по длине металлического основания 2 позволяет расположить первую разрядную

оммутационную плату 6 на внутренней стороне основания 1 и обеспечить егкий доступ к ней для ремонта.Расположение коммутационных плат на . внешней сторояе оснований делает соединения проводов доступными для ремонта и исключает необходимость рас крывать м®дуль при ремонте. Это поз воляет не использовать металлически основания с внутренней стороны моду ля для ферритовых сердечнико что соответственно облегчает конструкцию запоминающего модуля. Применение предлагаемого запоминакицего модуля, в составе запоминающего устройства позволяет существен но повысить надежность последнего, поскольку количество паек в пересче те на один ферритовый сердечник в предложенном модуле в 3-4 раза мень ше, чем в известных. Кроме того, уменьшение числа паек и соединение проводов модуля непосредственно с коммутационными платами способствуе уменьшению сопротивления проводов матрицы, что приводит к уменьшению нестабильности токов и, следователь но, к расширению области работоспособности запоминающего устройства. Формула изобретения Запоминакидий модуль, содержащий две параллельно расположенные одна над другой матрицы ферритовых сердечников, прошитых взаимоортогональ ными адресными и общими разрядными проводами, адресные и разрядные ком мутационные платы и металлические основания, расположенные с внешней стороны матриц ферритовых серДечнйков, от, личающййс.я тем, что, с целью упрощения и повышения надежности запоминающего модуля,гщресные и разрядные провода выполнены в виде двухпроводных линий связи расположенных во взаимоперпендиКулярных плоскостях, первая разрядная коммутационная плата расположена на первом металлическом основании с его внутренней боковой стороны, а другие разрядные коммутационные платы расположены на внешней боковой стороне второго металлического основания, адресные коммутационные платы расположены вдоль боковых сторон обоих металлических оснований с внешней стороны, причем длина первого металлического основания больше длины второго на ширину первой разрядной коммутационной платы, начала разрядных проводов объединены группами по К проводов в каждой и подсоединены к соответствующим контактам первой разрядной коммутационной платы, а их, концы подсоединены к соответствующим контактам других разрядных коммутационных плат, размещенных одна над другой на втором металлическом основании, начала адресных проводов объединены на адресных коммутационных, платах попарно с одной стороны металлических оснований,одни концы адресных проводов объединены попарно и подсоединены к соответствукяцим контактам первой гщресной коммутационной платы, а их другие концы подключены к соответствующим контактам других адресных коммута:ционных плат. Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР № 5242555, кл. G 11 С 11/02, 1974. 2. IEEE Trans, on Magn., V.MAG-5, 1969, № 4, p. 771 (прототип).

Похожие патенты SU796906A1

название год авторы номер документа
Накопитель для блоков памяти 1980
  • Острась Геннадий Николаевич
SU951388A1
Накопитель для блоков памяти на ферритовых сердечниках 1988
  • Пичугин Павел Владимирович
  • Линник Михаил Павлович
SU1608744A1
Запоминающее устройство 1977
  • Буров Александр Александрович
  • Лаут Валерий Назарович
  • Штильман Давид Гершович
SU733021A1
Устройство для контроля двухпроводных запоминающих матриц 1978
  • Епихин Николай Петрович
  • Сарычев Константин Федорович
SU752503A1
Накопитель для магнитного запоминающего устройства 1976
  • Андреев Ю.Г.
  • Андреева И.М.
  • Васин А.И.
  • Грабаров В.С.
  • Шаруненко Н.М.
SU588834A1
Запоминающее устройство 1979
  • Огнев Иван Васильевич
  • Шамаев Юрий Матвеевич
  • Дикарев Николай Иванович
SU809365A1
Накопитель 1977
  • Корельский Юрий Васильевич
  • Лукьянченко Сергей Ананьевич
  • Полинский Борис Исаакович
  • Уткин Борис Владимирович
SU716061A1
МНОГОПОЗИЦИОННАЯ МАТРИЦА УПРАВЛЕНИЯ 1972
SU337818A1
Магнитное оперативное запоминающее устройство 1981
  • Романьков Виктор Григорьевич
SU980161A1
МАТРИЦА ЗАПОМИНАЮЩЕГО УСТРОЙСТВА 1970
SU261463A1

Иллюстрации к изобретению SU 796 906 A1

Реферат патента 1981 года Запоминающий модуль

Формула изобретения SU 796 906 A1

SU 796 906 A1

Авторы

Лаут Валерий Назарович

Никишин Юрий Васильевич

Штильман Давид Гершович

Калашников Владимир Васильевич

Багян Левон Георгиевич

Даты

1981-01-15Публикация

1978-10-30Подача