Устройство для обнаружения потерииМпульСА Советский патент 1981 года по МПК H03K5/153 

Описание патента на изобретение SU813742A1

(54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА

Похожие патенты SU813742A1

название год авторы номер документа
Устройство для обнаружения потери импульса 1982
  • Угнивенко Георгий Георгиевич
SU1095377A2
Устройство для обнаружения потери импульса 1986
  • Медведев Александр Николаевич
SU1406755A1
Устройство для обнаружения потерииМпульСОВ 1979
  • Герасимов Леонтий Николаевич
  • Скрябин Владимир Витальевич
SU834877A1
Устройство для контроля импульсной последовательности 1983
  • Мясоедов Владимир Алексеевич
  • Рычагов Эдуард Николаевич
  • Озолинь Станислав Вячеславович
SU1132355A1
Устройство для обнаружения потери импульса 1977
  • Попов Георгий Борисович
  • Волошин Константин Константинович
SU621081A1
Устройство для обнаружения потери импульса 1981
  • Еркулов Анатолий Викторович
SU1046925A1
Устройство для контроля последовательности импульсов 1975
  • Хельвас Валерий Пантелеймонович
  • Данькевич Иван Петрович
SU748843A1
Устройство для селектирования импульсов 1976
  • Коптев Олег Иванович
  • Маслов Геннадий Васильевич
SU611207A2
Устройство для обнаружения потери импульса 1983
  • Кац Аркадий Борисович
  • Креславский Альфред Соломонович
SU1157670A1
УСТРОЙСТВО для ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА 1973
  • В. Г. Жуковский, В. И. Копылов Г. П. Зстропик
SU399057A1

Реферат патента 1981 года Устройство для обнаружения потерииМпульСА

Формула изобретения SU 813 742 A1

Изобретение относится к импульсной технике и может использоваться, например, для обнаружения потери и.мпульсов в последовательиостя.х импульсов, а также для восстановления импульса при потере одного из них. Известно устройство для обнаружения потери импульса, содержащее триггер, выходы которого через квазиселекторы соединены с первыми входами логических элементов И , вторые входы которых через элемент НЕ подк.лючены к счетному входу триггера, а выходы соединены с входами логического элемента ИЛИ и установочными входами триггера 1, Недостатком этого устройства является невозможность восстановить одиночный импульс при его исчезновении из импульсной последовательности, поступающей на его вход. Наиболее близким по своей сущности техническим решением к предлагаемому является устройство для обнаружения потери импульса, содержащее квазиселектор, выход которого подключен к первому входу элемента И, триггер и элемент задержки, вход которого объединен со входом квазиселектора и подключен к входной HI и не, а выход - к установочному входу триггера, зход «Сброс которого соединен с выходом элемента И 2. Недостатком этого устройства также является невозможность восстановить одиночный импульс при его исчезновении. Цель изобретения - восстановление импульса в случае его исчезновения. Поставленная цель достигается тем, что в устройство для обнаружения потери импульса, содержащее первый квазиселектор, выход которого подключен к одному из входов первого элемента И, дополнительно введены второй квазиселектор, два элемента ИЛИ, второй элемент И, элемент НЕ и формирователь, причем вход первого квазиселектора соединен с выходом второго элемента И, один из входов которого соединен с выходом элемента НЕ, вход которого соединен с выходом первого квазиселектора и одним из входов первого элемента ИЛИ, ко второму входу которого подсоединен выход второго квазиселектора, а его вход соединен с выходом первого элемента И, второй вход которого соединен со вторым входом второго элемента И, выходной шиной И ВЫХОДОМ второго элемента ИЛИ, первый вход которого соединен со входной шиной, а второй с выходом формирователя, вход которого подключен к выходу ггервого элемента ИЛИ. На чертеже дана структурная электрическая схема устройства. Устройство содержит входную шину 1, соединенную с входом элемента ИЛИ 2, выход которого соединен со входом эле.ментов И 3 и 4, а их выходы нодключены ко входам квазиселектор(ов 5 и 6. Выходы квазиселекторов 5 и 6 подключены к входу элемента ИЛИ 7, а выход квазиселектора 6, кроме того, соединен с элементом НЕ 8; выход которого соединен с элементо.м И 3, формирователь 9 своим входом подключен к выходу эле.мента ИЛИ 7, а выходом - к элементу ИЛИ 2, выход которого подключен к выходной шине 10. В исходном состоянии на выходах квазиселектора 5 и 6 присутствуют сигналы, которые являются запрешаюшими для элемента И 4. Сигнал с выхода квазиселектора 6, пройдя через элемент НЕ 8,будет разрешаюш,им д;1я элемента И 3. Таким образом в исходном состоянии на одном из входов элемента И 3 присутствует разреюаюший сигнал, а на входе э.чсмента И 4 - запреа1аю1ций. Импульсная последовательность через гпину 1 поступает на вход, элемента ИЛИ 2. С его выхода импульсы поступают на вход эле.ментов И 3 и 4 и на выходную пшну 10, и.мпульсы с которой поступают в нагрузку. Импульсы с выхода элемента ИЛИ 2 одновре.менно также поступают па вход эле.ментов И 3 и 4. Но так как на втором входе элемента И 4 присутствует запрещаюпщй сигнал, а на второ.м входе эле.мента ИЗ - разрешаюший сигнал, то импульс проходит на вход квазиселектора 6 и запускает его. Он начинает работать с задержкой, равной длительности импульса, это сделано для того, чтобы исключить одновременное воздействие входного импульса и на схему И 4. Квазиселектор 6 переходит в режим измерения временного интервала между и.мпульсами. Ири этом элемент И 3 запирается, а на элемент И 4 поступает разрешаюпдий сигнал, тем самы.м подготавливая его приеследующего импульса. Следующий импульс из и.мпульснои последовательности может, пройти только на вход квазиселектора 5, так как элемент И 4 подготовлен, т. е. на одном из входов присутствует сигнал разрешения с выхода квазиселектора 6. Как только и.мпульс поступит на вход квазисслектора 5, он без всякой задержки переходит в режим измерения временного интервала между импульса.ми, с учетом длительности импульса. Таким образом на вход квазиселекторов 5 и 6 поочередно поступают импульсы. Они срабатывают i на одном из выходов элемента ИЛИ 7 все время имеется, сигнал, а быть и на выходе сигнал не изменяется и не воздействует на формирователь 9. Стоит только одному из выходных импульсов исчезнуть - один из квазиселекторов не срабатывает, а другой вернется в исходное состояние. На выходе элемента ИЛИ 7 состояние сигнала изменяется. В ответ на изменение входного сигнала, формирователь 9 выработает импульс, аналогичный входны.м. Этот импульс с выхода формирователя 9 поступит на вход элемента ИЛИ 2, а с его выхода на вход схемы контроля и в нагрузку. Таким образом в нагрузке будет автоматически восстановлен исчезнувший импульс. Кроме того, импульс с выхода формирователя 9, или с выхода элемента ИЛИ 7, в случае надобности, можно использовать для информации о имевшем место случае потери импульса. Ири исчезновении полностью импульсной последовательности на входе устройства и в нагрузке, квазиселекторы также возвращаются в исходное состояние и постоянный сигнал, который появляется на входе элемента ИЛИ 7, можно использовать как информацию об исчезновении входной последовательности импульсов. Использование предлагаемого устройства Д-ТЯ обнаружения потери импульса по сравнению с известным позволяет не только фиксировать потерю импульса, но и автоматически восстанавливать импульс при его потери, а также обеспечивается возможность получения информации при полном исчезновении входных импульсов. Если в известном устройстве при потере импульса во входной импульсной последовательности можно получить только информацию и затем, тем или иным способом, отреагировать на это, имея соответствующее оборудование, то в предлагаемом устройстве потерянный импульс восстанавливается и через элемент ИЛИ 2 пройдет в нагрузку, не вызывая какого-либо сбоя в работе аппаратуры и не требуя при этом дополнительного оборудования для фиксации потери и.мпульса. Формула изобретения Устройство для обнаружения потери импульса, содержащее первый квазиселектор выход которого подключен к одному из входов первого элемента И, отличающееся те.м. что, с целью восстановления импульса при его исчезновении, в него дополнительно введены второй квазиселектор, два элемента ИЛИ, второй элемент И, элемент НЕ и формирователь, причем вход первого квазиселектора соединен с выходом второго эле.мента И, один из входов которого соединен с выходом элемента НЕ, вход которого соединен с выходом первого квазиселектора и одним из входов первого элемента ИЛИ, ко второму входу которого подсоединен выход второго квазиселектора, а его вход соединен с выходом первого элемента И, второй вход которого соединен со вторым

входом второго элемента И, выходной шиной и выходом второго элемента ИЛИ, первый вход которого соединен со входной шиной, а второй с выходом формирователя, вход которого подключен к выходу первого элемента ИЛИ. -.

Источники информации, принятые во внимание при экспертизе

1.Авторское свидетельство СССР 399057, кл. Н 03 К 5/18, 1972.2.Авторское свидетельство СССР. 621081, кл. Н 03 К 5/18, 1977. W

SU 813 742 A1

Авторы

Угнивенко Георгий Георгиевич

Даты

1981-03-15Публикация

1979-05-31Подача