Изобретение относится к автоматич ке и вычислительной технике и может быть использовано в качестве многофункциональных устройств для коммута ции элементов матричных фотоприемников в тактируемых линиях задержки и т. д. Известна электрическая схема сдви гового регистра с регенерацией инфор мации в его разряде l . Недостатком этого биполярного регистра является.сложная цепь питания применяются четыре шины (не считая шины нулевого потенциала), при этом используются раэнополярные импульсы. Наиболее близким по технической сущности к предлагаемому является сдвиговый регистр/ который содержит п-р-п и р-п-р-транзисторы, базы и коллекторы которых соединены перекрестной связью, нагрузочные резисторы, вход, выход, шину нулевого потенциала и две шины тактовых ш/шульсов 2. Недостатками данного сдвигового регистра являются сложная электричес -кая схема и невысокое быстродействие Цель изобретения - упрощение регистра сдвига и повышениеего быстродействия. Поставленная цель достигается тем, что в регистре сдвига, содержащем триггеры, выполненные на р-п-р и п-р-п-транзисторах, нагрузочные элементы, тактовые шины и шину нулевого потенциала, эмиттеры р-п-ртранзисторов нечетных триггеров соединены через нагрузочные элементы с первой тактовой шиной, а эмиттеры р-п-р-транзисторов четных триггеров соединены со второй тактовой шиной,, эмиттеры п-р-п-транзисторов триггеров подключень к шине нулевого потенциала, база ка:вдого р-п-р-транзистора, кроме первого, соединена с эмиттером предыдущего р-п-р-транзистора. На чертеже изображена электричесKafe схема предлагаемого регистра сдвига. Устройство содержит триггеры 1.11.П, выполненные на транзисторах 2.12.П и 3.1-З.п, вход 4 регистра, выход 5 регистра, иину 6 нулевого потенциала, тактовые шины 7 и 8, нагрузочные регистры 9.1-9.п. Регистр сдвига работает следу1ацим образом. Подача имЛульса положительной полярности на первую тактовую шину 7 и наличие входного сигнала на входе 4 приводит к срабатыванию первой пары транзисторов 2.1 и З.1..Наличие потенциала на эмиттере транзистора 2.1 приводит к включению следую щей пары транзисторов 2.2 и 3.2 и за счет перекрестной связи - к выключению предыдущей пары транзисторов 2.1 и.3.1. Аналогичным образом проис ходит сдвиг входного сигнала и други парами транзисторов 2.3-2.}i и 3.3З.И. Таким образом, соединение эмитт ра предьодуцего и базы последующего р-п-р-транзйстора приводит к резкому повьпяеншо быстродействия ре.гистра. Это связано с самоограничением степени насыщения дополня5ощих транзи торов (не менее эффективным, чем в случае применения шунтирующих диодов Шоттки,-которые известным образом включались бы между базами дополняющих тран зисторов: анод диода Шоттки соединялся бы с базой п-р-п-транзистора, а катод - с базой охваченного с данным п-р-п-транзистором перекрестной триггерной связью р-п-р-транзистора): включение пары каких-либо дополняющих .транзисторов автоматически ведет к выключению аналогичных транзисторов в предыдущей ячейке сдвигового регистра. При этом не требуется услож нения технологии (как если бы использовались диодаа Шоттки) и увеличения размеров ячеек регистра. Форглула изобретения Регистр сдвига, содержащий: триггеры, выполненные на р-п-р и п-р-птранзисторах, нагрузочные элементы, тактовые шины и шину нулевого потенциала, отличающийся тем, что, с целью повышения быстродействия регистра,, в нем эмиттеры нечетных р-п-р транзисторов соединены через нагрузочные элементы с первой тактовой шиной, а эмиттеры четных р-п-р-транзисторов соединены со второй.тактовой шиной, эмиттеры п-р-п-транзисторов подключены к шине нулевого потенциала, база казкдого р-п-р-транзистора, кроме первого соединена с эмиттером предыдущего р-п-р-транзистора. Источники информации, . принятые во внимание при экспертизе 1.Kasperkovits D. LEEE. Solid- ,. State Circuits, 1973, т. SC-8, 5, с. 343-348. 2.Kasperkovits 0. LEEE SolidState Electronics, 1972, т. 15, № 5, с. 501-504 (прототип).
название | год | авторы | номер документа |
---|---|---|---|
СДВИГОВЫЙ РЕГИСТР | 2013 |
|
RU2527188C1 |
Буферное запоминающее устройство | 1988 |
|
SU1689991A1 |
Однофазный сдвиговый регистр | 1980 |
|
SU959163A1 |
СДВИГОВЫЙ РЕГИСТР | 2013 |
|
RU2522306C1 |
ДВУХКАСКАДНЫЙ ДИНАМИЧЕСКИЙ СДВИГОВЫЙ РЕГИСТР | 2014 |
|
RU2542898C1 |
Ячейка памяти для регистра сдвига | 1980 |
|
SU868836A1 |
D-триггер | 1985 |
|
SU1332380A1 |
Динамический логический элемент | 1979 |
|
SU822370A1 |
Ячейка памяти для регистра сдвига | 1979 |
|
SU851495A1 |
Регистр сдвига | 1980 |
|
SU883973A2 |
Авторы
Даты
1981-05-15—Публикация
1979-07-04—Подача