(54) ЦИФРОВОЙ ФИЛЬТР
название | год | авторы | номер документа |
---|---|---|---|
Устройство для выполнения быстрого преобразования Фурье | 1980 |
|
SU940168A1 |
Преобразователь угла поворота вала в код | 1990 |
|
SU1758875A1 |
Арифметическое устройство для цифровой фильтрации с автоматической регулировкой усиления | 1979 |
|
SU881987A1 |
Многоканальный дискретно-аналоговый фильтр | 1988 |
|
SU1578805A1 |
Субоптимальный нелинейный фильтр | 1990 |
|
SU1714618A1 |
Многоканальный цифровой фильтр | 1990 |
|
SU1751781A1 |
Цифровой фильтр | 1982 |
|
SU1059670A1 |
Устройство для цифровой фильтрации | 1983 |
|
SU1095357A1 |
Устройство для контроля работы транспортного средства | 1986 |
|
SU1345222A1 |
Процессор для преобразования цифровых сигналов по Хааро-подобным базисам | 1987 |
|
SU1418745A1 |
Изобретение относится к вычислительной технике и предназначено для цифровой фильтрации сигналов.
Известен аналого-цифровой фильтр, в котором применяется преобразование двоичных КОДОВ в случайные последовательности с помощью блоков вероятностного округления. Применение вероятностно-импульсного кодирования позволило существенно упростит аппаратурную реализацию аналогового фильтра, в частности для умножения используется элемент Равнозначность, для сложения - элемент 2И-ИЛИ, а интегрирование осуществляется с помощью реверсивного счетчика импуль-t сов 1.
Недостатком данного устройства является значительная погрешность интегрирования, обусловленная стохастической структурой последовательностей на входе счетчика.
Наиболее близким по технической сущности является цифровой фильтр, . который содержит два блока умножения, элемент задержки, регистры коэффициентов и регистратор отсчетов входного сигнала, подключенные соответственно ко входам блоков умножения, сумматор, соединенный входами
с выходами блоков умножения, а выходом со входом элемента задержки 2.
Недостаток данного цифрового фильтра заключается в.большой сложности его аппаратурной реализации.
Цель изобретения - упрощение цифрового фильтра.
Поставленная цель достигается тем, что цифровой фильтр, содержащий
регистр отсчетов входного сигнала, вход которого является входом фильтра, два регистра коэффициентов, выходы которых соединены соответственно с первыми входами двух блоков умножения, выходы которых соединены соответственно с первым и вторым входами сумматора, выход которого через элемент задержки связай со вторым входом первого блока умноже 1ия, второй вход второго блока умноженин, соединен с выходом регистра отсчетов входного сигнала, содержит регистр сдвига, две .группы элементов И,причем одни выходы регистра
сдвига подключены соответственно
к третьему и четвертому входам сумматора и к первым входам элементов И первой и второй групп, выходы которых соединены соответственно с третьими
и четвертыми входами первого и второго умножителей, выходы элементов И первой группы соединены со вторым входом элемента задержки.
При этом сумматор содержит сумматор по модулю два, входы которого являются третьим и четвертым входами сумматора соответственно, а выкЬды - подключены к первым входам элементов И, вторые входы которых являются первым и вторым входами сумматора соответственно, выходы элемен.тов И подключены соответственно к первому и второму входам элемента ИЛИ, выход которого является выходом сумматора.
На чертеже представлена блок-схема цифрового фильтра.
Схема содержит регистры 1 и 2 коэффициентов, регистр 3 отсчетов входного сигнала, блоки 4 и 5 умножения, регистр б сдвига (с обратной связью) две группы элементов И 7 и 8 . Блок 4 умножения содержит коммутаторы 9 и 10, элемент Равнозначность 11, блок 5 - коммутаторы 12 и 13 и элемент Равнозначность 14, кроме того, схема содержит сумматор 15, состоящий из элемента ИЛИ 16, двух элементов И17 и 18, сумматора 19 по модулю два, элемент 2С задержки на интервал диск1эетизации. Группа элементов И 7, подключенная входами к выходам регистра б сдвига, а выходами ко вторым входам коммутаторов 9 и 13 первые входы которых соединены с выходами регистров 2 и 3, составляют преобразователь двоичного числа регистров 2 и 3 в псевдослучайную последовательность. С аналогичными связями группа элементов И 8, коммутаторы 10 и 12, регистр 1 составляет преобразователь двоичного числа регистра 1 в псевдослучайную последовательность, Элемент Равнозначность 11 с входами, подключенными к выходам коммутаторов 9 и 10, выполняют роль умножителя в блоке 4 умножения. В блоке 5 умножения роль умножителя выполняет элемент Равнозначность 14, входы которого соединены с выходами коммутаторов 12 и 13. В сумматоре 15 элемент ИЛИ 16 подключен входами к выходам элементов И 17 и 18, первые входы которых соединены с выходами элементов Равнозначность 11 и 14, а вторые входы с прямым и инверсным выходами сумматора по модулю два, подключенного входами к выходам всех разрядов регистра б сдвига.
Цифровой фильтр работает следующим образом.
На выходах регистра 6 сдвига генерируются псевдослучайные последовательности, которые поступают на входы элементов И 7 и 8. Последовательности с выходов элементов И 7 и 8 поступают на первые входы коммутаторов ,12 и 13, ко вторым входам которых подключены выходы разрядов регистров 1,2,3. Последовательности с выходов коммутаторов 9,10 12 и 13 поступают на входы элементов 11 и 14, с выходов которых на первые рходы элементов И 17 и 18 . На вторые входы элементов И 17 и 18 подаются несовместные последовательности с прямого и инверсного выходов сумматора 19 по модулю два, причем эти последовательности некоррелированы
с последовательностями с выходов элементов Равнозначность 11 и 14. Формируемые на выходах элементов И 17 и 18 несовместные последовательности подаются на входы элемента ИЛИ 16. Последовательность с выхода элемента ИЛИ 16 представляет собой сумму двух чисел с весовым коэффициентом 1/2.
Данный цифровой фильтр выгодно отличается от известного тем, что уменьшает аппаратурные затраты при сохранении заданной точности.
Формула изобретения
и четвертыми входами первого и второго умножителей, выходы элементов И первой группы соединены со вторым входом элемента задержки.
входам элемента ИЛИ, выход которого является выходом сумматора.
Источники информации, принятые во внимание при экспертизе
Авторы
Даты
1981-05-15—Публикация
1979-05-17—Подача