Изобретение относится к вычисли- тельной технике и автоматике и может быть использовано при построении систем повышенной надежности. Известен распределитель импульсов содержащий дешифратор, разрядные ячей ки, каждая из которых содержит триггеры рз Однако этот распределитель ненадежен в работе, так как сбой хотя бы одного из триггеров приводит к нарушению его работоспособности. ;Йзвестен также многоканальный расп ределитель, содержащий в каждом кана.ле разряды, оостоящие из мажоритарного элемента и триггера С ЗНедостатвк этого распределителя невозможность формирования импульсов, длительность которых равна периоду следования тактовых импульсов. Цель изобретения - расширение функ циональных возможностей и повышение надежности. Поставленная цель достигается тем, что в многоканальный распределитель импульсов, содержащий в каждом канале разряды, состоящие из мажоритарного элемента и основного триггера, введены дешифратор и элемент ИЛИ, а Ъ каждый разряд - дополнительньА триггер, информационные входы которого соединены соответственно с единичным и нулевым выходами первого триггера, а счетный вход подключен к первой тактовой шине, причем информационный вход основного триггера каждого разряда соединен с выходом мажоритарного элемента и с соответствующим разряднъм входом дешифратора, общий вход которого подключен к выходу элемента ИЛИ, первый вход которого соединен с шиной источника питания, а второй - со второй тактовой шиной и счетным входом основного триггера первого разряда, при этом счетный :од основного триггера последующего разряда соединен с единичным выходом основного триггера предыдз его разряда, кроме того,единичный выход дополнительного триггера соединен с вы ходной разрядной шиной и первым входом мажоритарного элемента, другие входы которого подключены к соответствующим входным разрядным пгинам. На фиг.1 приведена функциональная схема одного из каналов распреде лителя; на фиг.2 - схема соединения трех каналов распределителя (для одного разряда). Многоканальный распределитель импульсов содержит разряды 1, содержащие мажоритарный элемент 2, триггеры 3 и 4, тактовые шины 5 и 6, входные разрядные шины 7 и 8, выходную разрядную шину 9, а также элемент ИЛИ-10, дешифратор 11, выполнен ный на элементах И, шину 12 источник питания и выходы 13-20 распределителя . Распределитель построен на базе 3-х разрядного двухступенчатого счет чика импульсов и линейного дешифрато ра. Каждый разряд счетчика состоит из 2-х последовательно соединенных триггеров 3 и 4. Для исправления сбоев триггеров 3 и 4, выходы тригге ра 4 в каждом из разрядов 1 мажорируются. Изменение состояния шрснего ряда счетчика (триггеров З) происходит по импульсу, действующему по шине 6, Перепись нового состояния счет чика в триггеры верхнего ряда (триггеров 4) происходит по импульсу, дей ствующему по шине 5. Устройство работает следующим образом. Распределитель можно использовать йак для формирования тактовых импуль сов, так и для формирования цикловых импульсов. В случае использования распределителя для формирования тактовых импульсов минус источника пита ния (низкий уровень потенциала) подключается к шине 12, в результате чего тактовые импульсы, действующие на шину 6, проходят на выход элемент ИЛИ 10. Эти импульсы проходят через элементы И дешифратора на соответ ствующие выходы 13-20 в зависимости от состояния разрядов 1. В случае использования распределителя для формирования цикловых импульсов плюс источника питания (вы,сокий уровень потенциала) подключается к шине 12, в результате чего на выходе элемента ИЛИ 10 устанавливается Постоянный (высокий) уровень потенциала вне зависимости от наличия на его втором входе тактовых им-г пульсов. Кроме того, для формирования нужной длительности цикловых импульсов на тактовую шину 6 подаются тактовые импульсы с соответствующих выходов 13-20 дешифратора 11, работающего в режиме формирователя тактовых импульсов. В результате на выходах 13-20 распределителя выделяются импульсы, длительность которых равна периоду следования тактовых импульсов. С данного распределителя импульсов в другие устройства (блоки) вычислительной системы, требующие для своей работы тактовые и цикловые, импульсы, выдаются мажорированные состояния разрядов счетчика. Это дает возможность сократить число связей между устройствами за счет построения в соответствующих устройствах только дешифраторов тактов и циклов. Технико-экономический эффект от применения предлагаемого распределителя заключается в его унификации за счет возможности использования его в качестве распределителя тактовых импульсов или распределителя цикловых импульсов. Использование предлагаемого распределителя в сложных системах позволяет сократить число связей между устройствами, требующих для своей работы тактовые и цикловые импульсы. Формула изобретения Многоканальный распределитель импульсов, содержащий в каждом канале разряды, состоящие из мажоритарного элемента и основного триггера, отличающийся тем, что, с целью расширения функциональных возможностей и повьшгения надежности, в него введены дешифратор и элемент ИЛИ, а в каждый разряд - дополнительный триггер, информационные входы которого соединены соответственно с единичным и нулевым выходами первого тригтгера, а счетный вход подключен к первой тактовой шине, причем информационный вход основного триггера каждого разряда соединен с выходом мажоритарного элемента и с соответствующим разрядным входом дешифратора, общий вход которого подключен к выходу элемента ИЛИ, первьй вход
которого соединен с шиной источника питания, а второй - со второй тактовой шиной и счетным входом основного триггера первого разряда, при этом счетный вход основного триггера последующего разряда соединен с единичным выходом основного триггера предьщущего разряда, кроме того единичньй выход дополнительного триггера соединен с выходной разрядной шиной и первым входом мажоритарного
элемента, другие входы которого подключены к соответствующим входным разрядным шинам.
Источники информации, принятые во внимание при экспертизе
1.Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств.М., Советское радио, 1975, с.274-275, рис.6-10.
2.Авторское свидетельство СССР
№ 596935, кл. G Об F 1/04, 17.04.74.
19 3D
Л
г
название | год | авторы | номер документа |
---|---|---|---|
Трехканальное резервированное устройство для приема и передачи информации | 1990 |
|
SU1758646A1 |
Устройство для управления очередностью обслуживания | 1987 |
|
SU1481765A2 |
Устройство цикловой синхронизации воспроизведения цифровой информации с носителя магнитной записи | 1989 |
|
SU1599895A1 |
Многоканальная система для анализа формы и регистрации аналоговых процессов | 1983 |
|
SU1149242A1 |
Устройство для сортировки двоичных чисел | 1982 |
|
SU1049900A1 |
Устройство для контроля многоканальных импульсных последовательностей | 1989 |
|
SU1732332A1 |
Многоканальный резервированный генератор | 1989 |
|
SU1699028A1 |
Мажоритарное устройство | 1984 |
|
SU1399905A1 |
Устройство для мажоритарного выбора асинхронных сигналов | 1984 |
|
SU1218503A1 |
Многоканальный распределитель тактовых импульсов | 1974 |
|
SU596935A1 |
Авторы
Даты
1981-06-15—Публикация
1979-09-14—Подача