(54) ЦИФРОВОЙ КОРРЕКТОР СИГНАЛОВ
название | год | авторы | номер документа |
---|---|---|---|
Устройство для адаптивной коррекции межсимвольных искажений | 1981 |
|
SU951725A1 |
Адаптивный корректор сигнала | 1978 |
|
SU794735A1 |
Цифровой адаптивный корректорСигНАлА | 1978 |
|
SU832733A1 |
Цифровой адаптивный корректор межсимвольной интерференции | 1982 |
|
SU1083374A1 |
Цифровой адаптивный корректор меж-СиМВОльНыХ иСКАжЕНий B СигНАлАХ дАН-НыХ | 1978 |
|
SU801269A1 |
Цифровой адаптивный корректор межсимвольных искажений в сигналах данных | 1979 |
|
SU921099A2 |
Корректор межсимвольных искажений | 1984 |
|
SU1220130A1 |
Адаптивный корректор межсимвольной интерференции | 1987 |
|
SU1540009A1 |
Цифровой корректор межсимвольных искажений дискретных сигналов | 1976 |
|
SU625308A1 |
Адаптивный корректор | 1987 |
|
SU1417197A1 |
1
Изобретение относится к электросвязи и может использоваться для коррекции межсимвольной интерференции в модулированных сигналах.
Известен цифровой корректор сигналов, содержащий аналого-цифровой преобразователь, выходы которого подключены к первым входам блока памяти и программного блока, причем первый выход последнего подключен .ко второму входу блока памяти, первым, входам блока памяти коэффициентов и арифметического блока, выход которого является выходом устройства, а второй вход через блок памяти коэффициентов пбдключен к вьйоду блока корреляции, второй выход блока памяти соединен с третьим входом арифметического блока, второй выход которого подключен к третьему входу блока памяти 1.
Однако у известного устройства наличие постоянной составляющей в сигнале на выходе корректора существенно снижает помехоустойчивость передачи.
Цель изобретения - повышение помехоустойчивости.
Для этого в известный цифровой корректор сигналов, содержащий аналого-цифровой преобразователь, выходы которого подключены к первым входам блока памяти и программного блока, первый выход последнего подключен ко второму входу блока памяти, первым входам блока памяти коэффициентов и арифметического блока, выход которого является выходом устройства, а второй вход через блок памяти коэффициентов подключен к выходу блока корреляции, второй выход блока памяти соединен с третьим входом арифметического блока, второй выход которого подключен к третьему входу блока памяти, введен блок управления. При этом выходы блока управления подключены к входам управления блока памяти, блока корреляции и программного блока соответственно. Первый выход последнего подключен к третьему входу блока корреляции, а второй выход - к входу блока управления.
На чертеже представлена структурная электрическая схема предложенного устройства.
20
Цифровой корректор сигналов содержит приемник 1, цифровой корректор 2, аналогоцифровой преобразователь 3, блок 4 памяти, программный блок 5, блок 6 корреляции, блок 7 памяти коэффициентов, арифметический блок 8 и блок 9 управления.
Устройство работает следующим образом.
Аналоговые сигналы с выходов демодуляторов приемника 1 поступают на аналого-цифровой преобразователь 3, где производятся стробирование этих сигналов в отсчетные моменты времени, запоминание и хранение амплитуд полученных напряжений выборок и преобразование этих напряжений в п-разрядные кодовые числа.
Преобразование производится так, что сначала преобразуется сигнал с выхода первого демодулятора o-i , а затем - сигнал с выхода второго демодулятора Л / приемника 1. В такой же очередности производится запись в блок 4 памяти двух п-разрядных чисел выборок, полученных в результате преобразования. В тот же блок с выхода арифметического блока 8 записываются данные о полярности сигналов aj и aj на выходах цифрового корректора 2 /Sgna - , Sgna/ / и сигналы Sgnlj и Sgnl,, отображающие знак от клонения откорректированных сигналов aJ и а от нормированного значения.
На основании анализа этих сигналов, выводимых из блока 4 памяти по командам программного блока 5, и в соответствии с выбранным алгоритмом работы цифрового корректора 2 в блоке 6 корреляции рырабатываются сигналы о направлении изменения коэффициента передачи соответствующего отвода корректора 2, которые в виде п-разрядных чисел хранятся в блоке 7 памяти коэффициентов. В каждом такте работы программного блока 5 из блоков 4 и 7 в блок умножения арифметического блока 8 поступают два п-разрядных кодовых чисела, соответствующие модулям и полярностям кодов коэффициента передачи и выборки для соответствующего отвода корректора 2.
При этом сначала в арифметический блок 8 nocTiyn aeT код выборки первого демодулятора aj , а затем - код выборки второго демодулятора а/ приемника 1 для умножения на один и тот же код коэффициента передачи регулятора. Полученные произведения двух пар чисел записываются по командам, поступающим из программного блока 5 в один из двух сумматоров арифметического блока 8 с целью сложения произведений раздельно для выборок сигнала с выходов двух демодуляторов.
В следующем такте работы программного блока 5 из блоков 4 и 7 на входы блока 8 будут поданы кодовые числа, соответствующие следующему отводу корректора 2. Полученные произведения алгебраически складываются в соответствующих сумматорах блока 8 с числами, хранящимися в
нем от предыдущего такта работы блока 5 для предществующего отвода корректора 2. Этот процесс будет продолжаться до тех пор, пока в сумматорах блока 8 не будут записаны суммы, полученные в результате
сложения произведений кодов выборки и коэффициентов передачи для всех отводов корректора 2.
В процессе настройки корректора 2 в блоке 7 записываются такие числа коэффициентов передачи для регуляторов отводов, при которых величина межсимвольных интервалов минимальна.
Таким образом, за счет введения блока управления в цифровой корректор компенсируется постоянная составляющая в сигналах, что повыщает помехоустойчивость передачи сигналов данных.
Формула изобретения
Цифровой корректор сигналов, содержащий аналого-цифровой преобразователь, выходы которого подключены к первым входам блока памяти и программного блока,
0 первый выход последнего подключен ко второму входу блока памяти, первым входом блока памяти коэффициентов и арифметического блока, выход которого является выходом устройства, а второй вход через блок памяти коэффициентов подключен к выходу блока корреляции, второй выход блока памяти соединен с третьим входом арифметического блока, второй выход которого подключен к третьему входу блока памяти, огличающийся тем, что, с целью повышения
0 помехоустойчивости, введен блок управления, при этом выходы блока управления подключены к входам управления блока памяти, блока корреляции и программного блока соответственно, первый выход последнего подключен к третьему входу блока корреляции, а второй выход - к входу блока управления.
Источники информации, принятые во внимание при экспертизе 1. Патент США № 3633105, кл. 325-42. 1970 (прототип).
Авторы
Даты
1981-09-07—Публикация
1979-03-14—Подача