(54) УСТРОЙСТВО КОНТРОЛЯ ДВОИЧНОГО СЧЕТЧИКА
1
Изобретение относится к контрольНС-измерительной и вычислительной технике и может быть использовано дЛя контроля двоичных счетчиков в процессе их массового производства.
Известны устройства контроля счетчика, содержащие схемы совпадения, элемент задержки, триггеры fl.
Недостатком таких устройств является большое время контроля, величина которого определяется разрядностью счетчика. ,.
Наиболее близким по технической сущности к изобретению является уст ройство контроля счетчика, содержащее триггеры, элементы И , ИЛИ, элементы задержки и элементарные счетчики .2 1.
Недостатком этого устройства являетря большое время, затрачиваемое на контроль.
Цель изобретения - уменьшение времени контроля.
Эта цель достигается тем, что устройство для контроля двоичного с етчика, содержащее элемент задержки, входом соединенный со счетным входом контролируемого счетчика, и элемент И, введены дешифратор, блок вентилей и регистр, причем выходы блока
вентилей соединены с соответствующими установочными входами контролируемого счетчика, управлг-ющие входы блока вентилей соединены с соответствующими выходами разрядов регистра, вторые входы блока вентилей соединены с выходом элемента задержки вход которого соединен с клеммой Контроль устройства и управляющим
to входом регистра, другой вход которого соединен с входной клеммой устройства, выход каждого разряда контролируемого счетчика соединен с входом каждого разряда дешифратора, выход каждого разряда дешифратора соединен с соответствующим входом элемента И.
На чертеже представлена функциональная схема устройства.
20
Устройство содержит элемент 1 задержки, элемент И 2, контролируемый счетчик 3, дешифратор 4, блок 5 вентилей, регистр 6.
Устройство работает следующим
25 образом.
В исходном состоянии во всех разрядах счетчика 3, элементах памяти дешифратора 4, регистра 6 устанавлива ется О (цепи установки в О на
30 чертеже не показаны), После поступлеия на счетный вход счетчика 3 и управяющий вход регистра 6 первого имульса контроля на выходах счетчика 3 появляется равновесный код 000.,, 001 с одной единицей в младшем разяде. С выходов счетчика 3 образованный код поступает на входы дешифатора 4. Если на вход дешифратора 4 поступает контролируемый код с одной единицей, на соответствующей выходной шине (в данном случае на шине, связанной с младшим разрядом дешифатора 4 появляется сигнал, фиксиуемый соответствующим элементом амяти.
Одновременно с формированием кода в счетчике 3 по приходу первого имульса контроля происходит формирование установочного кода в регистре 6. Сформированный код 000...001 поступает на входы блока 5 вентилей но на его выходы не проходят, так как по вторым входам блок 5 вентилей закрыт. I
Первый импульс контроля поступает также и на вход элемента 1 задержки, на выход которого он поступает до прихода второго импульса контроля.;. Задержанный импульс контроля открывает по вторым входам блок 5 вентилей, и код 000...001, записанный в регистре 6 переписывается в счетчик 3, подтверждая его состояние.
Под действием второго импульса контроля на выходе счетчика 3 вновь появляется равновесный код с одной единицей, но указанная единица уже сдвинута на один разряд в сторону старших разрядов счетчика. Образованный код (000...010 также является равновесным и дешифрируется дешифратором 4, в результате чего на его втором выходе появляется сигнал, зафиксированнЕлй соответствующим этому выходу элементом памяти. Следовательно, после поступления первых двух импульсов контроля два элемента па- „ мяти находятся в единичном состоянии.
В сдвигающем регистре 6 по описанному алгоритму вторым импульсом контроля устанавливается следующий текущий код 000...011, который вторым импульсом контроля, задержанным элементом 1 Зсщержки, через блок 5 вентилей устанавливается в с етч;ике 3.
Записанный в счетчик 3 текущий установившийся код 000...011 не дешифрируется дешифратором 4, так как находится в области запрещенных комбинаций.
С приходом третьего импульса контроля, поступающего на счетный вход счетчика 3, происходит перенос единицы в третий разряд и на его выходах формируется равновесный код с 1 в третьем разряде 00...0100.
На соответствующем выходе дешифратора 4 появляется сигнал, зафиксированный элементом памяти.
Под воздействием следующего;j-го импульса контроля описанный процесс 5 контроля повторяется, т.е. на выходе дешифратора 4 результатов контроля контролируется равновесный код, зафиксированный соответствующим элементом памяти, а в паузе между
o {j + 1)-M импульсом контроля в счетчике 3 устанавливается код, |У которого количество рядом расположенных единиц равно порядковому номеру j-ro импульса контроля.
При отсутствии дефектов в контролируемом счетчике к концу контроля все элементы памяти должны находиться в единичном состоянии, в результате чего на выходе элемента И появляется импульс, свидетельствующий о правильной работе счетчика и об окон. чании его контроля.
Из изложенного следует, что для контроля п-разрядного счетчика с помощью предлагаемого устройства
5 контроля требуется подать на его вход только (п+1) счетных импульсов что существенно уменьшает время контроля счетчика.
Формула изобретения
Устройство контроля двоичного счетчика, содержащее элемент задержки, входом соединенный со счетным входом контролируемого счетчика, и элемент И, отличающееся тем, что, с целью уменьшения времени контроля, в него введены дешифратор блок вентилей и регистр, причем выходы блока вентилей соединены с соответствующими установочными входами контролируемого счетчика, управляющие входы блока вентилей соединены с соответствующи ли выходами разрядов
регистра, вторые входы блока вентилей соединены с выходом элемента задержки, вход которого соединен с входной клеммой Контроль устройства и управляющим входом регистра,
другой вход которого соединен с входной клеммой устройства, выход каждого разряда контролируемого счетчика соединен со входом каждого разряда дешифратора, выход каждого разряда дешифратора соединен с соответствующим входом элемента И.
Источники информации, принятые во внимание при экспертизе
1. Авторское свидетельство СССР № 392502, кл. J Об F 11/00, 1971.
2. Авторское свидетельство СССР № 451198, кя. Н 03 К 21/34, 1975 (прототип).
название | год | авторы | номер документа |
---|---|---|---|
Устройство для контроля цифровых объектов | 1982 |
|
SU1072048A1 |
КАРДИОМОНИТОР КВАНТИЛЬНЫЙ | 1994 |
|
RU2107455C1 |
Устройство для функционально-параметрического контроля логических элементов | 1982 |
|
SU1140065A1 |
Устройство для контроля распределителя | 1982 |
|
SU1057960A1 |
Устройство для автоматического контроля генератора случайных чисел | 1982 |
|
SU1038942A1 |
Пересчетное устройство | 1980 |
|
SU921093A1 |
Устройство задержки сигналов | 1984 |
|
SU1215166A1 |
Устройство для опроса информационных каналов | 1982 |
|
SU1062677A1 |
Устройство для контроля дефектов фотошаблона | 1989 |
|
SU1698712A1 |
Устройство для контроля последовательностей сигналов | 1989 |
|
SU1654826A1 |
Авторы
Даты
1981-09-15—Публикация
1979-12-20—Подача