(5) АДРЕСНО-ВРЕМЕННОЕ УСТРОЙСТВО КОММУТАЦИИ
название | год | авторы | номер документа |
---|---|---|---|
Синхронное адресно-временное устройство коммутации | 1982 |
|
SU1058079A1 |
Запоминающее устройство | 1981 |
|
SU982085A1 |
Устройство неординарной разовой коммутации | 1981 |
|
SU1001469A1 |
Коммутационное устройство | 1990 |
|
SU1730635A1 |
Микропрограммное устройство управления | 1983 |
|
SU1108448A1 |
Многоканальный временной коммутатор | 1988 |
|
SU1647922A1 |
Устройство для управления многоканальной измерительной системой | 1983 |
|
SU1149255A1 |
Устройство коммутации | 1980 |
|
SU894866A1 |
Коммутатор уплотненных каналов связи | 1982 |
|
SU1072263A1 |
УСТРОЙСТВО ДЛЯ ОТСЛЕЖИВАНИЯ КОНТУРОВ ДВУМЕРНЫХ ОБЪЕКТОВ | 1996 |
|
RU2104580C1 |
1
Изобретение относится к технике связи и может использоваться в вычислительных системах с перестраиваемой структурой, а также на центральных узлах коммутации цифровых систем связи.
Известно адресно-Временное устройство коммутации, содержащее блок памяти, управляющий вход которого соединен с управляющим входом счетчика, выход которого через дешифратор адреса подключен к соотвутствующим входам блока уплотнения, выход которого подключен к информационному входу адресного блока l..
Однако известное адресно-временное устройство имеет низкое быстродействие.
Цель изобретения - повышение бы- стродействия.
Для достижения указанной цели в адресно-временное устройство коммутации, содержащее блок памяти, управляющий вход которого соединен
С управляющим входом счетчика, выход которого через дешифратор адреса подключен к соответствующим входам блока уплотнения, выход которого подключен к информационному входу адресного блока, введены блок сравнения и блок дешифраторов, при этом первые информационные выходы блока памяти через блок дешифраторов подключены к соответствующим первым адресным входам адресного блока,вторые адресные входы которого соединены с соответствующими выходами блока сравнения, объединенные первые входы которого соединены с выходом счетчика, вторые информационные выхо ды блока памяти подключены к соответствующим вторым входом блока, сравнения.
На чертеже представлена структурная электрическая схема предлагаемого устройства.
Адресно-временное устройство коммутации содержит блок 1 памяти, сос Т2Я1ДИЙ из Eoq m f - разрядных фегистров 2f-2)tM logj mji разрядных регистро счетчик Ц, дешифратор 5 адреса , блок 6 дешифраторов, состоящий из N дешифраторов 71-7. блок 8 срав нения, состоящий из N узлов сравнения блок 10 уплотнения, состоящий из элемента ИЛИ 11 и элементо И 12 -12тг., адресный блок 13, состоя щий из N логических элементов каждый из которых содержит элементы И 15ц-15гтцИ элемент ИЛИ 1б. Устройство работает следующим образом. Так как идентификация какого-либо входа блока 10 выполняется адресом группы Ai.1 (а.-1 .mz) и адресом входа в группе А ( 1 ,гп, ), то в блок 1 памяти в регистры и вв дятся соответствующие адреса А,,и А LI задающие программу соединения информационных выходов и входов устройства, где N - число выходов, а m - число входов. После ввода программы коммутации в блок 1 памяти через соответствующие выходы в счетчик k вводится начальный адрес и производится естественная циклическая адресация групп входов блока 10 с помощью блока 6 дешифраторов и блока 10 уплотнения. В каждом цикле содержимое счетчика Ц сравнивается в блоке 8 сравнения со значениями адресов групп входов А . При совпадении адресов на выходах соответствующих узлов сравнения -9 формируются сигналы, поступающие на входы элементов И которые пропускают информацию с выходов блока 10 уплотнения на .соответствующие выходы устройства при наличии сигналов дешифраторов 7А -7п определяемых адресами А,, хранящимися в регистрах 2,-2„ . Таким образом, ввод блока сравнения,.блока дешифраторов и наличие их связей с другими блоками устройства ВЫГОДНО отличает по быстродействию предлагаемое устройство от известного. Время распределения информации в известном устройстве Т mt, время передачи слова информагде t ции со входа на выход устройства . В предложенном устройстве Тг т Так как m m m л, Формула изобретения Адресно-временное устройство коммутации, содержащее блок памяти, управляющий вход которого соединен с управляющим входом счетчика,- выход которого через дешифратор адреса подключен к соответствующим входам блока уплотнения, выход которого подключен к информационному входу адресного блока, отличающееся тем, что, с целью повышения быстродействия, введены блок сравнения и блок дешифраторов, при этом первые информационные выходы блока памяти через блок дешифраторов подключены к соответствующим первым адресным входам адресного блока, вторые адресные входы которого соединены с соответствующими выходами блока сравнения, объединенные первые входы которого соединены с выходом счетчика, вторые информационные выходы блока памяти подключены к соответствующим вторым входам блока сравнения. Источники информации, принятые во внимание при экспертизе 1. Авторское свидетельство СССР, по заявке (f 2710889/18-09, кл. Н 04/3/00, 12.07.79 (прототип).
Авторы
Даты
1982-05-07—Публикация
1980-08-28—Подача