Генератор ступенчатого напряжения Советский патент 1982 года по МПК H03K4/02 

Описание патента на изобретение SU936404A2

(54) ГЕНЕРАТОР СТУПЕНЧАТОГО НАПРЯЖЕНИЯ

Похожие патенты SU936404A2

название год авторы номер документа
Программируемая многоканальная система имитации объекта 1987
  • Борисова Виктория Борисовна
  • Маковей Николай Иванович
  • Романенко Роман Алексеевич
SU1522250A1
Управляемый генератор ступенчатого напряжения 1980
  • Гибадуллин Асхат Абдриевич
SU953705A1
Функциональный аналого-цифровой преобразователь 1985
  • Калинин Геннадий Александрович
  • Браилко Леонид Александрович
  • Гурко Владимир Николаевич
  • Огороднейчук Иван Филиппович
  • Чистюхин Александр Анисимович
SU1260979A1
Функциональный генератор напряжения ступенчатой формы 1977
  • Алексеев Владимир Александрович
  • Калядин Николай Иванович
  • Чувашов Эдуард Лаврентьевич
SU622113A1
Устройство для определения функций плотности вероятностей 1984
  • Сырецкий Геннадий Александрович
SU1363253A1
Устройство для определения среднего значения выборочного размаха 1984
  • Сырецкий Геннадий Александрович
SU1363252A1
Светолучевой осциллограф 1984
  • Арховский Валентин Феликсович
  • Холомьев Алексей Федорович
  • Шумачева Татьяна Валентиновна
SU1318918A1
Устройство для вычисления массы нефти и нефтепродуктов в резервуарах 1983
  • Алиев Тофик Мамедович
  • Дамиров Джангир Исрафил Оглы
  • Исмайлов Халил Аббас Оглы
  • Летов Тимофей Александрович
  • Тер-Хачатуров Аркадий Амбарцумович
  • Агадов Фархад Дадашевич
SU1117653A1
Устройство для определения автокорреляционной функции 1984
  • Сырецкий Геннадий Александрович
SU1363254A1
Многоканальный функциональный генератор 1984
  • Стерлин Андрей Яковлевич
  • Орехов Сергей Алексеевич
  • Подборонов Борис Петрович
  • Мушкетов Виталий Кириллович
SU1191922A1

Реферат патента 1982 года Генератор ступенчатого напряжения

Формула изобретения SU 936 404 A2

Изобретение относится к импульсной технике и может быть использовано например, в CHCTaMak автоматического регулирования. По основному авт. св. № 687571 известен генератор ступенчатого напряжения, содержащий цифро-аналоговый преобразователь, триггер, счетчик имрульсов, коммутатор, выходы счетчика импульсов соединены с вход ми коммутатора, выходы которого сое динены с входами цифро-аналогового преобразователя, а. выход старшего разряда счетчика импульсов соединен с входом триггера, выход которого соединен с управлянмцим входом коммутатора tl3. Недостатком устройства является ограниченность диапазона функций фо мируемого напряжения. Целью изобретения является расши рение диапазона функций формируемого напряжения. Поставленная цель достигается тем, что в генератор ступенчатого напряжения, содержащий цифро-аналоговый преобразователь, триггер, счетчик импульсов, коммутатор, выходы счетчика импульсов соединены с входами коммутатора, выходы которого соединены с входами цифро-аналогового преобразователя, а выход старшего разряда счетчика импульсов соединен с входом триггера, выход которого соединен с управляющим входом коммутатора, введены делитель частоты, включенный между вхоДной шиной устройства и входом счетчика импульсов, блок синхронизации, выход которого подключен к входу синхронизации цифро-аналогового преобразователя, входы которого подключены к соответствующим управляющим входам блока синхронизации, счетный вход которого подключен к входу делителя частоты, а синхронизирующий вход - к выходу делителя частоты. На фиг, 1 приведена структурная схемам на фиг. 2 эпюры напряжений поясняклдяе работу схемы. Устройство содержит цифро-аналоговый преобразоватень I, счетчик 2 импульсов, триггер 3, коммутатор 4, блок 5 синхронизации, делитель 6 частоты. Устройство работает следующим об разом. Поступающая на вход п-разрядного счетчика 2 импульсная последователь нЪсть (фиг. 26) после делителя 6 ча стоты преобразуется им в прямой и обратный коды количества поступивши импульсов. Коммутатор 4 в зависимости от состояния триггера 3 управ ления подключает к,цифро-аналоговом преобразователю 1 прямые (инверсные выходы счетчика 2. На счетный вход блока 5 синхрони зации поступает импульсная последовательность (фиг. 2а). Синхронно с этим, , сформированные путем деления частоты входной импульсной последовательности 1фиг. 2 поступают на вход синхронизации блока 5 синхронизации. В момент поступления i-го импульса на вход син ронизации блока 5 синхронизации и на вход счетчика 2, с выхода коммутатора А поступает прямой (инверсный) код на управляющие входы блока 5 синхронизации и цифро-аналогового преобразователя 1, соответствующий записи i-ro импульса в счетчике 2. При этом блок 5 синхронизации форми рует импульс запуска, задержанный относительно nepej Hero фронта i-ro синхро-импульса, поступающий с выхо блока 5 синхронизации на вход синхронизации цифро-аналогового преобразователя 1. Величина задержки t(фиг. 2в) определяется кодом записи i-ro импульса, поступающего с выхода коммутатора 4, Код записи i-io импульса управляет динамической памятью блока синхронизации, с помощью которой в блоке синхронизации с поступлением i-ro синхронизирующего импульса разрешается счет коли чества опорных импульсов,-поступаю1ПЛХ на счетный вход блока 5 синхронизации и разрешается сравнение фор мируемого текущего кода количества опорных импульсов с кодом, формируeNfciM.динамической памятью блока син ронизации, в момент сравнения котор с выхода блока 5 синхронизации пост пает на вход синхронизации цифроаналогового преобразователя 1 импульс запуска. При поступлении на вход синхронизации цифро-аналогового преобразователя 1., функционирующего в ждущем режиме, импульса запуска, нл его выходе формируется i-я ступень восходящей (нисходящей) яетви напряжения. Длительность ступени определяется моментом поступления (i4-1)-ro импульса на вход синхронизации цифро-аналогового преобразователя 1, Таким образом введение делителя 6 частоты и блока 5 синхронизации, в котором информация о величине сдвига импульса запуска, поступающего на вход синхрО1Шзации цифро-аналогового преобразователя относительно переднего фронта синхроимпульса, поступающего на вход синхронизации блока 5 си1гхронизации, может закладываться в динамическую память блока 5 , которая позволяет управлять длительностью формируемых ступенек восходящей (нисходящей ) ветви сигнала.Это, в свою очередь, открьшает возможность формирования ступенчатого Сигнала с огибающей, изменяющейся во времени по требуемому закону (отрезки экспоненты, семейства отрезков парабол, семейство отрезков гипербол и т.д.) . При этом динамическая память блока 5 синхронизации может быть выполнена как с использованием регистров памяти при задании информации о величине задержки импульса запуска относительно синхроимпульса с помощью таблиц, так и в соответствии (при известных соотношениях изменения , о тельности ступенек) логическому закоьсу изменения задержки импульсов запуска логической схемой и блока 5. Формула изобретения Генератор ступенчатого напряжения, по авт. св. № 687571. отличающийся тем, что, с целью расширения диапазона функций формируемого напряжения, в него введены делитель частоты, вкпюченный между входной шиной устройства и входом счетчика импульсов, блок синхронизации, выход которого подключен к входу синхронизации цифро-аналогового преобразователя, входы которого подключены к соЬтветствующим управляющим входам блока синхронизации, счетный вход которого подключен к входу делителя частоты, а синхронизирующий вход - к выходу делителя частоты.

Источники )ормации, принятые во внимание при экспертизе

1. Авторское св1одстельство СССР № 687571, кл. И 03 К 4/02, 20.01.77. nill Mini тип Mill НИМИ НИМИ I МП ММ

SU 936 404 A2

Авторы

Кошечкин Валерий Алексеевич

Даты

1982-06-15Публикация

1980-10-31Подача