(5) УСТРОЙСТВО ДЛЯ АМПЛИТУДНОГО АНАЛИЗА ИМПУЛЬСОВ
название | год | авторы | номер документа |
---|---|---|---|
Амплитудный дифференциальный дискриминатор | 1978 |
|
SU765780A1 |
ТЕЛЕВИЗИОННАЯ СИСТЕМА ВЫСОКОГО РАЗРЕШЕНИЯ | 1996 |
|
RU2127961C1 |
РАДИОЛОКАЦИОННАЯ СТАНЦИЯ | 1993 |
|
RU2037842C1 |
УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ РАДИОТЕЛЕМЕТРИЧЕСКИХ СИГНАЛОВ | 1994 |
|
RU2126139C1 |
Устройство для контроля видеосигнала | 1982 |
|
SU1069190A1 |
Цифроаналоговый генератор телевизионного сигнала | 1989 |
|
SU1654978A1 |
УСТРОЙСТВО ЗАПИСИ-ВОСПРОИЗВЕДЕНИЯ ЦИФРОВОЙ ИНФОРМАЦИИ | 1992 |
|
RU2039382C1 |
Устройство для регистрации информации | 1985 |
|
SU1304170A1 |
Способ записи - воспроизведения цифровой информации и устройство для его осуществления | 1990 |
|
SU1721630A1 |
СЕЛЕКТИВНОЕ УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ОДНОФАЗНЫХ ЗАМЫКАНИЙ В КАБЕЛЬНЫХ ЛИНИЯХ | 2006 |
|
RU2316010C1 |
1
Изобретение относится к электроизмерительной технике и предназначено для использования в амплитудных анализаторах, обеспечивающих, в частности, отбор импульсов по амплитуде с детектора ядерных излучений.
Известно устройство для измерения импульсных сигналов, содержащее первичный электрический преобразователь, выход которого через фильтр нижних ,Q частот и многоотводную линию задержки подключен к аналого-цифровому пре- образователю, блок вычисления конечных разностей, входы которого соединены с отводами линии задержки, а ход - с входом блока вычисления дисперсий конечных разностей и с одним из входов блока запуска, усилитель, установленный между выходом блока вычисления дисперсий конечных разнос- 20 тей и другим входом блока запуска, формирователь фиксированного временного интервала, вход которого подключен к выходу блока запуска, а выход к входу блока управления, блок памяти информации, информационный вход которого соединен с выходом аналогоцифрового преобразователя, а управляющий вход - с выходом блока управления 1 }.
Известное устройство позволяет осуществлять воспроизведение общей формы импульсного сигнала, в том числе и его амплитуды. Однако использование для подобного воспроизведения значительного дискретных отсчетов сигнала предопределяет крайне низкое быстродействие подобного устройства. Еще один его недостаток связан с весьма ограниченной областью практического применения.
Наиболее близким техническим решением является устройство для амплитудного анализа импульсов, содержащее компаратор, первый вход которого соединен с входной шиной, а второй и третий входы - с выходами основного и дополнительного преобразователей код-аналог, блок управления, запускающий вход которого подключен к входной шине, переключающий вход- к выходу компаратора, а синхронизирующий вход - к шине синхроимпульсов, регистр адреса, вход которого соединен с выходом блока управления, а одна из групп выходов - с входами основного преобрёзователя код-аналог, дополнительный регистр, выход которого под ключен к входу дополнительного преобразователя код-аналог, сумматор, входы которого соединены с другой группой выходов регистра адреса и выходом масштабирующего блока, связанного с генератором импульсов, а выход - с входом блока памяти информа 2. ..... Недостатки указанного устройства связаны с существенной инерционностью измерения и неприемлемыми в ряде случаев погрешностями контроля. Цель изобретения - повышение быстродействия и точности измерительного устройства. Поставленная цель достигается тем что в устройство для амплитудного анализа импульсов, содержащее компаратор, первый вход которого соединен с входной шиной, а второй и третий входы - с выходами основного и дополнительного преобразователей код-аналог, блок управления, запускающий вход которого подключен к входной шине, переключающий вход - к выходу ком паратора, а синхронизирующий вход - к шине синхроимпульсов, регистр адреса вход которого соединен с выходом блока управления , дополуительный регист( выход которого подключен к входу дополнительного преобразователя коданалог, сумматор и блок памяти информации, введены блок памяти пороговых выборюк, триггер группирования и блок совпадения, причем адресные входы бло ка памяти пороговых выборок и блока памяти информации соединены с информационными выходами регистра адреса, вход триггера группирования подключен к управляющему выходу регистра адре са, один из выходов - к управляющему входу блока памяти пороговых выборок а другой выход - к первому входу блока совпадения, второй вход блока сов дения соединен с выходом компаратора третий вход - с шиной синхроимпульсов, а выход - с входом дополнительного регистра и счетным входом блока памяти информации, один из входов сумматора подключен к выходу блока памяти пороговых выборок, другой вход к выходу дополнительного регистра, а выход - к входу основного преобразователя код-аналог. На чертеже представлена функциональная схема предложенного устройства для амплитудного анализа импульсов. 8 устройство входят компаратор 1, связанный с входной шиной 2, блок 3 управления, основной и дополнительный 5 преобразователи код-аналог, регистр 6 адреса, дополнительный регистр 7, блок 8 памяти пороговых выборок, блок 9 памяти информации, сумматор 10, триггер 11 группирования, блок 12 совпадения, связанный, как и блок 3 управления, с шиной 13 синхроимпульсов. Устройство работает следующим образом. До начала анализа первого импульса в дополнительном регистре 7 запкЬан О, сигнал на входе дополнитель ного преобразователя код-аналог имеет начальное значение. Перед анализом каждого входного импульса триггер 11 ,-руппирования находится в таком состоянии, что запирает блок 12 совпадения и выбирает ту часть памяти в блоке 8 памяти пороговых выборок, в которой записаны верхние пороги всех цифровых окон. При появлении анализируемого импульса на входной шине 2 запускается блок 3 управления, который с частотой синхроимпульсов опрашивает регистр 6 адреса. Последний управляет выборкой чисел из блока 8 памяти пороговых выборок. Вначале за каждый такт опроса регистр 6 адреса выбирает из блока 8 цифровой код верхнего порога одного из цифровых окон, который появляется на соответствующем входе сумматора 10. При этом на выходе сумматора 10 имеет место тот же код, поскольку на другом его входе присутстсоответствующий О, вует код. санному в дополнительном регистре 7На выходе основного преобразователя код-аналог k появляется сигнал, соответствующий этому коду. На компараторе 1 происходит его сравнение с входным сигналом. Если входной сигнал превышает верхний порог цифрового окна, то на выходе компаратора 1 формируется сигнал, разрешающий переключение блока 3 управления и запоминание в регистре 6 адреса следующего цифрового окна. Этот же сигнал по со ответствукхдему входу подготавливает отпиранию блок 12 совпадения. Однако по второму .входу блок 12 совпадения закрыт сигналом с триггера 11. На вы ходе блока 8 памяти пороговых выборок появляется код верхнего порога этого окна и соответственно меняется сигнал на выходе преобразователя код-аналог . Далее опять происходит его сравнение с входным сигналом на компараторе 1. Цикл повторяется до тех пор, пока не будет выбран соответствуюи ий анализируемому импульсу ближайший верхний порог. Тогда на выходе компарато ра 1 появляется сигнал запрета, кото рый запирает по соответствующему вхо ду блок 12 совпадения. На управляюще выходе регистра 6 адреса появляется сигнал, перебрасывающий триггер 11. Последний выбирает теперь в блоке-8 памяти пороговых выборок нижние поро ги цифровых окон и подготавливает к отпиранию блок 12 совпадения по своему входу. В следующем цикле происходит выбо нижних порогов цифровых окон таким ж образом,как и в первом случае. На компарадоре I сравнивается сиг нал с выхода основного преобразователя код-ана/ior Ц с входным импульсом. Если входной импульс превышает нижний порог, т.е. не соответствует выбранному окну, то на выходе компаратора 1 появляется сигнал разрешения, отпирающий блок 12 совпадения. Синхроимпульс проходит на счетный вход блока 9 памяти информации и записывается в канале, соответствующем выбранному дифференциальному цифровому окну. Импульс с выхода блока 12 совпадения поступает на счетный вход дополнительного регистра 7 и переключает его. На выходе дополнительного преобразователя код-аналог 5 появляется сигнал, соответствующий записанному в дополнительном регистре 7 коду. Этот сигнал вычитается из сигнала на выходе основного преобразователя код-аналог . Цифровой сигнал с выхода дополнительного регистра 7 складывается с сигналом выбранного цифрового порога с выхода блока 8 памяти пороговых выборок. На выходе основного преобразователя коданалог 1 появляется сигнал, соответствующий их сумме. На компараторе 1 сигналы с основного Ц и дополнительного 5 преобразователей код-аналог вычитаются. Результирующий эффективный сигнал соответствует коду выбранного цифрового порога. При этом происходит сдвиг шкалы устройства при работе с цифровыми окнами. Следующие циклы анализа происходят аналогично. После очередного анализа в дЬполнительный регистр 6 записывается единица, за счет чего происходит очередной сдвиг шкалы. Таким образом, предложенное устройство позволяет непосредственно на- капливать информацию в блоке паияти информации при выбранных цифровых дифференциальных окнах, что положительно сказывается на быстродействии устройства. Сдвиг шкалы обеспечивает высокую дифференциальную линейность задания цифровых окон, что, в свою очередь, обусловливает повышенную точность анализа. Формула изобретения Устройство для амплитудного анализа импульсов, содержащее компаратор, первый вход которого соединен с входной им ной, а второй и третий входы с выходами основного и дополнительного преобразователей код-аналог, блок управления, запускающий вход которого подключен к входной шине, переключающий вход - к выходу компаратора, а синхронизирующий вход - к шине Синхроимпульсов, регистр адреса, вход которого соединен с выходом блокд управления, дополнительный регистр, выход которого подключен к входу дополнительного преобразователя код-аналог, сумматор и блок памяти информации, отли чающееся тем, что, с целью повышения быстродействия и точности, в него введены блок памяти пороговых выборок, триггер группирования и блок совпадения, причем адресные входы блока памяти пороговых выборок и блока памяти информации соединены с информационными выходами регистра адреса, вход триггера группирования подключен к управляющему выходу регистра адреса, один из выходов - к управляющему входу блока памяти пороговых выборок, а другой выход - к первому входу блока совпадения, второй вход блока совпадения
соединен с выходом компаратора, третии вход - с шиной синхроимпульсов, а выход - с входом дополнительного регистра и сметным входом блока памяти информации, один из входов сумматора подключен к выходу блока памяти пороговых выборок, другой вход к выходу дополнительного регистра, а выход - к входу основного преобразователя код-аналог.
Источники информации, принятые во внимание при экспертизе
CwMXp
Авторы
Даты
1982-06-23—Публикация
1980-12-22—Подача