Устройство для контроля и диагностики гибридных блоков Советский патент 1982 года по МПК G06F11/30 G01R31/28 

Описание патента на изобретение SU957212A1

(5ч) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ И ДИАГНОСТИКИ ГИБРИДНЫХ БЛОКОВ

Похожие патенты SU957212A1

название год авторы номер документа
Устройство для контроля и диагностики дискретных объектов 1983
  • Павлов Владимир Николаевич
  • Смилга Янис Янович
  • Ахмеров Валериан Ишмуратович
  • Видениекс Петр Оскарович
  • Бондарева Елена Константиновна
  • Алкснис Ритварс Иварович
SU1109756A1
Устройство и способ гибридного сканирования радиоэлектронной аппаратуры 2020
  • Лосич Виктор Андреевич
RU2781091C2
Устройство для тестового контроля цифровых блоков 1986
  • Чернышев Владимир Александрович
  • Рябцев Владимир Григорьевич
  • Борисенко Алексей Алексеевич
SU1345199A2
Устройство для диагностирования цифровых систем 1980
  • Курт-Умеров Виталий Османович
  • Сахно Анатолий Иванович
SU955075A1
Устройство для контроля логических схем 1981
  • Дракова Мария Вениаминовна
  • Киселев Виктор Иванович
  • Королев Михаил Иванович
  • Русанов Александр Петрович
  • Хайдаров Амирджан Джалилович
SU1013956A2
Устройство для непрерывного диагностирования линейных динамических систем 1988
  • Тарашкевич Станислав Степанович
  • Соловьев Владимир Михайлович
  • Шаповал Владимир Борисович
  • Воронов Юрий Константинович
  • Голиков Геннадий Иванович
  • Огеенко Анатолий Анатольевич
SU1624454A1
Устройство для диагностики логических блоков 1983
  • Минасян Гагик Енгибарович
  • Торосян Тигран Сурикович
  • Мкртумян Игорь Борисович
  • Терзян Оник Артемович
  • Чахоян Леонид Микаелович
  • Кучукян Арман Такворович
SU1095182A1
Устройство для тестового диагностирования логических блоков 1976
  • Богданов Николай Евгеньевич
  • Пекелис Виктор Григорьевич
  • Старовойтов Алексей Яковлевич
  • Кондратеня Григорий Николаевич
SU661552A1
Устройство для диагностирования логических узлов 1979
  • Баранов Игорь Алексеевич
  • Веревкин Александр Юрьевич
SU892447A1
Устройство для диагностирования дискретных блоков 1986
  • Тяжев Валентин Тимофеевич
SU1520516A1

Иллюстрации к изобретению SU 957 212 A1

Реферат патента 1982 года Устройство для контроля и диагностики гибридных блоков

Формула изобретения SU 957 212 A1

Изобретение относится к вычислительной технике и может найти примеигнме при контроле гибридных типовых элементов замены ЭВМ и квазиэлектронных АТС.

Известно устройство для контроля радиоэлектронных объектов, содержащэе блок управления, блок измерения, два коммутатора, блок генераторов стимулирующих воздействий, две памяти, блок индикации, блок ввода, б.;с,к сравнения Г1 .1.

Недостатком известного устройства являЭ ся ограниченные функциональные зозможности.

Наиболее близким к предлагаемому яспяется устройстао для тестового дкагмостирования гибридных блоков, содержащее блок управления и синхронизации, три блока сравнения, два коммутатора, память воздействий и реакций, блок эталонных сигналов, пг;Ь.ять номеров контактов, память ошибочных тестов, компаратор, регистр

задания параметров, счетчик, элемент ИЛИ, блок индикации 2.

Однако это устройство характеризуется недостаточной достоверностью и эффективностью использования.

Цель изобретения - повышение достоверности и коэффициента использования оборудования.

Поставленная цель достигается тем, что в устройство для контроля и диагностики гибридных блоков, содержащее блок управления и синхронизации, соединенный двусторонней связью с первым коммутатором, выход которого соединен с первыми входами памяти

15 воздействий и реакций, первого блока сравнения, регистра задания параметров и счетчика, выход которого соединен с первым входом памяти ошибочных тестов, выход которогой соединен с

20 первым входом блока индикации, выход блока управления и синхронизации соединен с вторыми входами памяти воздействий и реакций, счетчика, регист39pa задания параметров, блока индикации, первого блока сравнения и первыми входами памяти номеров контактов и второго блока сравнения, выход которого соединен с первым вхо дом элемента ИЛИ, выход которого соединен с первым входом блока управления и синхронизации, выход памяти воздействий и реакций соединен с третьим входом блока индикации, с первым входом третьего блокасравнения и с входом второго коммутатора первый выход которого соединен с вхо дом контролируемого объекта, выход Которого соединен с первым входом компаратора, второй вход которого со единен с выходом блока эталонных сигналов, выход компаратора соединен с вторым входом третьего блока сравнения, выход которого соединен с третьим входом первого блока сравнения и вторыми входами элемента ИЛИ и памяти номеров контактов, выход.которой соединен с четвертым вхо дом блока индикации, первый выход , первого блока сравнения соединен с третьим входом памяти номеров кон™ тактов, второй выход первого блока сравнения соединен с вторым входом блоке управления и синхронизации и пятым входом блока индикации, введе кь блок генератора стимулирующих воздействий, блок эквивалентных нагрузок, блок задержек, блок нормализации парам.етров, память ошибочных параметров и третий коммутатор причем выходы памяти воздействий и реакций и контролируемого объекта и первый выход второго, коммутатора через третий :-:оммутатор соединены с перйым входом блока нормализации параметров, выходы которого и регистра задания параметров соединены,соответстйзкно с вторь1м и третьим вхо да..|И агорого блока сравнения, выход которого соединен с первым входом памяти ошибочных параметров, выход которой соединен с шестым входом бло ка И1- яикации, выход блока управлени и синхронизации соединен с вторыми входами памяти ошибочных параметро блока ;-юрмализации параметров и пам ти ошибочных тестов, третий вход ко торого соединен с выходом третьего блока сравнения, третий вход памяти ошибочных параметров соединен с выxorioii счетчика, выход памяти .воздейстаий и реакций соединен с первы йходок блока эквивалентных нагрузок И входами блока эталонных сигналов и блока генераторов стимулирующих воздействий, выход которого соединен с вторым входом блока эквивалентных нагрузок, соединенного двусторонней связью с контролируемым объектом, второй выход второго коммутатора соединен с третьим входом компаратора, выходы блока управления и синхронизации и первого коммутатора через блок задержек соединены с третьим входом третьего блока сравнения. На чертеже приведена блок-схема устройства. Устройство содержит блок 1 управления и синхронизации, коммутатора 2-А, блок 5 генераторов стимулирующих воздействий, блок 6 эквивалентных нагрузок, блоки 7-9 сравнения, {контролируемый объект 10, память П номеров контактов, память 12 ошибочных тестов, память 13 ошибочных параметров, блок 14 нормализации параметров, блок 15 индикации, память 16 воздействий и реакций, счетчик 17, регистр 18 задания параметров, блок 19 эталонных сигналов, блок 20 задержек, компаратор 21, элемент ИЛИ 22. Устройство работает, следующим образом. Ввод информации в устройство может быть осуществлен из перфоленты или магнитной ленты, информация на которой располагается для каждого тестового набора зонами в следующем последовательности :номер тестового набора, зона определения входных воздействий диагностируемого объекта 10, зона определения эталонных значений опорных уровней и маски контролируемых выходов, зона установки временной задержки, зона определения ожидаемых выходных реакций диагност руемого объекта, зона определения параметров специальных телефонных сигналов и зона определения номеров диагностируемых выходных внутренних контактов и эталонных значений аналоговых параметров на них. Для осуществления общего управления устройством перед строками, тестовых наборов располагается служебная строка начала тестовых таблиц, а после последнего тестового набора - служебная строка конца тестовых таблиц. Блок 1 дешифрирует служебные символь введенной информации и вырабатывает команды на занесение информации в соответствующие блоки устройства, По занесенной в памяти 16 информации о входных воздействиях вырабатываются соответствующие сигналы, ко торые в коммутаторе 3 формируют аналоговые сигналы воздействия и в блоке 6 устанавливают нужные нагрузочные эквиваленты, подключают их к требуемым контактам диагностируемого объекта 10, а также коммутируют выра ботанные блоком 5 телефонные сигналы синусоидальной и специальной формы. Следующая зона введенной информа ции настраивает блок 19 на выдачу в компаратор 21 требуемых значений опорных уровней, а блок 7 на соблюдение маски контролируемых выходов. Далее блоком 1 запускается блок 20, который по истечению установленного времени задержки, необходимого из-за низкого быстродействия диагностируемых объектов гибридных ТЭЗ-ов квазйэлектронных АТС, формирует сигнал оп роса блока 9. Последний сравнивает преобразованные компаратором 21 выходные реакции диагностируемого объекта 10 с ожидаемыми выходными реакциями, занесенными в память 16, В случае несовпадения блок 9 выдает сигнал несовпадения через элемент ИЛИ 22 на блок 1, который формирует управляющий сигнал блоку 7 проверить результат сравнения по маске. Если несовпадающий контакт не замаскирован, формируется сигнал ошибки, по которому блок 1 выдает команду занести в память 11 номера несовпадающих контактов, а в память 12 номера ошибочных тестовых наборов. После завершения анализа выходных реакций в случае наличия информационной зоны об ожидаемых параметрах специальных телефонных сигналов по сигналам памяти 16 срабатывает коммутатор k и подключает соответ ствующий контакт к входу блока tA. Последний осуществляет предварительноё преобразование, деление или умножение измеряемого сигнала с последующим преобразованием в дискретный вид. Данный результат блоком 8 сравнивается с поступающими от регистра 18 эталонными значения ми параметров и в случае выхода результата из граничных значений формируется сигнал несоответствия, который через элемент ИЛИ 22 поступает на блок 1. Последний обеспечивает занесение в па мять 12 номера ошибочного тестового

ВЫХОДНЫХ параметров специальных телефонных сигналов гибридных ТЕЗ-ов квазиэлектронных АТС, а также диагностику неисправностей в этих ТЭЗ-ов путем автоматического анализа сигналов на внутренних контактах блока. Оно позволяет использовать диагностические словари при поиске и локализации неисправности а ТЭЗ.

Использование предлагаемого устройства позволяет в пять раз уменьшить номенклатуру контрольно-диагностичеснабора, а в память 13 - измеренные и граничные эталонные значения ошибочных параметров. После завершения процедуры контроля по всем .введенным тестовым наборам блок 15 обеспечивает индикацию номеров тестовых наборов, вызвавших несовпадение и номеров выходных контактов, на которых произошло несовпадение или несоответствует значение аналогового параметра. Далее с помощью диагностического словаря определяется неисправный узел . диагностируемого объекта 10 и вводятся номера внутренних контактов и соответствующие эталонные значения аналоговых параметров, на них. После этого осуществляется подача входных воздействий на диагностируемый объект 10 ив вышеописанной последовательности осуществляется измерение и анализ сигналов на внутренних контактах и локализируется неисправность в объекте.. | Блок 1 обеспечивает работу установки как в автоматическом режиме, так и в вспомогательных режимах: многократном циклическом, с остановом по несовпадению, пошаговом и адресном. Вспомогательные режимы используются при наладке и ремонте проверяемых блоков. Кроме того, устройство обеспечивает автоматический режим самоконтроля, при котором входные воздействия с помощью коммутатора подаются на блок И. Блок 8 сравнивает результат измерения с граничными значениями сигнала и в случае несоответствия через элемент ИЛИ 22 выдает блоку 1 сигнал о прекращении контроля объекта. Предлагаемое устройство для тестового контроля и диагностики гибридных блоков обеспечивает автоматический контроль гибридных ТЭЗ-ов ЭВМ, автоматический контроль и анализ кои аппаратуры при производстве квазиэлектронной АТС, повысить качество выпускаемой продукции. Оно создано на базе средств микропроцессорной техники, что позволяет снизить стоимость аппаратуры на 20 тыс. руб. по сравнению с традиционными программно управляемыми контрольно-измерительны ми системами на базе мини ЭВМ. Формула изобретения Устрбйство для контроля и диагностики гибридных блоков, содержащее блок управления и синхронизации, сое диненный двусторонней связью с первым коммутатором, выход которого сое динен с первыми входами памяти воздействий и реакций, первого блока сравнения, регистра задания параметров и счетчика, выход которого соединен с первым входом памяти ошибочных тестов, выход которой соединен с первым входом блока индикации, при этом выход блока управления и .синхронизации соединен с вторыми входами памяти воздействий и реакций, счетчика, регистра задания пара метроа, блока индикации, первого блока сравнения и первыми входами па мяти номеров контактов и второго бло ка сравнения, выход которого среди. иен с первым входом элемента ИЛИ, выход которого соединен с первым вхо дом блока управления и синхронизаци выход памяти воздействий и реакций соединен с третьим входом блока индиксэции, с первым входом третьего блока сравнения и с входом второго коммутатора,, первый выход которого соединен с входом контролируемого объекта, выход которого соединен с первым входом компадатора, второй вход которого соединен с выходом бл ка эталонных сигналов, выход компаратора .соединен с вторым входом третьего блока сравнения, выход кот рого соединен с третьим входом первого блока сравнения и вторыми входами элемента ИЛИ и памяти номеров контактов, выход которой соединен с четвертым входом блока индикации, первый выход первого блока сравнени соединен с третьим входом памяти но Мб ров контактов , второй выход первого блока сравнения соединен с вто- рым входом блока управления и синхронизации и пятым входом блока индикации, отличающееся тем, что, с целью повышения достоверности и коэффициента использования оборудования, в него введены блок генераторов стимулирующих воздействий; блок эквивалентных нагрузок, блок задержек, блок нормализации параметров, память ошибочных параметров и третий коммутатор, причем выходы памяти воздействий и реакций и контролируемого объекта и первый выход второго коммутатора через третий коммутатор соединены с первым входом блока нормализации параметров, выходы которого и регистра задания параметров соединены соответственнос вторым и третьим входами второго блока сравнения, выход которого соединен с первым входом памяти ошибочных параметров , выход которой соединен с шестым входом блока индикации , выход блока управления и синхронизации соединен с вторыми входами памяти ошибочных параметров, блока нормализации параметров и памяти ошибочных тестов, третий вход которого соединенi с выходом третьего блока сравнения,третий вход памяти ошибочных параметров соединен с выходом счетчика, выход памяти воздействий и реакций соединен с первым входом блока эквивалентных нагрузок и входами блока эталонных сигналов и блока генераторов стимулирующих воздействий, выход которого соединен с вторым входом блока эквивалентных нагрузок , соединенного двухсторонней связью с контролируемым объектом , второй выход второго коммутатора соединен с третьим входом компаратора, выходы блока управления и синхронизации и первого коммутатора через блок задержек соединены с третьим входом третьего блока сравнения. Источники информации, принятые во внимание при экспертизе 1.Авторское свидетельство СССР № , кл. G Об F 15Л6, 1978. 2,Авторское свидетельство СССР № 661552, кл. G 06 F 11/00, 1976 (прототип).

SU 957 212 A1

Авторы

Видениекс Петр Оскарович

Крастиньш Даумант Эдуардович

Лацис Мартиньш Владимирович

Расов Андрис Янович

Смилга Янис Янович

Циесалниекс Ивар Янович

Калпиньш Улдис Васильевич

Даты

1982-09-07Публикация

1981-06-03Подача