Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов с широким динамическим диапазоном в структуре аналоговых микросхем различного функционального назначения (например, быстродействующих операционных усилителях (ОУ)).
Известны схемы дифференциальных усилителей (ДУ) на n-p-n и p-n-p транзисторах с так называемой «архитектурой входного каскада операционного усилителя μА741» [1-30]. На их модификации выдано более 50 патентов для ведущих микроэлектронных фирм мира. Дифференциальные усилители данного класса наряду с типовым параллельно-балансным каскадом [29-30] стали основным усилительным элементом многих аналоговых интерфейсов. Это связано с тем, что в таких ДУ минимизируется входная емкость из-за отсутствия эффекта Миллера. Предлагаемое изобретение относится к данному подклассу устройств.
Ближайшим прототипом (фиг.1) заявляемого устройства является дифференциальный усилитель, описанный в патенте США №4030044, содержащий первый 1 и второй 2 входные транзисторы, эмиттеры которых соединены с эмиттерами первого 3 и второго 4 выходных транзисторов противоположного типа проводимости, первый 5 и второй 6 вспомогательные транзисторы, тип проводимости которых совпадает с типом проводимости выходных 3 и 4 транзисторов, причем база первого 5 вспомогательного транзистора соединена с базой второго 6 вспомогательного транзистора, эмиттер соединен с шиной питания 7, а коллектор подключен к базам выходных 3, 4 транзисторов и источникам опорного тока 8.
Существенный недостаток известного ДУ состоит в том, что он имеет сравнительно узкий динамический диапазон линейного усиления дифференциальных сигналов (±Uгр≈100÷150 мВ). Кроме того, на предельный диапазон изменения входного синфазного сигнала Uc.max оказывает отрицательное влияние падение напряжения эмиттер-база транзистора 5 (Uэб.р.≈0,7 В). Это ухудшает на 0,7 В параметр Uc.max.
Основная цель предлагаемого изобретения состоит в расширении диапазона активной работы ДУ для дифференциального и синфазного сигналов.
Поставленная цель достигается тем, что в дифференциальный усилитель фиг.1, содержащий первый 1 и второй 2 входные транзисторы, эмиттеры которых соединены с эмиттерами первого 3 и второго 4 выходных транзисторов противоположного типа проводимости, первый 5 и второй 6 вспомогательные транзисторы, тип проводимости которых совпадает с типом проводимости первого 3 и второго 4 выходных транзисторов, причем база первого 5 вспомогательного транзистора соединена с базой второго 6 вспомогательного транзистора, эмиттер соединен с шиной питания 7, а коллектор подключен к базам первого 3 и второго 4 выходных транзисторов и источнику опорного тока 8. В схему введен третий вспомогательный транзистор 9, первый 10 и второй 11 дополнительные резисторы, а также цепь установления статического режима 12, выход которой 13 соединен с базами первого 5 и второго 6 вспомогательных транзисторов, причем эмиттер второго вспомогательного транзистора 6 соединен с коллектором второго входного транзистора 2 и через второй дополнительный резистор 11 соединен с шиной питания 7, а эмиттер третьего вспомогательного транзистора 9 соединен с коллектором первого входного транзистора 1 и через первый дополнительный резистор 10 связан с шиной источника питания 7.
Схема усилителя-прототипа представлена на фиг.1. На фиг.2 показано заявляемое устройство в соответствии с п.1, п.2 формулы изобретения. На фиг.3 показано устройство фиг.2 в соответствии с п.3, п.4 формулы изобретения, а на фиг.4-5 - частные случаи выполнения устройства фиг.2. (фиг.4 - п.4, п.5, фиг.5 - п.5).
На фиг.6 представлена схема заявляемого устройства с конкретными параметрами резисторов и источников опорного тока, которая исследовалась авторами в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП "Пульсар". Зависимости коллекторных токов транзисторов ДУ фиг.6 от входного дифференциального напряжения ДУ uвх при разных значениях опорных токов I14 и I8, показаны на фиг.7 и 8. На фиг.7 также указаны потенциальные и токовые координаты точек "излома" проходных характеристик ДУ фиг.6.
Дифференциальный усилитель фиг.2 содержит первый 1 и второй 2 входные транзисторы, эмиттеры которых соединены с эмиттерами первого 3 и второго 4 выходных транзисторов противоположного типа проводимости, первый 5 и второй 6 вспомогательные транзисторы, тип проводимости которых совпадает с типом проводимости первого 3 и второго 4 выходных транзисторов, причем база первого 5 вспомогательного транзистора соединена с базой второго 6 вспомогательного транзистора, эмиттер - соединен с шиной питания 7, а коллектор подключен к базам первого 3 и второго 4 выходных транзисторов и источнику опорного тока 8. В схему введен третий вспомогательный транзистор 9, первый 10 и второй 11 дополнительные резисторы, а также цепь установления статического режима 12, выход которой 13 соединен с базами первого 5 и второго 6 вспомогательных транзисторов, причем эмиттер второго вспомогательного транзистора 6 соединен с коллектором второго входного транзистора 2 и через второй дополнительный резистор 11 соединен с шиной питания 7, а эмиттер третьего вспомогательного транзистора 9 соединен с коллектором первого входного транзистора 1 и через первый дополнительный резистор 10 связан с шиной источника питания 7.
В дифференциальном усилителе фиг.3 в качестве цепи установления статического режима используются источник опорного тока 15 и дополнительный транзистор 16, а в эмиттер первого вспомогательного транзистора 5 включен третий низкоомный дополнительный резистор 17. Между эмиттерами транзисторов 1 и 3, а также транзисторов 2 и 4 - включены четвертый (18) и пятый (19) низкоомные дополнительные резисторы.
В устройстве фиг.4 также введены дополнительные элементы - третий (17), четвертый (18) и пятый (19) низкоомные дополнительные резисторы. Однако здесь цепь смещения 12 содержит здесь только источник опорного тока 14.
В дифференциальном усилителе фиг.5 эмиттеры транзисторов 3 и 4 соединены друг с другом. При этом в качестве выходов ДУ могут использоваться коллекторы транзисторов 1 и 2. В схеме фиг.6 параллельно двухполюсникам 10 и 11 включены ограничители напряжения на четвертом 20 и пятом 21 вспомогательных транзисторах.
Рассмотрим работу заявляемого устройства на примере анализа схемы фиг.6. В статическом режиме эмиттерные p-n переходы вспомогательных транзисторов 20 и 21 практически закрыты, так как на резисторах 10 и 11 и 17 создаются небольшие падения напряжения (меньше 0,2÷0,3 В):
Токи эмиттеров транзисторов 9 и 6 равны половине тока источника I14:
При равенстве сопротивлений резисторов 10, 11, 17 и I14<I8 в схеме фиг.6 за счет отрицательной обратной связи по синфазному сигналу устанавливается следующий статический режим:
Если на вход Вх.1 ДУ подается положительное приращение uвх, то это приводит к увеличению тока коллектора транзистора 1(Iк1) и уменьшению тока коллектора транзистора 2 (Iк2). Как следствие, эмиттерный p-n переход транзистора 9 «подзапирается» и отключает коллектор транзистора 1 из цепи отрицательной обратной связи, которая становится несимметричной. В этом режиме сохраняется отрицательная обратная связь только по контуру "коллектор транзистора 2 - эмиттерный p-n переход транзистора 6 - база транзистора 5 - коллектор транзистора 5 - эмиттер транзистора 4 - эмиттер транзистора 2 - коллектор транзистора 2'', которая обеспечивает стабилизацию статического режима транзисторов 2,4:
Это означает, что напряжение между узлом "А" и общей шиной источников питания стабилизируется. Как следствие, все дальнейшее приращение uвх прикладывается к участку цепи "Вх.1 - эмиттерно-базовый переход транзистора 1 - резистор 18 - эмиттерно-базовый переход транзистора 3". Поэтому коллекторные токи транзисторов 1 и 3 не ограничиваются (в отличие от прототипа) в широком диапазоне входных сигналов:
В результате проходная характеристика ДУ фиг.6 "продлевается" в область больших токов (фиг.7), значительно превышающих статические токи транзисторов ДУ.
При отрицательном uвх ДУ фиг.6 работает аналогично.
Характеристики фиг.8 иллюстрируют зависимость максимальных выходных токов ДУ фиг.6 от соотношения токов I8 и I14.
Следует заметить, что за счет выбора статических падений напряжений на резисторах 10 и 11 на уровне десятков-сотен милливольт, а также применения параллельного включения нескольких p-n переходов в качестве транзисторов 9 и 6, в заявляемой схеме ДУ реализуется более широкий диапазон, чем в схеме ДУ-прототипа, изменения входного синфазного сигнала. Выигрыш по Uвх.синф. составляет величину:
где UR10, UR18 - статические уровни напряжения на резисторах 10 и 18.
В практических схемах заявляемого ДУ ΔUвх.синф.>0,5B, что весьма существенно при малых напряжениях питания.
Результаты компьютерного моделирования ДУ фиг.6, представленные на фиг.7-фиг.8, подтверждают полученные выше теоретические выводы.
Предлагаемый ДУ может использоваться в структуре быстродействующих операционных усилителей различного функционального назначения.
Источники информации
1. Патент США №3786362.
2. Патент США №4030044.
3. Патент США №4059808, фиг.5.
4. Патент США №4286227.
5. Авт. свид. СССР №375754, H03F 3/38.
6. Авт. свид. СССР №843164, H03F 3/30.
7. Патент США №3660773.
8. Патент США №4560948.
9. Патент РФ №2930041, H03F 1/32.
10. Патент Японии №57-5364, H03F 3/343.
11. Патент ЧССР №134845, кл. 21a2 18/08.
12. Патент ЧССР №134849, кл. 21a2 18/08.
13. Патент ЧССР №135326, кл. 21а2 18/08.
14. Патент США №4389579.
15. Патент Англии №1543361, Н3Т.
16. Патент США №5521552 (фиг.3а).
17. Патент США №4059808.
18. Патент США №5789949.
19. Патент США №4453134.
20. Патент США №4760286.
21. Авт. свид. СССР №1283946.
22. Патент РФ №2019019.
23. Патент США №4389579.
24. Патент США №4453092.
25. Патент США №3566289.
26. Патент США №4059808 (фиг.2).
27. Патент США №3649926.
28. Патент США №4714894 (фиг.1).
29. Матавкин В.В. Быстродействующие операционные усилители. - М.: Радио и связь, 1989.
30. М.Херпи. Аналоговые интегральные схемы. - М.: Радио и связь, 1983, стр.174, рис.5.52.
название | год | авторы | номер документа |
---|---|---|---|
ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ | 2006 |
|
RU2307458C1 |
ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ ОСЛАБЛЕНИЕМ СИНФАЗНОГО СИГНАЛА | 2006 |
|
RU2319286C1 |
ДВУХТАКТНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ | 2006 |
|
RU2319289C1 |
КОМПЛЕМЕНТАРНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ | 2006 |
|
RU2319295C1 |
КОМПЛЕМЕНТАРНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ | 2009 |
|
RU2412536C1 |
КОМПЛЕМЕНТАРНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ | 2006 |
|
RU2320078C1 |
БЫСТРОДЕЙСТВУЮЩИЙ ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ | 2006 |
|
RU2319296C1 |
ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ ВХОДНЫМ СОПРОТИВЛЕНИЕМ | 2008 |
|
RU2368067C1 |
ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ С ОТРИЦАТЕЛЬНОЙ ОБРАТНОЙ СВЯЗЬЮ ПО СИНФАЗНОМУ СИГНАЛУ | 2006 |
|
RU2310269C1 |
КОМПЛЕМЕНТАРНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ С РАСШИРЕННЫМ ДИАПАЗОНОМ АКТИВНОЙ РАБОТЫ | 2012 |
|
RU2519544C1 |
Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов с широким динамическим диапазоном. Технический результат заключается в расширении диапазона активной работы для дифференциального и синфазного сигналов. Дифференциальный усилитель содержит первый 1 и второй (2) входные транзисторы (Т), эмиттеры которых соединены с эмиттерами первого (3) и второго (4) выходных Т противоположного типа проводимости, первый (5) и второй (6) вспомогательные Т, тип проводимости которых совпадает с типом проводимости выходных Т (3 и 4), причем база Т (5) соединена с базой Т (6), эмиттер соединен с шиной питания (7), а коллектор подключен к базам Т (3, 4) и источникам опорного тока (8). В схему введен третий вспомогательный Т (9), первый (10) и второй (11) дополнительные резисторы, а также цепь установления статического режима (12), выход которой (13) соединен с базами Т (5 и 6), причем эмиттер Т (6) соединен с коллектором Т (2) и через второй дополнительный резистор (11) соединен с шиной питания (7), а эмиттер Т (9) соединен с коллектором Т (1) и через первый дополнительный резистор (10) связан с шиной источника питания (7). 4 з.п. ф-лы, 8 ил.
US 4030044, 14.06.1977 | |||
Дифференциальный усилитель | 1974 |
|
SU678640A1 |
Дифференциальный усилитель | 1982 |
|
SU1107281A1 |
US 3660773, 02.05.1972. |
Авторы
Даты
2007-11-20—Публикация
2006-03-10—Подача