ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА ДЛЯ УМНОЖИТЕЛЯ, В КОТОРОМ АРГУМЕНТЫ СЛАГАЕМЫХ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ ЯВЛЯЮТСЯ АРГУМЕНТАМИ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1, 0, -1) В ПОЗИЦИОННО-ЗНАКОВОМ ЕЕ ФОРМАТЕ f(+/-) (ВАРИАНТЫ) Российский патент 2010 года по МПК G06F7/505 

Описание патента на изобретение RU2386162C2

Текст описания приведен в факсимильном виде.

Похожие патенты RU2386162C2

название год авторы номер документа
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО ПОЗИЦИОННО-ЗНАКОВОГО СУММАТОРА АРГУМЕНТОВ СЛАГАЕМЫХ ДВУХ ФОРМАТОВ ДВОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(2) И ПОЗИЦИОННО-ЗНАКОВОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+/-) (ВАРИАНТЫ) 2008
  • Петренко Лев Петрович
RU2390050C2
СПОСОБ ФОРМИРОВАНИЯ ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА ПРЕОБРАЗОВАНИЯ УСЛОВНО МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ [n]f(+/-) И [m]f(+/-) В ФУНКЦИОНАЛЬНОЙ СТРУКТУРЕ СУММАТОРА f(Σ) БЕЗ СКВОЗНОГО ПЕРЕНОСА f(←←) И ТЕХНОЛОГИЧЕСКИМ ЦИКЛОМ ∆t → 5∙f(&)-И ПЯТЬ УСЛОВНЫХ ЛОГИЧЕСКИХ ФУНКЦИЙ f(&)-И, РЕАЛИЗОВАННЫЙ С ПРИМЕНЕНИЕМ ПРОЦЕДУРЫ ОДНОВРЕМЕННОГО ПРЕОБРАЗОВАНИЯ АРГУМЕНТОВ СЛАГАЕМЫХ ПОСРЕДСТВОМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ФУНКЦИОНАЛЬНЫЕ СТРУКТУРЫ ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТ РУССКОЙ ЛОГИКИ) 2013
  • Петренко Лев Петрович
RU2523876C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА УСЛОВНО "i" РАЗРЯДА ПАРАЛЛЕЛЬНОГО СУММАТОРА ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) В ЕЕ ПОЗИЦИОННО-ЗНАКОВОМ ФОРМАТЕ f(+/-) 2008
  • Петренко Лев Петрович
RU2380741C1
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ИЗБИРАТЕЛЬНЫМ ЛОГИЧЕСКИМ ДИФФЕРЕНЦИРОВАНИЕМ d*/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S ] МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) и ±[m]f(+/-) (ВАРИАНТЫ) 2009
  • Петренко Лев Петрович
RU2424548C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО ПОЗИЦИОННО-ЗНАКОВОГО СУММАТОРА f(+/-) ДЛЯ КОМБИНАЦИОННОГО УМНОЖИТЕЛЯ, В КОТОРОМ ВЫХОДНЫЕ АРГУМЕНТЫ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ ПРЕДСТАВЛЕНЫ В ФОРМАТЕ ДВОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(2) (ВАРИАНТЫ) 2008
  • Петренко Лев Петрович
RU2380740C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ИЗБИРАТЕЛЬНОГО ЛОГИЧЕСКОГО ДИФФЕРЕНЦИРОВАНИЯ АРГУМЕНТОВ ФОРМАТА ДВОИЧНОЙ СИСТЕМЫ f(2) 2008
  • Петренко Лев Петрович
RU2373640C1
СПОСОБ ПРЕОБРАЗОВАНИЯ [m]f(+/-)→Uf([m]) МИНИМИЗИРОВАННОЙ СТРУКТУРЫ ПОЗИЦИОННО-ЗНАКОВЫХ АРГУМЕНТОВ [m]f(+/-) ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) В АРГУМЕНТ АНАЛОГОВОГО НАПРЯЖЕНИЯ Uf([m]) (ВАРИАНТ РУССКОЙ ЛОГИКИ) 2012
  • Петренко Лев Петрович
RU2501160C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА КОРРЕКТИРОВКИ АРГУМЕНТОВ ПРОМЕЖУТОЧНОЙ СУММЫ ±[Si] ПАРАЛЛЕЛЬНОГО СУММАТОРА В ПОЗИЦИОННО-ЗНАКОВЫХ КОДАХ f(+/-) 2007
  • Петренко Лев Петрович
RU2378681C2
СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ 2006
  • Петренко Лев Петрович
RU2362205C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПРЕДВАРИТЕЛЬНОГО СУММАТОРА f [n]&[m](2) ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО УМНОЖИТЕЛЯ f (Σ) УСЛОВНО "i" РАЗРЯДА ДЛЯ СУММИРОВАНИЯ ПОЗИЦИОННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ [n]f(2) и [m]f(2) ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) С ФОРМИРОВАНИЕМ РЕЗУЛЬТИРУЮЩЕЙ СУММЫ [S]f(2) В ПОЗИЦИОННОМ ФОРМАТЕ 2010
  • Петренко Лев Петрович
RU2443008C1

Иллюстрации к изобретению RU 2 386 162 C2

Реферат патента 2010 года ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА ДЛЯ УМНОЖИТЕЛЯ, В КОТОРОМ АРГУМЕНТЫ СЛАГАЕМЫХ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ ЯВЛЯЮТСЯ АРГУМЕНТАМИ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1, 0, -1) В ПОЗИЦИОННО-ЗНАКОВОМ ЕЕ ФОРМАТЕ f(+/-) (ВАРИАНТЫ)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в комбинационном умножителе. Техническим результатом является повышение быстродействия устройства. Каждый разряд сумматора в первом варианте реализации выполнен в виде положительного и условно отрицательного каналов суммирования, каждый из которых содержит два логических элемента И-НЕ, логический элемент И, два логических элемента ИЛИ. 2 н.п. ф-лы, 11 ил.

Формула изобретения RU 2 386 162 C2

1. Функциональная структура параллельного сумматора для умножителя, в которой условно «i» разряд включает логическую функцию f1(&)-И-HE, в которой две функциональные входные связи являются функциональными входными связями разряда для приема аргументов слагаемых ni и mi, a функциональная выходная связь является выходной функциональной связью разряда для формирования аргумента второй промежуточной суммы S 2i с измененным уровнем аналогового сигнала и является первой функциональной входной связью логической функции f1(&)-И и включает логическую функцию f1(})-ИЛИ, а также включает логическую функцию f2(&)-И, в которой функциональные входные связи являются функциональными выходными связями логических функций f3(})-ИЛИ и f4(})-ИЛИ, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного канала для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал введены логические функции f2(})-ИЛИ, f2(&)-И-НЕ, а в условно отрицательный канал введены логические функции f3(&)-И-НЕ и f4(&)-И-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

2. Функциональная структура параллельного сумматора для умножителя, в которой условно «i» разряд включает логическую функцию f1(}&)-ИЛИ-НЕ, в которой две функциональные входные связи являются функциональными входными связями разряда для приема аргументов слагаемых ni и mi и включает логические функции f1(&)-И, f2(&)-И, f1(})-ИЛИ, f2(})-ИЛИ, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного канала для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал введены логические функции f2(}&)-ИЛИ-НЕ и f3(}&)-ИЛИ-НЕ, а в условно отрицательный канал введены логические функции f4(}&)-ИЛИ-НЕ, f5(}&)-ИЛИ-НЕ и f6(}&)-ИЛИ-HE, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

Документы, цитированные в отчете о поиске Патент 2010 года RU2386162C2

ДЖ
УЭЙКЕРЛИ
Проектирование цифровых устройств, Т.1
- М.: Постмаркет, 2002, с.508
СУММИРУЮЩЕЕ УСТРОЙСТВО 1993
  • Виневская Л.И.
  • Станишевский О.Б.
  • Ерохин А.В.
  • Рыжих О.А.
RU2069009C1
Устройство для параллельного сложения чисел, представленных в двоичной знакоразрядной системе счисления 1989
  • Довгаль Виктор Митрофанович
  • Корольков Олег Филиппович
  • Леонов Евгений Иванович
  • Старков Федор Александрович
  • Тютюнов Дмитрий Николаевич
  • Шевелев Сергей Степанович
SU1727120A1
JP 62204332 A, 09.09.1987
JP 63197227 A, 16.08.1988.

RU 2 386 162 C2

Авторы

Петренко Лев Петрович

Даты

2010-04-10Публикация

2008-04-29Подача