СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ Российский патент 2009 года по МПК G06F7/50 

Описание патента на изобретение RU2362205C2

Текст описания приведен в факсимильном виде.

Похожие патенты RU2362205C2

название год авторы номер документа
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА УСЛОВНО "i" РАЗРЯДА ПАРАЛЛЕЛЬНОГО СУММАТОРА ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) В ЕЕ ПОЗИЦИОННО-ЗНАКОВОМ ФОРМАТЕ f(+/-) 2008
  • Петренко Лев Петрович
RU2380741C1
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО СУММАТОРА ДЛЯ УМНОЖИТЕЛЯ, В КОТОРОМ АРГУМЕНТЫ СЛАГАЕМЫХ ЧАСТИЧНЫХ ПРОИЗВЕДЕНИЙ ЯВЛЯЮТСЯ АРГУМЕНТАМИ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1, 0, -1) В ПОЗИЦИОННО-ЗНАКОВОМ ЕЕ ФОРМАТЕ f(+/-) (ВАРИАНТЫ) 2008
  • Петренко Лев Петрович
RU2386162C2
УСТРОЙСТВО ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ 2006
  • Петренко Лев Петрович
RU2363978C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА СУММАТОРА f(Σ) УСЛОВНО "i" РАЗРЯДА ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА СУММИРОВАНИЯ ПОЗИЦИОННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ [n]f(2) и [m]f(2) С ПРИМЕНЕНИЕМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) (ВАРИАНТЫ РУССКОЙ ЛОГИКИ) 2010
  • Петренко Лев Петрович
RU2429522C1
ФУНКЦИОНАЛЬНАЯ ВХОДНАЯ СТРУКТУРА СУММАТОРА С ИЗБИРАТЕЛЬНЫМ ЛОГИЧЕСКИМ ДИФФЕРЕНЦИРОВАНИЕМ d*/dn ПЕРВОЙ ПРОМЕЖУТОЧНОЙ СУММЫ ±[S ] МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ СЛАГАЕМЫХ ±[n]f(+/-) и ±[m]f(+/-) (ВАРИАНТЫ) 2009
  • Петренко Лев Петрович
RU2424548C1
СПОСОБ ФОРМИРОВАНИЯ ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА ПРЕОБРАЗОВАНИЯ УСЛОВНО МИНИМИЗИРОВАННЫХ СТРУКТУР АРГУМЕНТОВ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ [n]f(+/-) И [m]f(+/-) В ФУНКЦИОНАЛЬНОЙ СТРУКТУРЕ СУММАТОРА f(Σ) БЕЗ СКВОЗНОГО ПЕРЕНОСА f(←←) И ТЕХНОЛОГИЧЕСКИМ ЦИКЛОМ ∆t → 5∙f(&)-И ПЯТЬ УСЛОВНЫХ ЛОГИЧЕСКИХ ФУНКЦИЙ f(&)-И, РЕАЛИЗОВАННЫЙ С ПРИМЕНЕНИЕМ ПРОЦЕДУРЫ ОДНОВРЕМЕННОГО ПРЕОБРАЗОВАНИЯ АРГУМЕНТОВ СЛАГАЕМЫХ ПОСРЕДСТВОМ АРИФМЕТИЧЕСКИХ АКСИОМ ТРОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+1,0,-1) И ФУНКЦИОНАЛЬНЫЕ СТРУКТУРЫ ДЛЯ ЕГО РЕАЛИЗАЦИИ (ВАРИАНТ РУССКОЙ ЛОГИКИ) 2013
  • Петренко Лев Петрович
RU2523876C1
СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ 2006
  • Петренко Лев Петрович
RU2375742C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ЛОГИКО-ДИНАМИЧЕСКОГО ПРОЦЕССА ПОСЛЕДОВАТЕЛЬНОЙ СКВОЗНОЙ АКТИВИЗАЦИИ НЕАКТИВНЫХ АРГУМЕНТОВ "0" ВТОРОЙ ПРОМЕЖУТОЧНОЙ СУММЫ +[S ]f(&)-И В СУММАТОРЕ f(Σ) ПРИ ПРЕОБРАЗОВАНИИ ПОЗИЦИОННЫХ АРГУМЕНТОВ СЛАГАЕМЫХ [n]f(2) И [m]f(2) (ВАРИАНТЫ) 2010
  • Петренко Лев Петрович
RU2450325C2
СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ ПОСЛЕДОВАТЕЛЬНОСТЕЙ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ 2006
  • Петренко Лев Петрович
RU2378683C2
ФУНКЦИОНАЛЬНАЯ СТРУКТУРА ПАРАЛЛЕЛЬНОГО ПОЗИЦИОННО-ЗНАКОВОГО СУММАТОРА АРГУМЕНТОВ СЛАГАЕМЫХ ДВУХ ФОРМАТОВ ДВОИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(2) И ПОЗИЦИОННО-ЗНАКОВОЙ СИСТЕМЫ СЧИСЛЕНИЯ f(+/-) (ВАРИАНТЫ) 2008
  • Петренко Лев Петрович
RU2390050C2

Реферат патента 2009 года СПОСОБ ПАРАЛЛЕЛЬНОГО ЛОГИЧЕСКОГО СУММИРОВАНИЯ АНАЛОГОВЫХ СИГНАЛОВ СЛАГАЕМЫХ, ЭКВИВАЛЕНТНЫХ ДВОИЧНОЙ СИСТЕМЕ СЧИСЛЕНИЯ, И УСТРОЙСТВО ДЛЯ ЕГО РЕАЛИЗАЦИИ

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия. Каждый разряд сумматора содержит три элемента ИЛИ, три элемента И, два элемента НЕ и выполнен в виде двух каналов - канала формирования положительной суммы и канала формирования условно отрицательной суммы. 2 н.п. ф-лы, 5 ил.

Формула изобретения RU 2 362 205 C2

1. Способ параллельного логического суммирования последовательностей аналоговых сигналов слагаемых, эквивалентных двоичной системе счисления, включающий поразрядное выполнение преобразований аргументов аналоговых сигналов слагаемых [ni] и [mi], которые принимают либо условно высокий или активный уровень, либо условно низкий сигнал или неактивный уровень, при этом из входных аналоговых сигналов аргументов ni и mi в условно «i» разряде формируют аргумент аналогового сигнала первой промежуточной логической суммы S1i, посредством логических функций f1(})-ИЛИ и аргумент второй промежуточной суммы S2i, посредством логических функций f1(&)-И, отличающийся тем, что второй аргумент промежуточной суммы S2i формируют посредством логической функции f1(&)-И с учетом аргумента аналогового сигнала первой промежуточной логической суммы S1i-1 «i-1» разряда, который логически объединяют посредством логической функции f2(})-ИЛИ с аргументом аналогового сигнала, который является результатом преобразования логической функции f2(&)- И из системы аргументов аналоговых сигналов первой промежуточной суммы S1i-1 условно «i-1» разряда и одновременно измененных посредством логических функций f1(&)-HE и f2(&)-HE аргументов аналоговых сигналов слагаемых ni и mi условно «i» разряда, а результатом объединения является аргумент аналогового сигнала положительной суммы +Si, при этом аргумент аналогового сигнала условно отрицательной суммы -Si формируют посредством логической функции f3(&)-И из аргументов системы аналоговых сигналов, которая включает аргумент аналогового сигнала, который является результатом логического объединения посредством логической функции f3(})-ИЛИ одновременно измененных посредством логических функций f1(&)-HE и f2(&)-HE аргументов аналоговых сигналов слагаемых ni и mi условно «i» разряда, аргумента аналогового сигнала первой промежуточной суммы S1i и одновременно измененные посредством логических функций f3(&)-HE и f4(&)-HE аргументов аналоговых сигналов слагаемых ni-1 и mi-1 условно «i-1» разряда.

2. Устройство параллельного суммирования, условно «i» разряд которого включает логические функции f1(})-ИЛИ, f1(&)-HE и f1(&)-И, две функциональные входные связи которой являются входными связями приема аргументов слагаемых ni и mi, отличающееся тем, что условно «i» разряд параллельного сумматора выполнен в виде двух каналов формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал, для формирования аргумента результирующей суммы +Si, введены логические функции f2(&)-HE и f2(})-ИЛИ, а в условно отрицательный канал, для формирования аргумента результирующей суммы -Si, введены логическая функция f3(})-ИЛИ и выходная логическая функция f3(&)-И с логическими функциями f3(&)-HE и f4(&)-HE, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

где
- логическая функция f(&)-И; логическая функция f1(})-ИЛИ;
«=&=» - логическая функция f(&)-HE изменения активности входного аргумента аналогового сигнала.

Документы, цитированные в отчете о поиске Патент 2009 года RU2362205C2

УЭЙКЕРЛИ ДЖ
Проектирование цифровых устройств
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
- М.: Постмаркет, 2002, с.508
СУММИРУЮЩЕЕ УСТРОЙСТВО 1993
  • Виневская Л.И.
  • Станишевский О.Б.
  • Ерохин А.В.
  • Рыжих О.А.
RU2069009C1
Устройство для сложения в двоичной избыточной системе счисления 1981
  • Телековец Валерий Алексеевич
SU997032A1
Параллельный сумматор 1986
  • Телековец Валерий Алексеевич
  • Телековец Марина Валериевна
SU1594523A1
JP 62204332 А, 09.09.1987
JP 63197227 А, 16.08.1988.

RU 2 362 205 C2

Авторы

Петренко Лев Петрович

Даты

2009-07-20Публикация

2006-12-15Подача