Аналоговое запоминающее устройство Советский патент 1983 года по МПК G11C27/00 

Описание патента на изобретение SU1003148A1

(S) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Похожие патенты SU1003148A1

название год авторы номер документа
Аналоговое запоминающее устройство 1983
  • Потапов Владимир Алексеевич
  • Александрина Татьяна Ивановна
  • Бебнева Людмила Владимировна
SU1104586A1
Аналоговое запоминающее устройство 1980
  • Гавриков Владимир Михайлович
  • Телеш Владимир Михайлович
SU920843A1
Аналоговое запоминающее устройство 1990
  • Тараканов Владимир Викторович
  • Паламарчук Анатолий Дмитриевич
SU1734123A1
Аналоговое запоминающее устройство 1978
  • Лосев Евгений Анатольевич
  • Давыдов Юрий Васильевич
  • Хальфин Евгений Иосифович
  • Лукоянова Елена Леонидовна
SU729641A1
Аналоговое запоминающее устройство 1984
  • Холод Валерий Павлович
  • Позен Николай Леонидович
  • Садовский Леонид Владимирович
SU1223308A1
АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО 1991
  • Свирид В.Л.
RU2020616C1
Аналоговое запоминающее устройство 1979
  • Ямный Виталий Евгеньевич
SU841057A1
Аналоговое запоминающее устройство 1981
  • Чернышкин Владимир Александрович
SU991514A1
Аналоговое запоминающее устройство 1990
  • Малиновский Виталий Николаевич
  • Шведов Евгений Николаевич
SU1774378A1
Аналоговое запоминающее устройство 1981
  • Осипов Виктор Николаевич
SU978200A1

Реферат патента 1983 года Аналоговое запоминающее устройство

Формула изобретения SU 1 003 148 A1

Г

Изобретение относится к автоматике, вычислительной и информационно-измерительной технике и может быть использовано для создания аналого-цифровых преобразователей, дискретно-аналоговых анализаторов спектра в качестве запоминающих устройств.

Известно аналоговое запоминающее устройство (ДЗУу, содержащее операционный усилитель с двумя накопительными элементами и двумя ключами l .

Недостатком этого устройства является малое время хранения информации, обусловленное разрядом хранящего конденсатора через конечное сопротивление разрмкнутого ключа, если ключ выполнен на транзисторах.

Известно также аналоговое запоминающее устройство, содержащее два операционных усилителя, накопительный элемент и три ключа, в котором исключена цепь разряда конденсатора через конечное сопротивление разомкнутого ключа 2 .

Однако и в этом устройстве время хранения информации мало из-за разряда конденсатора через входные цепи усилителей.

Наиболее близким к предлагаемому из известных по технической сущности является аналоговое запоминающее устройство, содержащее два операционных усилителя, два накопительных эле-, мента на конденсаторах и два ключа,

10 причем информационный вход устройства соединен с неинвертирующим входом первого усилителя, выход которого соединен с информационным входом первого ключа, управляющий вход которо15го объединен с управляющим входом второго ключа и соединен с первым управляющим входом устройства, информационный вход второго ключа соединен с инвертирующим входом второго уси20лителя, выход которого является выходом устройства и соединен с выходом второго ключа и инвертирующим входом первого усилителя, первый накопитель31ный элемент на кс нденсаторе соединен между н(;инее|эгирующим входом вто рого усилителя и шиной нулевого потенциала , второй накопительный элемент на конденсаторе соединен между инвертирующим входом второго усилителя и выходом устройства. В известном устройстве возможно компенсировать потери напряжения на хранящем конденсаторе, обусловленнь1е входными токами усилителя, за счет подзаряда компенсирующего конденсате ра. Условие компенсации будет выполнено в том случае, когда отношение емкостей накопительных элементов будет равно отношению соответствующих входных токов выходного усилителя 3 Однако в том случае, когда ключи выполнены на транзисторах, конечное сопротивление разомкнутого ключа обусловливает разряд хранящего конденсатора, что влечет yмelьuJeниe вре мени хранения информации. Цель изобретения - увеличение вре мени хранения устройства. Поставленная цель достигается тем что в, аналоговое запоминающее устройство, содержащее первый операционный усилитель, неинвертирующий вхо которого является входом устройства, выход первого операционного усилителя соединен с первым входом первого ключа, второй операционный усилитель в цепь обратной отрицательной связи которого включены первый накопительный элемент на конденсаторе, второй ключ, первый вход которого соединен инвертирующим входом второго операционного усилителя, выход которого является выходом устройства, второй накопительный элемент на конденсатор одна из обкладок которого соединена с тиной нулевого потенциала, другая обкладка конденсатора соединена с не инвертирующим входом второго операционного усилителя, выход которого соединен с выходом второго ключа и с инвертирующим входом первого операционного усилителя, вторые входы пер вого и второго ключей соединены с первой шиной управления, и вторую 111ину управления, введены третий и четвертый ключи, первые входы которых соединены с выходом первого ключа, второй вход третьего ключа соединен с первой шиной управления, выход треть го ключа соединен с нг инвертирующим входом второго c.ineprHiiO it)or.:i усилите ля, второй вход MCTp.vt) ого ключа сое динен с второй шиной управления, выход четвертого ключа соединен с инвертирующим входом первого операционного усилителя. На чертеже изображена функциональная схема предлагаемого устройства. Устройство содержит операционные усилители t и 2, накопительные элементы, например конденсаторы 3 и 4, ключи 5-8, шины 9 и 10 управления и шину 11 нулевого потенциала. Функционирует аналоговое запоминающее устройство следующим образом. На шину 10 управления подается потенциал включения ключа 8 в режиме хранения информации, а на шину Ч управления подается потенциал включения ключей 5- в режиме слежения. При замкнутых ключах 5-7 и разомкнутом ключе 3 устройство отслеживает входной сигнал. Усилитель 2 работает как повторитель напряжения с конденсатором А. Так как ключи 5 и 7 охвачень отрицательной обратной связьч то их прямое сопротивление мало сказывается на постоянной времени заряда конденсатора , которая, в основном, определяется допустимой скоростью нарастания выходного напряжения усилителя 1 и ограничивается предельным значением выходного тока этого усилителя. При размыкании ключей 5-7 устройство запоминает значение напряжения на конденсаторе ч. Замыкание ключа 8 уравнивает потенциалы первого входа и выхода ключа 7, что исключает цепь разряда конденсатора 4 через этот ключ. Разряд конденсатора 4 через неинвергирующий вход усилителя 2 компенсируется подзарядом конденсатора 3 через инвертирующий вход этого усилителя. Для уменьшения переходных помех замыкание ключа 8 происходит с некоторой задержкой после размыкания 5-7. . Предлагаемое устройство позволяет повысить время хранения входной информации по сравнению с прототипом более чем в 2 раза. Формула изобретения Аналоговое запоминающее устройство содержащее первый операционный усилитель, неинвертирующий вход которого является входом устройства, выход первого операционного усилителя соеди5100

нен с первым входом первого ключа, второй операционный усилитель, в цепь обратной отрицательной связи которого включены первый накопительный элемент на конденсаторе, второй ключ, первый вход которого соединен с инвертирующим входом второго операционного усилителя, выход которого является выходом устройства, второй накопительный элемент на конденсаторе, одна sM3 обкладок которого соединена с шиной нулевого потенциала, другая обкладка конденсатора соединена с неинвертирующим входом второго операционного усилителя, выход которого соединен с выходом второго ключа и с инвертирующим входом первого операционного усилителя, вторые входы первого и второго ключей соединены с первой шиной управления, и вторую шину управления, отличающееся тем, что, с целью увеличения време1486

ни хранения устройства, в него введены третий и четвертый кгочи, первые входы которых соединены с выходом первого ключа, второй вход третьего ключа соединен с первой шиной управления, выход третьего ключа соединен с неинвертирующим входом второго операционного усилителя, второй вход четвертого ключа соединен с второй шиной управления, выход четвертого ключа соединен с инвертирующим входом первого операционного усилителя.

I Источники информации, принятые во внимание при экспертизе

1.Авторское свидетельство СССР W 813506, кл. G 11 С 27/00, 1981.2.Авторское свидетельство СССР № , кл. G 11 С 27/00 1975.3.Авторское свидетельство СССР № 590831, кл. G 11 .С 27/00, 1978 (прототип).

SU 1 003 148 A1

Авторы

Краковский Владимир Яковлевич

Даты

1983-03-07Публикация

1981-07-20Подача