Устройство для предварительной обработки информации Советский патент 1983 года по МПК G06F3/05 

Описание патента на изобретение SU1062684A1

:2о .Устройство по л :i о т л и ч а, ю щ е е с я тем, что арифметический блок содержит два сумматора, узел умножения и делитель, входы которого являются соответственно вторым и третьим входами блока, выход делителя соединен с nepBJdM входом узла умножения, второй вход которого подключен к в.ыходу первого сумматора, вход которого и первый вход второго сумматора соединены с первым входом блока, второй вход второго сумматора подключен к выходу узла умножения, выход второго сумматора является выходом блок;а в :

Похожие патенты SU1062684A1

название год авторы номер документа
Устройство для предварительной обработки информации 1991
  • Калина Владимир Николаевич
  • Мусайлян Арам Арсенович
SU1837274A1
Устройство для предварительной обработки информации 1984
  • Галкин Виталий Васильевич
  • Даниляк Игорь Петрович
  • Жабеев Владимир Павлович
  • Королькевич Владимир Иванович
  • Минский Яков Григорьевич
SU1198505A2
Устройство для предварительной обработки информации 1987
  • Галкин Виталий Васильевич
  • Даниляк Игорь Петрович
  • Минский Яков Григорьевич
  • Артеменко Борис Львович
SU1411727A2
Устройство для предварительной обработки информации 1986
  • Галкин Виталий Васильевич
  • Даниляк Игорь Петрович
  • Минский Яков Григорьевич
  • Тертий Николай Иванович
SU1314330A1
Устройство для предварительной обработки информации 1988
  • Галкин Виталий Васильевич
  • Минский Яков Григорьевич
SU1562900A2
Цифровой синтезатор сигналов 1988
  • Кочемасов Виктор Неофидович
  • Нечаев Игорь Владимирович
  • Раков Игорь Арьевич
SU1525694A1
Цифровой функциональный преобразователь 1980
  • Шевяков Александр Григорьевич
  • Соломаха Валентин Николаевич
  • Смиренский Олег Георгиевич
  • Костенич Анатолий Константинович
SU942034A1
Специализированный процессор для вычисления элементарных функций 1985
  • Водяхо Александр Иванович
  • Емелин Владимир Петрович
  • Пузанков Дмитрий Викторович
  • Шаляпин Владимир Валентинович
SU1330627A1
Устройство для сопряжения ЭВМ с абонентом 1990
  • Коваль Сергей Яковлевич
SU1702380A1
Процессор ввода-вывода 1989
  • Бочаров Алексей Васильевич
  • Залесин Владимир Петрович
  • Захватов Михаил Васильевич
  • Горшков Павел Васильевич
  • Грошев Анатолий Сергеевич
  • Кольцова Сталина Львовна
  • Пшеничников Леонид Евгеньевич
  • Семин Сергей Анатольевич
  • Соловской Андрей Александрович
SU1797722A3

Реферат патента 1983 года Устройство для предварительной обработки информации

-Д, УСТРОЙСТВО ДЛЯ ПРЕДВАРИТЕЛЬНОЙ ОБРАБОТКИ ИНФОРМАЦИИ, содержащее блок ввода, информационный вход которого является информационным входом устройства, а выход подключен к входу блока буферной памятиj первый выход которрго подключен к информационному входу блока памяти, первый информационный выход которого подключен к первому входу арифметического блока, второй и третий входы которого /J соединены соответственно с вторым выходом блока буферной памяти и с информационным выходом счетчика времени, отличающееся тем, что, с целью расширения функциональных возможностей путем определения значений обрабатываемых сигналов информационного потока в момент времени, определяемый запросом, в него введены коммутатор, элемент задержки и шифратор, вход которого является управляющим входом устройства, выход шифратора соединен с адресным входом блока памяти и с управляющим входом коммутатора, первый и второй входы коCi торого соединены соответственно с выходом арифметического блока и с/) с выходом элемента задержки/ вход которого соединен с вторым информационным выходом блока памяти, выход коммутатора является информационным выходом устройства, информационный вход счетчика времени подключен к второму выходу блока буферной памяти, управлякиций выход счетчика времени является управляющим выходом устройствДо IS

Формула изобретения SU 1 062 684 A1

Изобретение относится к вычислительной технике и может быть использовано при проведении отладки и испытаний систем управления, а также в различного типа имитаторах и тренажерах, работающих в комплексе с электронной вычислительной машиной OEM,) в :

Известно устройство имитации технологического объекта, которое содержит устройство ввода данных, запоминающее -устройство, интерполирующее устройство, аналоговое запоминающее устройство, устройство формирования дискретных сигналов и устррйство управления |l;j

Недостатком данного устройства является Необходимость применения разветвленной .системы устройства связи с объектом, чем ограничивается возможность его использовани;Яв :

Наиболее близким по технической сущности к изобретению является устройство, которое содержит последовательно соединенные устройства вйоа информации, буферные и рабочие запоминающие устройства, арифметиеское устройство, подключенное входами к выходам устройства управения, счетчика текущего времени и буферных запоминающих устройств, исполнительные органы, блок поиска кадра и счетчик шагов интерполирования, подключенный через последовательно соединенные арифметическое устройство и блок поиска кадра к устройству управления, связанному со счетчиком шагов интерполирования 2; о : .

К недостаткам устройства следует отнести отсутствие возможности выбора из общего, потока информации сигнала, соответствующего заданноу каналу, а также невозможность воспроизведения и передачи информации в произвольный момент времени, определяемый.запросом ЭВМ, длл последующего анализ,а, ;

Целью изобретения является расширение функциональных возможностей путем определения значений обрабатываемых сигналов информационного потока в момент времени, определяемый запросомо

Поставленная цель достигается тем, что в устройство, содержащее блок ввода, информационный вход которого является информационньом входом устройства, а выход подключен к входу блока буферной памяти, первый выход которого подключен к информационному входу блока памяти, первый информационный выход которого подключен к первому входу арифметического блока, второй и третий входы которого соединены соответственно с вторым выходом блока буферной памяти и с информационным счетчика времени, введены коммутатор, элемент задержки и.шифратор, вход которого является управляющим входом устройства, выход шифратора соединен с адресным входом блока памяти и с управляющим входом коммутатора, первый и второй

25 входы которого соединены соответственно с выходом арифметического блока и с выходом элемента задерж- . .ки, вход которого соединен с вторым информационным выходом блока .памяти, выход коммутатора является инфор мационным выходом.устройства, информационный вход счетчика времени подключен к второму выходу блока буферной памяти, управляющий выход счетчика времени является управляющим выходом устройствао

Кроме того, арифметический блок содержит два сумматора, узел умножения и делитель, входы которого являются соответственно вторым и третьим входами блока, выход делителя соединен с первым входом узла умножения, второй вход которого подключен к выходу первого сумматора, вход которого и первый вход второго сумматора соединены а первым входом блока, второй вход второго сумматора подключен к выходу узла умножения, выход второго сумматора является выходом блокд.

На чертеже представлена схема устройствдо :

Устройство содержит блок 1 ввода, блок 2 буферной памяти, блок 3 памяти, счетчик 4 времени, арифметический блок 5, включающий делитель 6,.сумматоры 7 и 8, узел 9 умножения, шифратор 10, элемент 11 задержки, коммутатор 12, управляющи вход 13 устройства, информационный и управляющий выходы 14 и 15, информационный вход 16 -устройствао

Принцип работы устройства основа на вычислении значения воспроизводимого сигнала в момент поступления запросов от ЭВМ-на участке интерполяции, заданном кодами его начала, конца и длительности., При этом номер канала преобразования, момент времени вычисления значения сигнала и участок интерполяции, на котором проводится вычисление, определяются моментом поступления и содержанием запроса ЭВМ, совместно с которой функционирует устройство по соответствующим алгоритмам обмена и временной диаграмме, :

Количество каналов преобразования зависит не только от .объема используемой памяти, а также разрядности шифратора и коммутатора, опре деляющей возможности адресациио :

В каждый момент времени в систем хранится информация двух кадров текущего и последующегоо Текущий кадр содержит крэффициенты K(i-l) и К, начала и конца интервала интерполяции по всем каналам преобразован ия, величину интервала интерполяции v,общую для всего кадра (всех каналов преобразования), а также величины задержки выдачи сигнала, подобранные таким образом, чтобы задержка в получении ЭВМ информации в ответ на запрос соответствовала времени прохождения ее через систему устройств связи с объектом (УСО), или любых других систем преобразования информациив ;

Причем по истечении интервала интерполяции предыдущего кадра начинается отсчет времени текущего кадра, а в систему вводится информация последующего кадра, и такое обновление информации происходит независимо от наличия или отсут - ствия запросов от ЭВМ, ;

Поскольку конец предыдущего кадра является началом последующего то в последующем кадре отсутствует коэффициент начала интервала интерполяции :

В исходном состоянии в блоке 3 памяти находятся коэффициенты К о и К. всех каналов преобразования и соответствующие им величины задержек ; величина интер вала интерполяции первого кадра f занесена в делитель бив счетчик ;4в ;

Информация второго кадра, ;То.е:в коэффициенты К всех каналов преобразования, соответствующие величины задержек и величина интервала интерполяции второго кадра находятся в блоке ,2 в :

В начальный мсадент времени на управляющий вход 13 шифратора 10 поступает запрос от внешнего управляющего устройства (например, ЭВМ,), По этому сигналу шифратор 10 вырабатывает соответствующий код, поступающий на вход блока 5/ как адрес ячейки памяти, и на управляющий вход коммутатора 12 как номер канат ла„ :

Значения коэффициентов, выбранные по адресам, сформированным шифртором 10, с выхода блока 3 поступают на сумматор ,7, Кроме того, значение коэффициента К поступает на вход сумматора ,8, Одновременно, на вход делителя 6 поступает значение t - текущего времени интервала интерполяции 1 с выхода счетчика ,4 о При этом делитель 6 вырабатывает код t ft, который поступает на вход узла 9 умножения, на другой вход которого поступает разност вида , с выхода сумматора ,7 о :

Результат умножение с выхода узла 9 поступает на вход сумматора и суммируется с коэффициентом К, поступающим на другой вход сумматора ,8о Полученное таким образом значение сигнала в точке опроса в виде кода (.) t/t с выхода сумматора 8 поступает на вход коммутатора 1,2 о :

С выхода блока 3 на вход элемента 11 задержки, выполненного на базе счетчика, поступает код, определяющий время задержки выдачи сигнала в ответ на внешний запрос, С выхода элемента 11 задержки код задержки поступает на вход коммутатора 12, на управляющем входе которого установлен номер канала с выхода шифратора 1,0«

С информационного вьгхода 14 коммутатора 12 считывается значение сигнала в точке опроса, полученное в арифметическом блоке 5, в момент времени, определенный элементом L1 задержки, по каналу, заданному шифратором 1;0,-

Поскольку информация кадра сохраняется в памяти устройства неизменной до конца отработки интервала интерполяции, ;То;ео до заполнения счетчика 4, запрос от внешнего управляющего устройства может быть повторен по произвольному или прежнему каналу, и на выходе 14 коммутатора 12 будут получены

новые значения сигналов в точке опроса.

По окончании заполнения счетчика 4 формируется запрос очередного кадра информации, который с выхода 15 поступает во внешний источник информации. По этому запросу на вход 16 блока 1 ввода (информации) от внешнего источника информации поступают коды, соответствующие очередному кадру информации, и записывавтбя 2 буферной памяти. При этом .коэффициенты и соответствующие, им величины- задержек очередного кадра переписываются из блока 2 в блок 3, а значениес выхода блока 2 поступает на вход делителя 6 и вход счетчика ;4, В

дальнейшем устройство функционирует в соответств-ии с вышеизложенным алгоритмоА,

Таким образом, использование предлагаемого устройства дает возможность непосредственно передавать информацию в ЭВМ по заданным каналам в моменты времени, определяемые запросом ЭВЛ,

При работе устройства совместно с ЭВМ отпадает необходимость в использовании разветвленной сети связи с объектом, что сокращает аппаратурные затраты и стоимость работ, например при отладке программного обеспечения систем управления, функционирующих в реальном временя.

Документы, цитированные в отчете о поиске Патент 1983 года SU1062684A1

,1, Авторское свидетельство СССР № 924672, кл, G 05 В 19/18, 198,0, ,2, Авторское свидетельство СССР № 519685, кл, G 05 В 19/18, 1973 (прототип.) , ;

SU 1 062 684 A1

Авторы

Галкин Виталий Васильевич

Даниляк Игорь Петрович

Жабеев Владимир Павлович

Королькевич Владимир Иванович

Минский Яков Григорьевич

Даты

1983-12-23Публикация

1982-08-25Подача