Запоминающее устройство Советский патент 1985 года по МПК G11C11/00 

Описание патента на изобретение SU1182577A1

1 1

Изобретение относится к вычислительной технике.,, в частности к запоминающим устройствам, и может быть использовано для регистрации кодового обмена цифровых устройств в логических анализаторах, а также при отладке цифровых вычислительных комплексов„

Цель изобретения - увеличение информационной емкости устройства.

На фиг. 1 приведена функхщонапьная схема устройства; на фиг. 2 - то же, наиболее предпрчтительньм вариант вьтолнения каждого блока памяти.

Устройство содержит (фиг.1) первую группу регистров 1, блок 2 синхронизации, элементы 3 равнозначности, элементы НЕ 4, элемент И-ИЛИ 5, первую группу элементов И 6, шифратор 7, элемент ЙПИ 8, распределит ель 9 импульсов, коммутаторы 10, вторую группу регистров 11, вторую 12 и третью 13 группы элементов И, счетчики 14 тактов, блоки 15 памяти и первый элемент 16 задержки.

Каждый блок 15 памяти содержит (фиг.2) накопитель 17, формирователи 18 и 19 одиночных импульсов, элемент 20 задержки, демультиплексор 21 формирователь 22 коротких импульсов и счетчик 23 адресов.

Регистры 1 и 11 могут быть выполнены на микросхемах 585ИР12,133ИР13. Число информационных входов устройства равно га ( где m - целое число) и числу входов каждого из регистров 1. Число регистров 1 в первой группе схем 3 равнозначности, элементов НЕ 4, элементов И 6 первой группы равно N (где N - целое число), а число ком мутаторов 10, элементов И 12, элементов И 13, счетчиков 14 тактов и блоков 15 равно М (где М - целое чис ло) .

Счетчики 14 тактов могут быть вьшолнены на микросхемах 133ИЕ7, 533ИЕ7, коммутатор 10 - на основе микросхем 533КП12. Схемы 3 равнозначности могут быть выполнены на микросхемах 533СП1. Накопитель 17 может быть построен на микросхемах . 541РУ2 и имеет (m+t) разрядов, где га - число разрядов регистрации анализируемого кода, t - число разрядов для регистрации временного кода.

Устройство работает следующим .

772

Перед началом работы все регистры и счетчики устройства сбрасываются в нулевое состояние, распределитель 9 устанавливается в первое положение, а распределитель (условно не показан) блока 2 - в N-oe положение, ячейки блоков 15 обнулены.

Устройство приводится в действие подачей на вход 24 импульсных сигналов. При поступлении первого импульса на первом из выходов блока 2 появляется кратковременный единичный сигнал, который поступает на синхронизирующий вход первого из регистров

1, обеспечивая запись .в регистр 1 информации с входов 25. Первая из схем 3 равнозначности сравнивает коды с выходов первого и N-oro регистров 1, последний в начале работы должен быть равен 000...00. Если схема 3 равнозначности отметит равенство кодов, то на ее выходе: будет нулевой уровень, препятствующий прохождению через первьм из элементов

И 6 единичного сигнала с первого из других выходов блока 2, который пройдет на выход элемента И-ИЛИ 5, через соответствующий его вход, так как на втором соответствующем входе

будет действовать единичныйуровень с выхода первого из элементов НЕ 4.

При воздействии второго и последующих синхронизирующих импульсов информация будет записьгоаться во

второй, третий и так далее регистры 1 до К--ОГО включительно, а затем снова в первый, второй и так далее i так как единичные сигналы будут вырабатываться блоком 2 последовательно на втором, третьем, ...,Н-ом,

снова на первом, втором и так далее его выходах. Эти импульсы проходят последовательно на выход элемента И-ИЛИ 5 и далее через первый из

элементов И 1 2 - на вход первого из

счетчиков 14, который в результате .насчитывает N импульсов (где п. N целое число) пока (К+1)-я из схем 3 равнозначности не отметит неравенство кодов (где К - остаток от деления п на N). Единичньй уровень с выхода (К+1)-ой схемы 3 равнозначности разрешит передачу на выход (К+1)-ого элемента И 6 импульсного

сигнала с (К+1)-го выхода блока 2 и запретит его передачу на выход элемента И-ИЛИ 5, Импульсный сигнал с вькода первого-элемента И 6 поступает на входы шифратора 7 и элемен ИЛИ 8, вызывая появление на выходе шифратора 7 двоичного кода, соотве ствующего его (К+1)-му входу, и на выходе элемента ИЛИ 8 также и.мпуль ного сигнала. Код с выхода шифрато ра 7 поступает на входы регистров М , а импульсный сигнал поступает на входы элементов И 13 и на вход распределителя 9 через элемент 16 задержки, время задержки которого выбирается равным или более длитель ности импульсного сигнала, в резуль тате чего импульсный сигнал проходит на выход первого из элементов И 13 и далее поступает на вход синхрониза11 1и первого из регистров 11 В результате этого в регистр 1 1 записывается код с выхода шифратора 7 и в соответствии с этим кодом первый из коммутаторов 10 подключает на свой выход информацию, поступающую с (К+1)-го регистра 1. По истечении времени задержки элемента 16 импульсный сигнал поступает на вход распределителя 9 и сдвигает выходную единицу на следующее направление. Под воздействием отрицательного перепада на первом направлении запускаются формирователи 18 и 19 первого блока 15 памяти и производится запись в нулевую ячейку информации, поступающей с выходов первого коммутатора 10 и первого счетчика 14. По окончании записи в первый блок; 15 памяти сигналом Конец записи с его выхода производится сброс первого счетчика 14, в блоке 15 памяти состояние счетчика адреса 23 увеличивается на единицу. Если после следующего синхроимпульса (К+2)-ая схема 3 равнозначности также отметит неравенство, то 774 произойдет запись информации в нулевую ячейку второго блока 15 памяти второго счетчика 14 (нулевой код) и с выхода (К+2)-го входного регистра 1, а состояние счетчика 23 второго блока 15 памяти увеличится на единицу. В случае, если (К+2)-ая и последующие схемы 3 равнозначности отметят равенство кодов, устройство функционирует аналогично описанному ранее с той разницей, что счет числа тактов, в которых сохраг ялась неизньнной входная информация, будет производится вторым из счетчиков 14.После тог.о, как в каком-то такте будет отмечено неравенство кодов, запись информации с выходов регистра 1 и второго счетчика 14 будет произведена в нулевую ячейку второго блока .15 памяти, и состояние его счетчика 23 увеличится на единицу. В итоге информация будет записана в следующем порядке: в нулевые, первые, вторые и т.д. ячейки 15 с первого по М-ый последовательно, что обеспечивает логичную организацию режима чтения информации из запоминающего устройства. В предложенном устройстве количество N каналов обработки входной информации больше частного от деления суммы времени fj, заноса информации в регистр 1, времени tTcp сравнения, времени С щвьфаботки решения о регистрации и времени tTp, записи информации в блок 15 памяти на величину минималь- . ного интервала времени между двумя соседними синхронизирующими сигналами на входе 25, т.е. , t + +Сср+ рем Зап Количество каналов регистрации выбирается большим

,/7t

/ т

A

Похожие патенты SU1182577A1

название год авторы номер документа
Аналого-цифровая вычислительная система и аналоговая вычислительная машина (ее варианты) 1983
  • Беляков Виталий Георгиевич
  • Володина Галина Григорьевна
  • Панафидин Валерий Васильевич
SU1259300A1
Устройство для сопряжения источника и приемника информации 1986
  • Кривошеин Геннадий Евгеньевич
  • Лоскутов Алексей Арсентьевич
SU1401468A1
Устройство для обработки и передачи информации учета товарной нефти 1983
  • Щербина Владимир Ефимович
  • Швец Владимир Александрович
  • Галян Николай Нестерович
  • Сперанский Борис Валентинович
  • Михайлов Олег Сергеевич
  • Десяткин Юрий Алексеевич
SU1129625A1
Система для передачи и приема дискретной информации 1979
  • Белевич Андрей Николаевич
  • Васильев Георгий Георгиевич
  • Ицкович Юрий Соломонович
  • Келлер Феликс Эдуардович
  • Молотков Валентин Александрович
  • Парижский Юрий Семенович
  • Савуткин Вячеслав Васильевич
  • Червяков Сергей Иванович
  • Шагулин Владилен Иванович
  • Шеховцов Олег Иванович
SU903850A1
Устройство для обработки выражений языков программирования 1981
  • Сергеев Борис Иванович
  • Плахтеев Анатолий Павлович
  • Курносов Михаил Алексеевич
SU1016790A1
Устройство для передачи и приема информации 1984
  • Ильичев Валерий Анатольевич
  • Светличный Виктор Васильевич
  • Плотников Виктор Петрович
  • Федотченко Марк Игоревич
SU1185365A1
Устройство для контроля постоянной памяти 1987
  • Бакакин Анатолий Дмитриевич
  • Бабаев Андрэюс Ишович
  • Толчинский Валерий Аронович
SU1411838A2
Способ преобразования периодического электрического сигнала в код и устройство для его осуществления 1989
  • Иванов Нестор Святославович
  • Человечков Александр Иванович
  • Кормильцев Валерий Викторович
  • Байдиков Сергей Владимирович
SU1683175A1
Устройство для сопряжения 1979
  • Финаев Валерий Иванович
  • Харчистов Борис Федорович
SU824185A1
Суммирующее устройство 1991
  • Зурхаев Арсланали Абдуллаевич
  • Курбанов Эдгар Нариманович
  • Исмаилов Шейх-Магомед Абдуллаевич
  • Магомедов Иса Алигаджиевич
  • Кокаев Олег Григорьевич
SU1807480A1

Иллюстрации к изобретению SU 1 182 577 A1

Реферат патента 1985 года Запоминающее устройство

ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее блоки памяти, первую группу регистров, первую группу элементов И, элемент ИЛИ, распределитель импульсов, элемент задержки и блок синхронизации, одни из выходов которого соединены с входами синхронизации регистров первой группы, а другие входы - с первыми входами элементов И первой группы, выходы которых подключены к входам элемента ИЛИ, выход которого соединен с входом элемента задержки, выход которого подключен к входу распределителя импульсов, выходы которого соединены с входами синхронизации блоков памяти, причем одноименные входы регистров первой группы соответственно объединены и являются информационными входами устройства, входом синхронизации которого является вход блока синхронизации, отличающееся тем, что, с целью увеличения информационной емкости устройства, в него введены элементы равнозначности, шифратор, вторая группа регистров, коммутаторы, вторая и третья группы элементов И, элемент И-ИЛИ, элементы НЕ, счетчики тактов, счетные входы которых соединены с выходами элементов И второй группы, первые входы которых подключены к выходу элемента И-ГШИ, первые входы которого соединень с выходами элементов НЕ, входы которых и вторые входы элементов И первой группы подключены к выходам элементов равнозначности, причем выходы и установочные, входы счетчиков тактов соединены соответственно с первыми входами и с выходами блоков па(О мяти, вторые входы которых подклюС/) чены к выходам коммутаторов, входы е которых соединены с выходами регистров первой .группы,а управляющие входы - с выходами регистров второй группы, входы которых подключены к выходам шифратора, входы которого соединены с выходами элементов И первой груп00 пы, входы синхронизации регистров to второй группы подключены к выходам СП элементов И третьей группы, первые входы которых соединены с выходом элемента ИЛИ, вторые входы элементов И второй и третьей групп подключены к выходам распределителя импульсов, вторые входы элемента И-ИЛИ соединены с другими выходами блока синхронизации, выход каждого регистра первой группы подключен к первому входу одноименного элемента равнозначности и к второму входу последующего элемента равнозначности, первый вход первого элемента равнознач-ности соединен с выходом последнего регистра первой группы.

Документы, цитированные в отчете о поиске Патент 1985 года SU1182577A1

Вопросы радиоэлектроники
Сер
ЭЭТ, вып
Печь для непрерывного получения сернистого натрия 1921
  • Настюков А.М.
  • Настюков К.И.
SU1A1
Веникодробильный станок 1921
  • Баженов Вл.
  • Баженов(-А К.
SU53A1
Biomation, Model KIOOD
Digital Logikaiialyser.
Operating and Seervise Manual Gould Jnc., Biomation Division Santa Clara, CA 95050, 1980, 58-60.

SU 1 182 577 A1

Авторы

Попов Вадим Федорович

Кадочников Валерий Александрович

Королев Валерий Евгеньевич

Даты

1985-09-30Публикация

1984-04-25Подача