входом второго.элемента ИЛИ, выход которого соединен с синхровходом второго 5К -триггера и с Р -входом первого JK -триггера, синхровход которого соединен с Л -входом первого 1
Изобретение относится к вычислиельной технике и телемеханике, и ожет быть использовано при постронии распределителя тактовых импульсов для дискретных устройств в вычисительных машинах.
Цель изобретения - повышение наежности работы устройства.
На фиг. 1 .изображена функциональ- вя схема устройства; на фиг. 2 - иклограмма, поясняющая работу устрой- ства.
Устройство содержит счетчики 1 и 2, дешифраторы 3 и 4, Ж -триггеры 5 и 6, ,-триггер 7, элементы И 8 - 12, элементы ИЛИ 13 - 15, элемент НЕ,16, тактовый вход 17 устройства, вход 18 сброса устройства, элементы ИЛИ 19 группы, группу 20 выходов устройства.
На фиг. 2 обозначены сигналы 17 на тактовом входе устройства,а остальная нумерация сигналов соответствует номеру элемента, на выходе которого приведена временная диаграмма.
Перед началом работы устройство приводится в исходное состояние, в результате чего счетчики 1 и 2, JK,- триггеры 5 и 6, KS -триггер 7.нахо ,дятся в нулевом исходном состоянии. Следовательно, на выходы 20 устройства через элементы ИЖ 19 группы поступают сигналы с выходов дешифратора 3.
На тактовый вход 17 устройства поступают сигналы с высокочастотного генератора, которые имеют скважность, равную двум, и высокую частоту генерации, необходимую для обеспечения .требуемого быстродействия дисмретногр устройства или вычислительной машины, для которых на выходах U устройства формируется тактовая сетка импульсов.
Эти тактовые сигналы в прямом коде поступают на счетный вход счетчи-триггера, прямой выход которог о соединен с вторым входом второго элемента И, инверсный выход RS -триггера соединен с К -входом первого ЗК - триггера.
ка 1 и на вход элемента И 8, и инверсия тактовых сигналов через элемент НЕ 16 поступает на вход счетчика 2. Счетчики 1 и 2, выполненные на ЗК - триггерах, переключаются по заднему фронту входных импульсов и подготавливают к работе выходы дешифраторов 3 и 4„ Однако импульсы появляются на выходах только дешифратора 3i, так как RS -триггер 7 находится в исходном, нулевом состоянии. Поэтому сигнал, поступающий с инверсного выхода RS -триггера 7, разрешает работу элемента И 8, через который на стробирующий вход дешифратора 3 поступают сигналы с тактового входа 17 устройства. Эти сигналы, проходя через дешифратор 3, формируются на выходах дешифратора и затем посту- пают на первые входы элементов ИЛИ 19 группы и далее на выходы 20 устройства.
Импульсы с нечетных выходов дешифратора -3 поступают также на элемента ИЛИ 13, ас четных выходов- на входы элемента ИЛИ 14. С выходов элементов ИЛИ 13 и 14 эти импульсы поступают на входы элементов И 9 и 10, которые управляются сигналами, поступающими с выходов JK -триггера 6, и вьщают импульсы на входы элемента ИЛИ 15.
Ж -триггер 5, переключаясь по заднему фронту импульсов, поступающих с выхода элемента ИЛИ 15, осуществляет слежение за очередностью появления импульсов с выхода дешифратора 3.
Импульсы с выхода элемента ИЛИ 15 поступают также на К -вход IJK.-триггера 5, который по переднему фронту поступающего импульса подтверждает нулевое состояние триггера и удерживает его в этом состоянии до тех пор, пока с выходов дешифратора 3 поступают сигналы в строго определен5
ной последовательности, так как Ж - триггер 5, управляемый задним фронтом входных импульсов, поступающих с тактового входа 17 устройства через элемент 16 НЕ на Информационный вхо;: J и синхровход С , не переключается в единичное состояние, потому что в этот момент времени уже присутствует передний фронт очередного импульса, поступающего с выхода элемента ИЛИ 15 на вход Ж -триггера 5, который удерживает триггер в нулевом состоянии.
В случае нарушения последовательн сти импульсов на выходах дещифратора 3 происходит автоматическое переклю- чение на счетчик 2 и дешифратор 4.
Процесс переключения устройства с основного канала (счетчик 1 и дешифратор 3) на резервный канал (счетчик 2 и дешифратор 4) рассмотрим с момента, показанного на цик- лограме работы устройства (фиг, 2). В этот момент времени в дешифраторах 3 и 4 подготовлены первые выходы. Первый входной импульс, поступающий на вход 17 устройства, через элемент И 8 поступает на стробирующий вход дешифратора 4 и далее на первьш вход дешифратора 4. Этот импульс поступает на вход элемента ИЛИ 19,с выхода которого он поступает на вход элемента И 9, подготовленного к работе сигналом с инверсного выхода 7К -триггера 6. С выхода элемента И 9 через элемент ИЛИ 15 импульс поступае т на R- вход К -триггера 5, по переднему фронту которого подтверждается нулевое состояние Ж -триггера 5,тем самым блокируя работу синхровхода С на момент действия первого импульса, поступающего на вход 17 устройства, в результате чего JK-триггер 5 остается в нулевом состоянии.
Импульс с выхода элемента ИЛИ 15 поступает также на синхровход 7К- триггера 6, который по заднему фронту этого импульса переключается в единичное состояние, запрещая работу элемента И 9 и подготавливая к работе элемент И 10.
Импульс с первого выхода дешифратора 3 поступает также на один из входов первого элемента ИЛИ 19 группы и далее на первый выход групп 20 устройства.
051354
Ло .заднему фронту;- первого вход- ного импул1 са, поступающего на вход 17 устройства, счетчик 1 переключается во второе положение, подготавливая к работе второй выход дешиф- ратора 3.
Затем в паузе между основными входными импульсами, поступающими на вход 17 устройства, на вход счетчика 0 2, информационный вход iJ и синхровход С JK -триггера 5 через элемент НЕ 16 поступает инверсный сигнал по отношению к входному импульсу, по заднему фронту которого счетЧик 2 (5 переключается во второе положение, а Ж триггер 5 остается в нулевом состоянии, так как в этот момент времени уже появляется передний фронт второго импульса, поступающего с 20 выхода элемента ИЛИ 15 на R, -входе Ж -триггера 5, который удерживает Х -триггер 5 в нулевом состоянии. А по заднему фронту паузы между
первым и вторым основными входными ,
5 импульсами, поступающими через элемент НЕ 16 на вход счетчика 2, счетчик 2 переключается во второе положение, подготавливая к работе второй выход второго дешифратора 4.
, По второму входному импульсу, поступающему на вход 17 устройства, по описанному циклу на выходе второго элемента 11ЛИ 19 группы формируется импульс, который поступает на второй выход, группы 20 устройства, а Ж триггер 6 переключается в нулевое состояние, запрещая работу элемента И 10 и подготавливая к работе элемент И 9.
Третий и четвертый входные импульсы, поступающие на вход 17 устройства, по описанному циклу поступают на (h-1)-й и fi-и выходы группы 20 устройства, а счетчики 1 и 2 и JK-триг- гер 5 возвращаются в исходное, нулевое состояние.
Пятый входной импульс по описанному циклу поступает на первый выход групп 20 устройства, а JK-триг- иер 6 по этому импульсу переключа0 ется в единичное состояние, запрещая работу элемента И 9 и подготавливая к работе элемент И 10.
Пусть шестой входной импульс, поступающий на вход 17 устройства, от5 сутствует на втором выходе первого дешифратора 3. В результате этого отсутствует импульс, поступа:ющий с выхода элемента ИЛИ 14 через элемент
0
5
ИЛИ 15 на установочный вход Р, Д - триггера 5, который запрещает переключение JK-триггера 5 из нулевого состояния в единичное по заднему фронту паузы между входящими импульсами, поступающими на вход 17 устройства. Следовательно,по заднему фронту паузы между пятым и.шестым входными сигналами ЗК - триггер 5 переключается в единичное состояние (фиг. 2) и подготавливает к работе элемент И 11.
По переднему фронту паузы между шестым и седьмь входными импульсами, поступающими через элемент 11 на единичньш вход KS -триггера 7, К. S -триггер 7 переключается в единичное состояние, запрещая работу элемента И 8 и разрешая работу элемента И 12, который формирует из паузы между основными входными импульсами стробирующий импульс на вход второго дешифратора А. Это импульс через второй выход дешифратора 4 и второй элемент ИЛИ 19 группы 20 устройства поступает на второй выход устройства.
Таким образом, из-за неисправности в основном канале счетчик 1 - дешифратор 3, связанной с нарушением
очередности появления импульсов на выходах дешифратора. 3, работоспособность устройства не нарушается, так,, как с этого момента основными импульсами, поступающими на выходы группы 20 устройства, являются паузы между импульсами, поступающими на вход 17 устройства. По переднему фронту этих импульсов подтверждается единичное состояние RS-триггера 7, а по заднему фронту - единичное состояние -триггера 5.
Последующие выходные импульсы формируются на соответствующих выходах группы 20 устройства по описанному циклу.
След овательно, обеспечивается нормальная работа устройства при возник- новении неисправностей в основном канале, связанных с выходом из строя элементов в .счетчике 1 или в дешифраторе 3.
Изобретение также может быть ис- пользовано и при построении устройства с любым количеством разрядов в счетчиках 1 и 2 и, следовательно, с любым количеством выходов в каждом дешифраторе 3 и А, обеспечивается тре- буемое количество выходов устрой
ства.
вхвЭ
/ г 3 4 5 S 7 (J У W ff /г AJ /4
/7jaj jnjiji njijnjijnjiJ LrLn
a JlJljnJlJlJ JlJljnjnjnj-LrLrL
название | год | авторы | номер документа |
---|---|---|---|
Распределитель импульсов | 1981 |
|
SU976436A1 |
Счетное устройство | 1985 |
|
SU1256195A1 |
Устройство для распределения импульсов | 1982 |
|
SU1034179A1 |
Преобразователь параллельного кода в последовательный | 1979 |
|
SU857973A1 |
Устройство формирования серий импульсов | 1981 |
|
SU962890A1 |
Устройство для синхронизации импульсов | 1980 |
|
SU924840A1 |
Устройство для распределения импульсов | 1980 |
|
SU903846A1 |
Преобразователь последовательногоКОдА B пАРАллЕльНый | 1979 |
|
SU851396A1 |
Логический анализатор | 1987 |
|
SU1476474A1 |
Устройство для сопряжения ЭВМ с каналами связи | 1989 |
|
SU1679496A1 |
Распределитель импульсов | 1979 |
|
SU809137A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Распределитель импульсов | 1981 |
|
SU976436A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1986-01-15—Публикация
1984-06-08—Подача