Изобретение относится к цифровой технике и может быть использова- Но в блоках управления общей памятью вычислительных систем или систем сброса и регистрации информации. 5
Цель изобретения - сокращение объема оборудования устройства.
На чертеже представлено приоритетное устройство.
Устройство содержит триггеры 1-4 10 первого -регистра, триггеры 5-8 второго регистра, элементы И 9-12, элемент НЕ 13, элементы ИЛИ 14-17, запросные входы 18-21 устройства, выходы 22-25 устройства, тактовый is вход 26 .устройства, вход 27 сброса устройства.
Устройство работает следующим образом.
Перед началом работы устройство 20 устанавливается в исходное состояние подачей на вход 27 сброса устройства импульса единичного уровня, кото- рый через элементы ИЛИ 13-16 поступает на входы триггеров 1-4 и уста- 25 навливает их в нулевое состояние. Нулевой уровень с прямых выходов триггеров 1-4 поступает на входы триггеров 5-8, и по заднему фронту синхроимпульса эти триггеры устанавливают- зо ся в нулевое состояние. Следовательно, на выходах 22-25 - нулевые уровни.
При поступлении запросов, т.е. импульсов единичного уровня, на входы 18- 21 триггеры 1-4 устанавливаются в единичное состояние и с их прямых выходов на входы триггеров 5-8 поступают единичные уровни. По заднему фронту первого поступившего после „ этого на вход 26 синхроимпульса, который через инвертор 13 поступает также на тактовые входы триггеров 5-8, триггеры 5-8 устанавливаются в единичное состояние. На прямых выхо ,, дах триггеров, а следовательно, и на вторых входах элементов И 9-12 - единичньте уровни, а на инверсных - нулевые. Нулевой уровень с инверсного выхода триггера 5 высщего по .п приоритету канала поступает на третьи входы входовых элементов И 10- 12 более низких rid приоритету каналов и закрьгоает их. Следующий синхроимпульс, поступивпшй на вход 26 проходит через элемент И 9 на выход 22, так как на второй вход
этого элемента поступает единичный уровень с прямого выхода триггера 5 Одновременно импульс с выхода 22 через элемент ИЛИ 14 поступает на вход сброса триггера 1 и устанавливает этот триггер в нулевое состояние передним фронтом, С прямого выхода триггера 1 нулевой уровень поступает на вход триггера 5, и по заднему фронту импульса, установив- щего передним фронтом триггер 1 в нулевое состояние, триггер 5 устанавливается также в нулевое состояние , а единичный уровень с его инверсного выхода поступает на третьи входы элементов И 10, 11, 12. Далее синхроимпульсы последовательно проходят через элементы И 10 на выход 23, на элемент И 11, на выход 2 на выход 25, после чего устройство возвращается в исходное состояние.
в
Формула изобретени
Приоритетное устройство, содержащее два регистра, группу элементов И и группу элементов ИЛИ, причем единичный вход каждого разряда первого регистра соединен с соответствующим запросным входом устройства, каждый выход первого регистра соединен с единичным входом одноименного разряда второго регистра, прямой выход каждого разряда второго регистра соединен с первым входом одноименного элемента. И группы, вторые входы элементов И группы соединены с тактовым входом устройства, вьЬсоды элементов И группы являюся группой выходов устройства, о т л и ч а ю Щ; е е с я тем, что, с целью сокращения объема оборудования, устройство содержит элемент НЕ, причем тактовый вход устройства через элемент НЕ соединен с тактовыми входами разрядов второго регистра, выход каждого элемента РШИ группы соединен с входом сброса одноименного разряда первого регистра, первые входы элементов ИЛИ группы соединены с входами сброса устройства, второй вход каждого элемента ИЛИ группы соединен с одноименным выходом устройства, инверсный выход каждого разряда второго регистра соединен с соответствующим входом всех последующих элементов И группы.
2В
название | год | авторы | номер документа |
---|---|---|---|
Приоритетное устройство (его варианты) | 1984 |
|
SU1211729A1 |
Устройство для формирования тестовых воздействий | 1987 |
|
SU1476473A1 |
Устройство для распределения заданий процессорам | 1987 |
|
SU1444770A1 |
Устройство для формирования сигнала прерывания | 1987 |
|
SU1432522A1 |
Устройство для распределения заданий процессорам | 1987 |
|
SU1476466A1 |
Устройство циклического приоритета | 1990 |
|
SU1716516A1 |
Устройство циклического приоритета | 1990 |
|
SU1716515A1 |
Устройство для управления обслуживанием запросов | 1991 |
|
SU1824637A1 |
Устройство для обслуживания запросов в порядке поступления | 1982 |
|
SU1084794A1 |
Устройство для обслуживания запросов | 1988 |
|
SU1550517A1 |
Изобретение относится к автоматике и вычислительной технике и предназначено для применения в устройствах, выполняющих функцию пре- рьгоания. Цель изобретения - сокращение объема оборудования. Приоритетное устройство содержит два регистра, четыре элемента И, элемент НЕ и четыре элемента ИЛИ. 1 ил.
2G fS18
РГЪН
jl
10
11
21J
17
12
Составитель М.Кудряшев Редактор Н.Швыдкая Техред Т.Тулик Корректор С.Черни
641/53
Тираж 673Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий N3035, Москва, Ж-35, Раушская наб,, д.4/5
Филиал ШШ Патент, г.Ужгород, ул.Проектная,А
Устройство приоритета | 1981 |
|
SU991428A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Многоканальное устройство для обслуживания запросов с абсолютным приоритетом | 1974 |
|
SU666543A1 |
Приспособление для точного наложения листов бумаги при снятии оттисков | 1922 |
|
SU6A1 |
Авторы
Даты
1986-02-15—Публикация
1984-04-06—Подача