Устройство для приема многократно повторяемых команд Советский патент 1986 года по МПК G08C19/28 

Описание патента на изобретение SU1226510A1

качества, что повыгаает помехоустойчивость устройства. Информация принимается в регистр 1 сдвига, содержащий разрядов, и выдается из него непосредственно и через ключ 2 и элемент задержки З.на мажоритарный блок 4, на выходе которого формируется этот двоичный символ, который в данный момент времени дрисут- ствует не менее чем на двух его вхо дах. Результирующая кодовая комбинация, сформированная по критерию 2 из 3 с выхода блока 4 поступает одновременно в регистр 6, накопитель 8 и декодер 10. В случае соот ветствия информации закону кодирования на первом выходе декодера 10

1226510

формируется сигнал Верно или на втором его выходе - сигнал Ошибка при несоответствии принятой инфор- мации закону кодирования. Счетчик 18, насчитав наперед заданное число, устанавливает счетчик 7 в нулевое состояние, а триггер - в состояние, при котором прекращается дешифрация принятой информации. Повторные импульсы дешифрированной информации блокируются элементом И 14, защищающим распределитель 11 от наруше кия циклового фазирования при выделении ложных кодовых комбинаций на стыках команд, принимаемых во время сеанса телеуправления. 1 ил.

Изобретение относится к приему и обработке информации в каналах телеуправления с мно-гократной ее передачей. i

Цель изобретения - повьшение помехоустойчивости устройства.

На чертеже представлено предлагаемое устройство.

Устройство содержит регистр 1 сдвига, ключ 2, элемент 3 задержки,, мажоритарный блок 4, ключ 5,, регистр 6 результата мажоритарной выборки, счетчик 7 цикла, накопитель 8, дешифратор 9, декодер 10, распределитель 51, элемент ИЛИ 12, элементы И 13 - 15, элемент 16 задержки, триггер 17, счетчик 18 ошибок.

Регистр 1 сдвига предназначен для приема двух повторов п-разрядной кодовой комбинации и состоит из двух разрядов. Ключ 2 служит для - йодклю- чения выхода регистра 1 сдвига к входу элемента 2. Элемент 3 задержки предназначен для задержки на один такт каждого разряда проходящей через него кодовой комбинации. Мажо- ритарный блок 4 предназначен для мажоритарной выборки дискретных сигналов по критерию 2 из 3, поступающих на его входы. Ключ 5 служит для подключения выхода регистра 6 к входу элемента 3 задержки.

Регистр 6 результата мажоритарной выборки предназначен для записи результируюшей кодовой коме5инации, .поступающей с мажоритарного блока 4. .Регистр 6 состоит из п разрядов.,,-- Счетчик 7 цикла служит для управления работой ключей 2 и 5. Накопитель 8 предназначен дЛя накопления п элементов кодовой комбинации,, поступающей с мажоритарного блока 4.

Деш1яфратор 9 предназначен для дешифрации фазирующей (ФКК) и информационной (ИКК) частей кодовой комбинации, первые Е выходов, на которых формируются результаты дешифрации информационных частей соответствующих Е команд, являются выходами устройства, второй выход,на котором формируется результат де- щифрации ФКК, соединен с триггером 17. . Декодер 10 служит для установле- ния соответствия поступающей информации закону кодирования. Распределитель i1 предназначен для циклового фазирования устройства.

.Элемент ИЛИ .12 служит для установки счетчика 18 ошибок в исходное состояние. Выход элемента ИЛИ 12 соединен с установочным входом счетчи- |ка I8 ошибок.

; Элемент И 13 предназначен для управления работой дешифратора 9 и установки в исходное состояние счетчика 18 ошибок. Элемент И 14 служит для управления работой распределителя 1 I и установки в исходное состояние счетчика 18 ошибок. Элемент И 15 служит для управления работой счетчика 18 ошибок. Элемент 16 задержки предназначен для согласова- ния работы распределителя II и дешифратора 9. Триггер 17 служит для управления работой устройства. Счетчик 18 ошибок предназначен для подс- количества ошибок и переклгоче- ния триггера 17.

Устройство работает следуюшим образом.

Принятая дискретная информация записьгоается в регистр 1 сдвига, содержащий 2п разрядов, и в элемент 3 задержки через открытьй ключ 2. Выходы первого (п+1)-го разрядов ре- . гистра 1 сдвига и выход элемента 3 задержки соединены с входами мажоритарного блока 4 так, что при приеме третьего повтора кодовой комбинации на входы мажоритарного блока 4 на каждом такте поступают одноименные разряды первых трех повторов кодовой комбинации. При этом на выходе мажоритарного блока 4 формируется то двоичный символ, который в данный момент времени присутс.твует не менее, чем на двух его входах.

Результирующая кодовая комбинация сформированная по критерию 2 из 3 с выхода мажоритарного блока 4 поступает одновременно в регистр 6, накопитель 8 и декодер 10.

Работа устройства начинается с приема ФКК. Импульс дешифрированной ФКК, пройдя через элемент И 14, устанавливает распределитель 1I в исходное сбстояние. Распределитель I 1 задает цикловую фазу декодера 10 и включает счетчик 7. Одновременно тот же импульс устанавливает триггер 17 в состояние, при котором потенциал первого выхода триггера раз- решает прохождение импульсов через элементы И 13 и 15, а потенциал второго выхода триггера 17 запрещает прохождение импульсов через элемент И 14, элемент 16 задержки задержи- вает п1эохождение символа с триггера 17 на элемент И 14 на время, достаточное для установки распределителя 11 в исходное состояние импульсом дешифрированной ФКК. Поступившая с выхода мажоритарного блока 4 диск ретная информация, анализируется декодером 10, и в случае ее соответст

5 ю

5

5 0

0

ВИЯ закону кодирования формирует сигнал Верно, который через элемент И 13 поступает на стробирующий вход дешифратора 9 и дешифрирует принятую команду. При несоответствии принятой дискретной информации закону кодирования декодер 10 на каждом цикле ее приема формирует сигнал Ошибка, который.проходит через элемент И 15 и подсчитывается счетчиком 18 ошибок.

После установки цикловой фазы и отсчета одного цикла счетчик 7 вырабатывает- сигнал, закрьшающий ключ 2 и открывающий ключ 5. При приеме последующих повторов кодовой комбинации на третий вход мажоритарного блока 4 с выхода регистра б- через ключ 5 и элемент 2 задержки поступают символы результирзлощей кодовой комбинации, записанной в регистре 6.

Счетчик 18 ошибок устанавливается в нулевое состояние импульсами дешифрированной ФКК и импульсами считьгоания, поступающими на установочный вход счетчика через элемент ИЛИ 12. После того, как счетчик 18 ошибок насчитает наперед з аданное количество ошибок, он формирует, сигнал, устанавливающий счетчик 7 цикла в нулевое состояние, а триггер 17 - в состояние, при котором прекращается дешифрация принятой дискретной информации. В случае приема неискаженной ФКК дешифратор может выделить не один, а два и даже три импульса, но это не влияет на работу устройства, так как повторные импульсы лишь подтверждают требуемое состояние триггера 17 и не влияют на работу распределителя 11.

Повторные импульсы дешифрированной ФКК блокируются элементом И 14, который защищает распределитель 1I от нарушения циклового фазирования при вьщелении должных ФКК на стыках команд, принимаемых во время сеанса телеуправления.

Таким образом, яа счет рационального использования избыточности передаваемых многократно команд осуществляется, надежный прием команд телеуправления по каналам низкого качества, что повьщ1ает помехоусточи- вость устройства.

Формула, изобретения

Устройство для приема многократно повторяемых команд, содержащее

первый регистр, вход которого является информационным входом устройства, первый и второй выходы первого регистра соединены с первым и вторым входами мажоритарного блока выход которого соединен с первым входом декодера и входом накопителя, выходы которого соединены с соответствующими первыми входами дешифратора, первые .выходы дешифратора являются вы- ходами устройства, второй выход дешифратора соединен с первыми входами первого элемента И и триггера, первый выход которого через первый элемент задержки соединён с вторым вхо- дом первого элемента И, выход первого элемента И соединен с первым входом элемента ШШ и входом распределителя, выход которого Соединен с вторым входом декодера, первый и ёто рой выходы которого соединены с первыми входами сортветственнй второго и третьего элементов И, выход второго элемента И соединен с вторыми входами дешифратора и элемента ИЛИ,

Редактор О.Бугир

Составитель Н.Бочарова Техред В.Кадар

Заказ-2137/51Тираж 515Подписное

ВНИИПИ Государственного комитета СССР

по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г.Ужгорол, vл.Прпектпяя ,4

выход которого соединен с первым входом первого счетчика, второй вход которого соединен с выходом третьего элемента И, выход первого счетчика соединен с вторым входом триггера, второй выход триггера соединен с вторыми входами второго и третьего элементов И, отличающее- с я. тем, что, с целью повьппения помехоустойчивости, в него введены второй регистр, второй счетчик, ключи и второй элемент задержки, вход второго регистра соединен с выходом мажоритарного блока, выход второго регистра - с первым входом первого ключа, выходы первого и второго ключей через второй элемент задержки соединены с третьим входом мажоритарного блока, третий выход первого регистра соединен с первым входом второго ключа, выходы первого счетчика и распределителя соединенвт соответственно с первым и вторым входами второго счетчика,выход которого соединен с вторыми входами ключей.

Корректор М.Пожо

Похожие патенты SU1226510A1

название год авторы номер документа
Устройство для приема трехкратноповторенных команд телеуправления 1977
  • Загороднов Виктор Тимофеевич
  • Козлов Александр Иванович
  • Леонов Виталий Петрович
SU720775A1
УСТРОЙСТВО ДЛЯ ПРИЕМА КОМАНД ТЕЛЕУПРАВЛЕНИЯ 1991
  • Платонов А.И.
  • Козлов А.И.
  • Леонов В.П.
  • Бердников В.К.
RU2023309C1
УСТРОЙСТВО КОДОВОЙ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ С МЯГКИМИ РЕШЕНИЯМИ 2010
  • Квашенников Владислав Валентинович
  • Трушин Сергей Алексеевич
RU2428801C1
Устройство для адаптивного мажоритарного декодирования фазирующих сигналов 1984
  • Гетман Валерий Петрович
  • Иванов Михаил Анатольевич
  • Щербина Юрий Владимирович
SU1213492A1
Устройство для декодирования сверточного кода 1984
  • Гетман Валерий Петрович
  • Иванов Михаил Анатольевич
  • Щербина Юрий Владимирович
SU1213491A1
Устройство для приема трехкратно повторяемых команд управления 1986
  • Козлов Александр Иванович
  • Леонов Виталий Петрович
SU1385309A1
Устройство для приема команд телеуправления 1977
  • Орлов Александр Георгиевич
  • Маклаков Аскольд Николаевич
  • Голубков Геннадий Дмитриевич
SU643948A1
Устройство для приема команд телемеханики 1975
  • Миневич Михаил Лейбович
SU535584A1
Устройство для выделения ключевой кодовой комбинации 1981
  • Воробьев Владимир Георгиевич
  • Загороднов Виктор Тимофеевич
  • Назаренко Сергей Борисович
SU1046973A2
УСТРОЙСТВО КОДОВОЙ ЦИКЛОВОЙ СИНХРОНИЗАЦИИ С ИНТЕГРИРОВАННЫМИ МЯГКИМИ И ЖЕСТКИМИ РЕШЕНИЯМИ 2011
  • Квашенников Владислав Валентинович
  • Трушин Сергей Алексеевич
RU2450464C1

Реферат патента 1986 года Устройство для приема многократно повторяемых команд

Изобретение относится к области приема и обработки информации в-каналах телеуправления с многократной ее передачей. За счет рационального использования избыточности многократно переданных команд осуществляется надежный команд телеуправления по каналам ни-зкого (Л

Формула изобретения SU 1 226 510 A1

Документы, цитированные в отчете о поиске Патент 1986 года SU1226510A1

Устройство для приема трехкратно повторяемых команд управления 1979
  • Леонов Виталий Петрович
  • Козлов Александр Иванович
  • Загороднов Виктор Тимофеевич
  • Бердников Владимир Кириллович
  • Воробьев Владимир Георгиевич
SU873436A1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1
Устройство для приема трехкратноповторенных команд телеуправления 1977
  • Загороднов Виктор Тимофеевич
  • Козлов Александр Иванович
  • Леонов Виталий Петрович
SU720775A1
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды 1921
  • Богач Б.И.
SU4A1

SU 1 226 510 A1

Авторы

Полищук Виталий Семенович

Попова Людмила Серафимовна

Сударев Игорь Васильевич

Даты

1986-04-23Публикация

1984-05-23Подача