Генератор векторов Советский патент 1986 года по МПК G09G1/08 

Описание патента на изобретение SU1257698A1

1

Изобретение относится к вычислительной технике и автоматике, в часности к устройствам отображения графической информации на ЭЛТ.

Цель изобретения - повышение надежности и упрощение генератора век торов.

На фнг. 1 изображена структурная схема генератора векторов; на фиг.2 структурная схема компаратора; на фиг. 3 - структурная схема блока номализации приращений.

Генератор содержит блок 1 нормалзации кодов приращений координат, первый 2 и второй 3 сумматоры, первый 4 и второй 5 преобразователи кодов приращений координат, преобразователь 6 эталонных кодов, суммирующий усилитель 7, преобразователь 8 .компенсирующего кода, реверсивный счетчик 9, первый 10 и второй 11 элементы И, триггер 12, первый 13 и второй 14 преобразователи кодов коодинат, первьш 15 и второй 16 интегрторы, компаратор 17, шину 18 команд запуска интегрирования, компараторы 19 и 20 каналов X и У, блок 21 логических элементов, формирователь 22 управляющего сигнала, первый 23 и второй 24 элементы И, элемент ИЛИ 25, элемент НЕ 26, элемент И 27, резистор 28, конденсатор 29..

Блок 1 нормализации состоит из двух элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 30 и 31, генератора 32 сигналов, элемент И 33, счетчика 34, дву:. реверсивных регистров 35 и 36, блока 37 памяти, выполненного в виде ПЗУ.

Выходы цифрового запоминающего устройства (не показано) соединены с входами блока 1 нормализации кодов приращений координат и сумматоров 2 и 3, выходы которых через соответствующие преобразователи 13 и 14 кодов координат конечной точки вектора соединены с входами начальной установки интеграторов 15 и 16, а также с третьим и четвертым входами компаратора 17, другие входы которого соединены с выходами интеграторов 15 и 16, управляющие входы которых соединены с выходами преобразователей 4 и 5 кодов приращений координат, цифровые входы которых соединены с первыми выходами блока 1 нормализации, управляющий выход которого соединен с входом преобразователя 6 эталонных кодов, выход которого сое

динен с опорным входом преобразователя 5 кодов приращений координат и через второй вход суммирующего усилителя 7 с входом преобразователя 4 кодов приращений координат, первый вход суммирующего усилителя 7 соединен с выходом преобразователя 8 компенсирующего кода, вход которого соединен с выходом реверсивного счетчика 9, входы которого соединены с выходами первого 10 и второго 11 элементов И, вторые входы которых соединены с управляющим выходом компаратора 17, который соединен также с цифровыми входами интеграторов 15 и 16 и со счетным входом триггера 12, третьи входы соединены с выходами каналов X, У компаратора 17, а первые входы соединены соответственно с прямым и инверсным выходами триггера 12.

Генератор работает следующим образом.

Из цифрового запоминающего устройства (не показано) поступают коды максимальными приращениями iX и и У одновременно на блок 1 нормализации кодов приращений координат и сумматоры 2 и 3 накапливающего типа.

После отработки кодов в блоке 1 и преобразования их в преобразователях 4,5 и 6 происходит занесение кодов из сумматоров 2 и 3 в преобразователи 13 и 14. Одновременно по шине 18 команды запуска поступает импульс, в результате действия которого компаратор 17 переводит интеграторы 15 и 16 в режим интегрирования. В этом режиме на выходах интеграторов 15 и 16 формируются пилообразные напряжения, направление и скорость которых определяется величиной и знаком напряжений, поступающих с выходов преобразователей 4 и 5.

После того, как величина напряжений на выходе интеграторов 15 и 16 сравняется с величиной напряжения соответствующего преобразователя 13 и 14, компаратор 17 формирует сигнал, приводящий интеграторы 15 и 16 в режим начальных условий. Одновременно компаратор 17 выдает сигналы на элементы И 10 и 11 и триггер 12. При различных постоянных интегрирования в каналах X и У срабатывание компараторов 19 и 20 этих каналов происходит в разные моменты времени, причем разница тем больше, чем сильнее от- .личаются скорости интегрированная.

Это вызывает появление ошибки на стыках векторов.

В начале процесса коррекции скорости интегрирования осуществляется перевод интеграторов 15 и 16 в режим начальных условий по сигналу компаратора 19 канала X. При этом анализируется состояние компаратора 20 канала У на его выходе У. Затем наоборот ос

тановка режима интегрирования и пере воД интеграторов 15 и 16 в режим задания начальных условий производится по сигналу компаратора 20 канала У. При этом анализируется состояние компаратора 19 канала X на его выходе X Триггер 12 работает в счетном режиме осуществляя переключения элементов И 10 и 11. В качестве счетных импульсов используются сигналы, поступающи с выхода компаратора 17. В первый такт шага коррекции открыт элемент И 11 и закрыт элемент И 10, во второй такт наоборот открыт элемент И 10 и закрыт элемент И 11.

Если скорость интегрирования в канале X выше, чем в канале У, то к тому времени, когда сработает и выдаст нулевой логический сигнал компаратор 19 канала X, высокий уровень сигнала на выходе компаратора 20 ка- нала У будет показывать наличие рассогласования или ошибку.

При этом через открытьй элемент И 11 проходит сигнал компаратора 17 и вызывает соответствующее изменение кода на выходе реверсивного счетчика 9. Изменившееся состояние кода на выходе реверсивного счетчика 9 вызывает изменение напряжения на выходе преобразователя 8 и соответственно на выходе суммирующего усилителя 7, подключенного к опорному входу преобразователя 4 кодов приращений ко-. ординат канала X, что приводит к уменьшению уровня напряжения на входе интегратора 15 и к уменьшению ско рос ти интегрирования канала X. Если скорость интегрирования в канале У выше, чем в канале X, то сигнал компаратора 17 будет проходить через открытый элемент И 10, вызывая изменение кода на выходе реверсивного счетчика 9, приводящее к увеличению уровня напряжения на входе интегратора 15 и к увеличению скорости ин- тегрирования канала X.

Описанный двухтактный режим работы узла коррекции скорости интегри

5

20

0

5 0 5

0

5

рования оказывается возможным благодаря медленному изменению этой скорости под воздействием внешних климатических факторов.

Точность узла коррекции определяется только чувствительностью компаратора 17 и не зависит от других элементов схемы. В генераторе автоматическая коррекция скорости интегрирования канала может производиться периодически в начале кадра регенерации.

Если скорости интегрирования в каналах X и У увеличены, то включается схема коррекции. I,

Переход на двухтактный режим коррекции позволяет отказаться от ряда элементов прототипа, что упрощает схему и повьш1ает надежность..

Формула изобретения

Генератор векторов, содержащий блок нормализации кодов приращений координат, первый и второй входы ко-. торого являются соответственно первым и вторым входами устройства, которые соединены соответственно с входами первого и второго сумматоров, первый и второй выходы блока нормализации кодов приращений координат подключены к первым входам соответственно первого и второго преобразователей кодов приращений координат, третий выход блока нормализации кодов приращений координат подключен к входу преобразователя эталонных кодов, выхор которого подключен к второму входу второго преобразователя кодов приращений координат и к первому входу суммирующего усилителя, выход которого подключен к второму входу первого преобразователя кодов приращений координат,.второй вход суммирующего усилителя подключен к

выходу преобразователя компенсирующего кода, вход которого подключен к выходу реверсивного счетчика, первый и второй входы которого подключены к выходам Соответственно первого и вто рого элементов И, первый вход первого элемента И подключен к первому выходу триггера, выходы первого и второго сумматоров подключены соответственно через первый и второй

преобразователи кодов координат к первым входам соответственно первого и второго интеграторов, вторые

входы которых подключены к выходам соответственно первого и второго преобразователей кодов приращений координат, третьи входы первого и второго интеграторов подключены к первому выходу компаратора, выход первого интегратора является первым выходом генератора, соединенным с первым входом компаратора, второй вход которого подключен к выходу второго интегратора, который является вторым выходом генератора,третий и четвертый входы компаратора подключены к выходам соответственно

ш

лУ

первого и второго преобразователей кодов координат, пятый вход компаратора является третьим входом генератора, отличающийся тем,

что, с целью повьшения надежности и упрощения генератора, первый выход компаратора подключен к входу триггера и к вторым входам первого и второго элементов И, второй выход триггера подключен к первому входу второго элемента И, второй и третий выходы компаратора подключены к третьим входам соответственно первого и второго элементов И.

omtS oarfS

Составитель Л.Абросимов Редактор Е.Копча Техред П.Олейник Корректор В.Синицкая

Заказ 4963/50 Тираж 455Подписное

ВНИШШ Государственного комитета СССР

по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно

-полиграфическое предприятие, г.Ужгород, ул.Проектная,4

Похожие патенты SU1257698A1

название год авторы номер документа
Генератор векторов 1981
  • Куликов Георгий Павлович
  • Птаховский Игорь Гаврилович
  • Ратников Анатолий Николаевич
SU1019483A2
Функциональный преобразователь многих перемнных 1981
  • Беляков Виталий Георгиевич
  • Комаров Сергей Михайлович
SU1115068A1
Дискретно-аналоговый интегратор 1986
  • Заклецкая Жаннета Яковлевна
SU1372337A1
Устройство для решения задач оптимального управления 1985
  • Коновец Виктор Иванович
  • Лясковски Ян
SU1327135A1
Устройство для считывания графической информации 1981
  • Светлов Петр Иванович
  • Тихоненко Владимир Иванович
  • Леонович Эдуард Николаевич
  • Никифоров Марат Яковлевич
  • Жевелев Борис Яковлевич
  • Рудой Виктор Александрович
  • Ермаков Сергей Леонидович
  • Рубинштейн Лев Борисович
SU987646A1
Интегратор 1980
  • Жариков Андрей Николаевич
SU922786A1
Устройство для считывания графической информации 1978
  • Решетилов Анатолий Родионович
  • Сорока Николай Ильич
  • Лукьянец Степан Валерьянович
SU746614A1
Устройство для воспроизведения функций 1987
  • Соломаха Олег Николаевич
  • Пинкин Александр Анатольевич
  • Журавлев Виталий Павлович
  • Ядовина Елена Станиславовна
SU1411787A1
Устройство для отображения векторов на экране электронно-лучевой трубки 1985
  • Жуков Александр Анатольевич
  • Жуков Владимир Анатольевич
  • Миронов Андрей Вадимович
  • Соковиков Владимир Александрович
  • Степанов Алексей Николаевич
  • Фукс Виссарион Исаакович
SU1304014A1
Устройство для решения систем линейных алгебраических уравнений 1984
  • Семагин Борис Васильевич
SU1187157A1

Иллюстрации к изобретению SU 1 257 698 A1

Реферат патента 1986 года Генератор векторов

Изобретение относится к вычислительной технике и автоматике, в частности к устройствам отображения графической информации на ЭЛТ. Целью изобретения является повьшение надежности и упрощение генератора векторов. Генератор содержит блок нормализации кодов приращений координат, два сумматора, два преобразователя кодов приращений координат, преобразователь эталонных кодов, суммирующий усилитель, преобразователь компенсирующего кода, реверсивный счетчик, два элемента И, триггер, два преобразователя кодов координат,два интегратора и компаратор. В генераторе векторов разница в постоянных времени интегрирования в каналах X и У определяется с помощью интегратора и триггера, а устраняете с помощью двух элементов И, реверсивного счетчика, преобразователя компенсирующего кода и суммирующего усилителя. 3 ил. I (Л ю СП Од СО СХ)

Формула изобретения SU 1 257 698 A1

Документы, цитированные в отчете о поиске Патент 1986 года SU1257698A1

ГЕНЕРАТОР ВЕКТОРОВ 1972
SU432543A1
Разборный с внутренней печью кипятильник 1922
  • Петухов Г.Г.
SU9A1
Генератор векторов 1981
  • Куликов Георгий Павлович
  • Птаховский Игорь Гаврилович
  • Ратников Анатолий Николаевич
SU1019483A2
Разборный с внутренней печью кипятильник 1922
  • Петухов Г.Г.
SU9A1

SU 1 257 698 A1

Авторы

Птаховский Игорь Гаврилович

Куликов Георгий Павлович

Даты

1986-09-15Публикация

1984-12-19Подача