Изобретение относится к технике вязи и может быть использовано при ередаче дискретной информации.
Цель изобретения - повьппейие поехоустойчивости при одновременном снижении уровня передаваемых сигнаов.
На чертеже изображена структурная электрическая схема предложенного стройства.
. Устройство для передачи и приема цифровых сигналов содержит на переающей стороне регистр 1 сдвига, мультиплексор 2, генератор 3 модуляционных сигналов, генератор 4 тактовой частоты, модулятор 5 тактовой частоты, сумматор 6, преобразователь 7 сигнала, а на приемной стороне - элемент ИЛИ 8, преобразователь 9 сиг- нала, фильтр 10 модуляционных сигналов фильтр 11 тактовой частоты, решающий блок 12, кодер 13, первый, второй и третий регистры 1А, 15 и 16 сдвига, первьй и второй блоки 17 и 18 сравнения, инвертор 19, элемент И 20, элемент 21 задержки.
Устройство работает следующим образом.
На информационный последователь- ньй вход трехразрядного регистра I сдвига поступает входной двоичный сигнал в виде последовательности 1 и О, Выходы трехразрядного регистра 1 сдвига определяют номер открытого канала мультиплексора 2, который пропускает одно из восьми значений модуляционного признака, вырабатываемого генератором 3 (восьми значений) модуляционных сигналов, в текущий момент времени i, установленный генератором А тактовой частоты, в соответствии со следующими значениями
,i- Z --i-
Q О
О О
О
I
Q О
О 1
1 О
о 1
Q О
1 О
Л
о 1 о
-А
f
Ь
П.
т
А
6
где О - значение входного сигнала
в текущий момент времени i; Л - значение модуляционного признака в текущий момент вре- ,
5 мени i о
На второй вход сумматора 6 поступают сигналы, имеющие в каждый дис- кретньй момент времени одно из восьми значений модуляционного признака, а
на первый вход поступают сигналы, имеющие девятое значение модуляционного признака, с выхода модулятора 5 тактовой частоты, на вход которого поступают тактовые видеоимпульсы. Модулированные информационные и тактовые импульсы поступают на вход преобразователя 7 сигнапа и далее с выхода преобразователя 7 сигнала - в линию связи,
Модулированные информационные и тактовые импульсы поступают из линии связи на вход преобразователя 9 сигнала и далее на фильтр 10 (восьми значений) модуляционных сигналов и на фильтр П (значения модуляционного признака) тактовой частоты.
На их выходах формируются сигналы, соответствующие мощности присутствующего во входном сигнале того ; или иного значения модуляционного признака. В каждый из дискретных моментов времени присутствуют два сигнапа на входах решающего блока 12, Один из сигналов соотв.етствует вы35 ходному сигналу от фильтра 11 тактовой частоты и другой сигнал соответствует одному из восьми возможных выход кых сигналов с выходов модуляционных сигналов, Решающий блок 1Я
40 формирует сигнал о присутствии в линии связи одного из восьми модуляционных признаков по критерию минимальной мощности одного из модуляционных признаков на одну из восьми выходных
5 шин.
Кодер 13 кодирует состояние сигналов на выходе решающего блока 12 в ;. двоичный код, соответствующий табли- це
30
Входы кодера 2
Выходы кодера 13
1 2-345678
3 2 I
10000000 000
О I 000000
1 о о
31261
Продолжение таблицы
Входы кодера 1 2
( Выходы кодера 13
10
0100000010
0010000110
0001 0000001 0000100101 0000010011
0000001111
Двоичный код с выхода кодера 13 записьшается в первый, второй и третий четырехразрядные регистры 14, 15 и 16 сдвига по последовательному входу при тактировании их по та тово- му входу через элемент ИЛИ 8,
Необходимым условием правильности передачи сигналов по линии связи являются следующие значения:
1
1-1
3
t-2
где 1
I-I
1-г
-выход 3 кодера 13 в момент времени i;
выход 2 кодера 13 в момент времени 1-1;
-выход 1 кодера 13 в момент 15 времени 1-2. ,
В случае выполнения условия (1) блоки 17 и 18 сравнения кодов формируют на выходах единичные уровни и на выходе элемента И 20 формируется ну- 40 левой логический уровень. При этом вход управления четырехразрядных регистров 14, 15 и 16 сдвига соответствует сдвигу информации вправо. При невыполнении условий (1) для кодов . 45 на выходе кодера 13 в моменты времени (i-1) и (i-2). Что соответствует несовпадению кодовых комбинаций первого блока 17 сравнения кодов, на его выходе формируется нулевой зпровень, а 50 на выходе блока 18 сравнения формируется единичный уровень. При этом возникает положительный пер,,ёпад на выходе элемента И 20. Перепад переводит вход управления четырехразрядных 55 регистров 14, 15 и 16 сдвига в состо I яние , что соответствует режиму параллельной записи ийформации парал-
61
10
20
25
30
15 ,
40 45 5055
1324 .
лельным входам D,,о,D4 ° Запись по
входам D,,o.o,D4 в регистры 14, 15 и 16 сдвига производится перепадом с
выхода элемента И 20, задержанным с помощью элемента задержки 21 и проходящиг-4 через элемент 14, 15 и 16 ИЛИ 8 на тактовый вход четырехраз-- рядных регистров сдвига. Первые и четвертые разряды регистров 14, 15 и 16 сдвига при этом регенерируются, а второй и третий разряды восстанавливаются с помощью обратных связей по значениям первых и четвертых разрядов. Таким образом производится коррекция однократных ошибок в предлагаемом устройстве. Выходной двоичный сигнал снимается с четвертого разряг, да четырехразрядного регистра 16 сдвига, что приводит к задержке выходного сигнала в предлагаемом устройстве на четыре периода тактовой частоты относительно входного сигнала.
Формула изобретения
Устройство для передачи и приема цифровых сигналов, содержащее на пе- редающей стороне генератор модуляционных сигналов, генератор тактовой частоты, выход которого соединен с вхо - дом модулятора тактовой частоты, выход которого подключен к первому входу сумматора, выход которого соединен с входом преобразователя сигнала, а на приемной стороне - преобразователь сигнала, выход которого соединен с входом фильтра тактовой частоты и с входом фильтра модуляционных сигналов,, выходы которого подключены к соответствующим входам решающего блока, тактовый вход которого соединен с выходом фильтра тактовой частоты, отличающееся тем, что, с целью повышения помехоустойчивости при одновременном сниже1ши уровня передаваемых сигналов в него введены на передающей стороне регистр сдвига и мультиплексор, управляющие входы которого подключены к соответствуй - щим выходам регистра сдвига, тактовый вход которого подключен к выходу генератора тактовой частоты, выходы генератора модуляхщонных сигналов соединены с соответствующими сигнальными входами мультиплексора, выход которого соединен с вторым входом сумматора, а на приемной стороне вве
дены первый, второй и третий регистры сдвига, первый и второй блоки сравнения, инвертор, элемент И, элемент ИЛИ, элемент задержки и кодер, первый, второй и третий выходы которого соединены с последовательными входами соответственно первого, вто рого и третьего, регистров сдвига, тактовые входы которых подключены к выходу элемента ИЛИ, первый вход которого соединен с тактовым входом решакндего блока, выходы которого соединены с соответствующими входами кодера, второй вход элемента ИЛИ соединен с выходом элемента задержки, вход которого подключен к управляющим входам первого, второго и третьего регистров сдвига и выходу элемен- т,а И, первый вход которого соединен с выходом инвертора, вход которого соединен с выходом первого блока сравнения, первый, второй, третий и четвертый входы которого подключены соответственно к выходу второго разряда первого регистра сдвига, к вь ходу второго разряда второго регисра сдвига, к выходу третьего разряд второго регистра сдвига и к выходу peTbero разряда третьего регистра сдвига, первый параллельный вход ко торого соединен с выходом первого разряда третьего регистра сдвига, второй параллельный вход которого
Составитель О. Геллер Редактор М. Недолуженко Техред М.Ходанич Корректор А. Зимокосов1
5247/59
Тираж 624 Подписное ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4
подключен к выходу первого разряда Btoporo регистра сдвига и к первому параллельному входу второго регистра, сдвига, второй параллельньй вход торого подключен к третьему параллельному входу третьего регистра сдвига, к первому параллельному входу первого регистра сдвига и к выходу первого разряда первого регистра t сдвига, выход третьего разряда которого соединен с первым входом второго блсЭка сравнения, второй вход которого подключен к выходу третьего разряда второго регистра сдвига, выход четвертого разряда которого соединен с третьим входом второго блока сравнения, с четвертым параллельным входом второго регистра сдвига и с третьим параллельным входом первого регистра сдвига, второй параллельный вход которого соединен с четвертым параллельным входом третьего регистра сдвига, с третьим параллельным входом второго регистра сдвига, с выходом четвертого разряда - третьего регистра сдвига и с четвертым входом второго, блока сравнения, выход которого соединен с вторым входом элемента И, при этом выход четвертого разряда первого регистра сдвига соединен с четвертым параллельньм входом первого регистра сдвига.
название | год | авторы | номер документа |
---|---|---|---|
Кодер сигнала изображения | 1990 |
|
SU1730724A1 |
Кодек системы связи | 1983 |
|
SU1150770A1 |
Устройство для ввода и вывода информации | 1982 |
|
SU1048466A1 |
Устройство для исправления ошибок в волоконно-оптических системах передачи информации | 1990 |
|
SU1809534A1 |
УНИВЕРСАЛЬНАЯ СИСТЕМА ТЕЛЕВИДЕНИЯ | 2011 |
|
RU2477578C1 |
Устройство для передачи цифровых сигналов с режимом сжатия | 1985 |
|
SU1277162A1 |
СИСТЕМА СТЕРЕОТЕЛЕВИДЕНИЯ | 2011 |
|
RU2462828C1 |
ПРОГРАММИРУЕМЫЙ ЦИФРОВОЙ ФИЛЬТР | 1992 |
|
RU2057364C1 |
Формирователь кодов для рельсовой цепи | 1990 |
|
SU1753598A1 |
УСТРОЙСТВО ФОРМИРОВАНИЯ И ПЕРЕДАЧИ ПОСЛЕДОВАТЕЛЬНОСТИ СИГНАЛОВ | 2005 |
|
RU2299474C2 |
Изобретение относится к технике связи. Повьшается помехоустойчивость при одновременном снижении уровня передаваемых сигналов. Устройство содержит на передающей стороне регистр сдвига (РС) 1, мультиплексор 2, г-р модуляционных сигналов 3, г-р тактовой частоты 4, модулятор тактовой частоты 5, сумматор 6 и преобразователь сигнала 7, а на приемной стороне элемент ИЛИ 8, преобразователь сигнала 9, фильтр модуляционных сигналов 10, фильтр тактовой частоты 11, решающий блок 12, кодер 13, три PC 14-16, два блока сравнения (ВС) 17 и 18,.инвертор 19, злемент И 20 и зле- . мент задержки (ЭЗ) 21. Цель достигается введением PC 1 и мультиплексора 2, позволяющих на выходе передающей стороны формировать модулированные информац. и тактовые и4«1ульсы, а так- с же введением на приемной стороне элемента ИЛИ 8, кодера 13, PC 14-16, /Л БС 17 и 18, инвертора 59, элемента j И 20 и ЭЗ 21, с помощью которых про- См изводится коррекция однократных оши- ,.. бок в устройстве, 1 ил., ьэ о 00 го
Прагер Э | |||
и др | |||
Цифровая техника в связи | |||
М.: Радио и связь, 1981, с | |||
Способ получения на волокне оливково-зеленой окраски путем образования никелевого лака азокрасителя | 1920 |
|
SU57A1 |
А | |||
New Underwater Communication System | |||
Л | |||
Project of the Lea Grant Program Massachusets Institute of Technology, HITS G 80-86 | |||
Revised Edition, 1980, Inly 7. |
Авторы
Даты
1986-09-30—Публикация
1985-04-16—Подача