Изобретение относится к телеграфной связи и может быть использовано в системах передачи дискретной информации без обратной связи.
Цель изобретения - повышение помехоустойчивости передачи информации.
На фиг..1 представлена структурная электрическая схема передающей сторо ш,1 системы передачи дискретной информации с исправлением ошиббк} на фиг,2 - структурная электрическая схема приемной стороны системы передачи дискретной информации с исправлением ошибок.
Система передачи дискретной информации с исправлением ошибок содержит на передающей стороне: генератор 1, элемент И 2, триггер управления 3, делитель частоты 4, источник информации 5, первый регистр сдвига 6, регистрирующий блок 7, блок накопителей 8, преобразователь кода 9,.первый и второй шифраторы 10 и П, решающий блок 12, второй регистр сдвига 13 и выходной триггер 14; на приемной стороне: генератор 15, элемент И 16, входной триггер 17, первый, второй и третий дифференцирующие блоки 18, 19 ч 20, триггер управления 21, элемент ИЛИ 22, первый и второй регистры 23 и 24, блок синдромного исправления 25. первьй решающий блок 26, преобразователь кода 27, третий регистр сдвига 28, второй решающий блок 29, накопитель синдромов ошибок 30, выходной согласующий блок 31, потребитель информации 32,
Система передачи дискретной информации с исправлением ошибок работает следующим образом.
Источник информации 5 на передающей стороне определяет начало и конец передаваемого блока данных, С момента формирования источником информации Сигнала Начало старт- стопной комбинации формируется сигнал, разрешающий запуск триггера управления 3, При этом разрешается прохождение импульсов с генератора через открытый элемент И 2 и дели-т тель частоты 4 на вход первого регистра сдвига 6,
Частота поступающих импульсов выбрана равной F, 1/с д , где Со - длительность единичного элемента простого кода. Информация, вырабатыO
5
0
5
0
5
ваемая источником информации 5, в последовательном ви;;,е поступает на регистрирующий блок 7, который выполняет одновременно регистрацию элементов кодовой комбинации и преобразование последовательности кода в параллельный. Преобразование осуществляется с помощью И1чпульсов I вырабатываемых распределителем передачи, т,е, первым регистром сдвига 6,
Сообщение в виде стартстопных комбинаций от источника информации 5 поступает на входы ячеек регистрирующего блока 7, За время цикла работы первого регистра сдвига 6 на п-х его выходах форми;руются импульсы регистрации, соответствующие средней части принимаемых от источника информации 5 единичных элементов, которые запоминаются блоком накопителей 8 в виде пятиэлементного кода МТК-2.
После поступления очередной кодовой комбинации кода МТК-2 информация в- параллельном виде с блока накопителей 8 поступает на вход преобразователя кода 9.
Каждой кодовой комбинации исходного простого пятиэлементного кода присваивается свой номер, С помощью преобразователя кода 9 происходит дешифрация блока накопителей 8 в одну из 32 возможных (преобразователь из пяти в тридцать две),
С помощью первого и второго шифраторов 10 и 11 производится преобразование в двухпозиционный i, j код
где местоположение i.
перехода
определяет передаваемый кодовый символ.
Для целей исправления в канале вводится третий k-й переход, который вычисляется в решающем блоке 12 по алгоритму
А k (А, i + Ajj) mod А,,,
где коэффициенты А-, А; и А определяются параметрами ошибок в канале связи и требуемой верностью передачи.
Номер, соответствующий k-схеме полярности, полученный в .результате вычисления в решающем блоке 12, опре- деляет номер ячейки третьего регистра сдвига 13, в которую следует записать единицу, С выхода элемента И 2 тактовые импульсы с частотой следования Fg I/a, где Л - единичный
элемент, используемый при формирниа- ни г.игнялов в кодовых словах, . чис ло возможных кодовых слов при этом составляет 2 Т, - интервал времени простого кода, но выбираются только те, которые удовлетворяют алгоритму. С третьего регистра сдвига 13 информация в виде переходов (смен полярностей) последовательно считывается с его выхода на вход выходного триггера 14. С помощью импульса, снимаемого с выхода первого регистра сдвига 6, соответствукщего началу стартстопного цикла, и импуль сов с выхода второго регистра сдви- та 13 непрерывно формируются и пере даются в канал трехэлементные ко- ,довые комбинации.
Длительность элемента, соответствующего стартстопной комбинации, оп- ределяется. расстоянием от сигнала Конец - начало стартстопного цикла до момента появления i-ro перехода с выхода регистра сдвига 13. Расстояние между i и j, i и k переходами, k-M переходом и сигналом Ко
неЦ - начало нее -сГ,,,
цикла выбрано не меСледовательно ; в канал непрерьгоно поступают сформированные кодовые комбинации с постоянным числом переходов значащих моментов модуляции. Из общего числа возможных реализаций отбираются только сигналы, в которых число переходов равно четырем, местоположение переходов удовлетворяет указанному алгоритму и расстояние между i, J, k переходами не меньше, чем на интервале стартстопного цикла исходного кода.
С выхода выходного триггера 4 сигнал поступает в канал связи.
Информация с канала связи поступает на входной триггер I7, где осуществляется временная привязка фронтов принимаемых единичных элементов .к генератору 15. С помощью первого и второго дифференцирующих блоков 18 и 19 производится выделение фронтов принимаемого сигнала (переходы из единицы в ноль типа старт и переходы из ноля в единицу).
Стартовый переход, пройдя второй дифференцирующий блок 19, устанавливает триггер управления 21 в единичное состояние, разрешая прохождение :тактовых импульсов с генератора 15 на входы первого регистра сдвига 23,
цикл работы кс горот О вьгбран ТЦ-Кд, где N - количество ячеек первого ре гистра сдвига 23, равное числу зоз- можного местоположения значащих моментов восстановления в принимаемой кодовой комбинации, а К - длительность единичного элемента преобразованного кода. С помощью третьего дифференцирующего блока 20 выделяется переход, записьшающий единицу .в первую ячейку первого регистра сдвига 23.
Под действием управляющих импульсов , поступающих на первый вход первого регистра сдвига 23, на его выходах поочередно появляются импульсы, управляющие приемной стороной системы в целом.
& 1ходы первого и второго дифферен цирующих блоков 18 и 19 объединены вторьм элементом ИЛИ 22. Одновременно с работой первого регистра сдвига 23 начинает работу и вт9Рой ре.ГИСТР сдвига 24, .
Последний вырабатьшает зоны с таким расчетом, чтобы принимаемые . k переходы находились в середиие зон А анализа, например в которых принимаются i,j,k переходы запоминаются в-ячейках второго регистра сдвига 24, который является накопителем, .Параллельно номера этих зон (ячеек) поступают на блок синдромного исправления 25 и второй решающий блок 29, в котором проверяется указанный алгоритм и формируется синдром ошибок, по которому в блоке синдромного исправления 25 производится исправление ошибки в принимаемой кодовой комбинации. В накопителе синдрома ошибок 30 хранится информация об ошибочно принятом значащем моменте модуляции в кодовой комбинации.
С выхода блока синдромного исправления 25 номера соответствующих значащих моментов модуляции поступают на входы первого решающего блока 26. Первый решающий блок 26 преобразует номера i, j, k ячеек блока синдромного исправления 25 в номер кодовой комбинации простого пяти- элементного кода. На выходе первого решающего блока 26 появляется
сигнал, соответствующий номеру комбинации кода МТК-2, вырабатываемой источником информации 5. Проклю- чение входов и выходов первого решающего блока -26 производится импуль COM-считывания, снимаемым с первого регистра сдвига 23,
Выходы преобразователя кода 27 подключены к входам ячеек третьего регистра сдвига 28, Преобразование производится в очередном стартостоп- ном цикле с помощью пяти управляющих импульсов, вырабатываемых первым регистром сдвига 23 с выходов п, которые соответствуют моментам смен полярности единичных элементов в комбинации пятиэлементного кода, выдаваемого потребителю информации 32 через выходной согласующий блок 31.
С выхода последней ячейки третьего регистра сдвига 28 информации в виде единичных.переходов, соответствующих значащим моментам восстановления простого кода , поступает на выход согласующего блока 31, с помощью которого формируется кодовая комбинация, вьщаваемая потребителю информации 32,
Формула изобретения
Система передачи дискретной информации с исправлением ошибок ,; содержащая на передающей стороне последовательно соединенные генератор, элемент И, к второму входу которого подключен выход триггера управления делитель частоты, к входу которого подключен первый вход второго регисра сдвига, и первый регистр сдвига, источник информации, управляющий и запрещающий выходы которого подключены к первому и второму входам триггера управления, а информационный выход через регистрирзпощий блок - к входам блока накопителей, преобразователь кода, первый и второй шифраторы, выходы которых подключены к сигнальным входам второго регистра сдвига и ко входам решающего блока, выходы которого подключены -к сигнальным входам второго регистра сдвига, а также выходной триггер, к одному входу которого подключен соответствующий выход пер0
5
0
5
вого регистра сдниг а, а к другому входу - выход второго регистра сдвига, а на приемной стороне - генератор, выход которого через элемент И подключен к первым входам первого и второго регистров сдвига, ко входу первого дифференцир лощего блока через входной триггер, выход которого через второй дифференцирующий блок, соединенный с первьп- входом элемента ИЛИ, подключен к первому входу триггера управления, выход которого подключен ко второму входу элемента И и через третий дифференцирующий блок к второму входу первого регистра сдвига, один выход которого соединен со своим установочным входом, со вторым входом триггера управления и с установочным входом второго регистра сдвига, ко второму входу которого подключен выход элемента ИЛИ, последовательно соединенные первый решающий блок, к одному входу которого подключен соответствующий выход первого регистра сдвига, преоб- .разователь кода, третий регистр сдвига и выходной согласующий блок отличающаяся тем, что, с целью повышения помехоустойчивос0 ти передачи информации, на передающей стороне объединенные выходы п- разрядов первого регистра сдвига подключены к управляющим входам регистрирующего блока, а выходы блока
5 накопителей через преобразователь кода подключены ко входам шифраторов на приемной стороне введены блок синдромного исправления, выходы которого подключены ко вторьм соот0 ветствующим входам первого решающего блока, а входы - к соответствующим выходам разрядо1В второго регистра сдвига и через введенные последовательно соединенные второй ре45 шающий блок, второй выход которого подключен ко второму входу блока синдромного исправленияJ и накопитель синдромов ощибок - к объединен- ным третьим входам блока синдромно0 го исправления.
название | год | авторы | номер документа |
---|---|---|---|
Система передачи дискретной информации с решающей обратной связью | 1983 |
|
SU1111258A1 |
Система передачи дискретной информации | 1987 |
|
SU1518886A1 |
Корректор ошибок | 1989 |
|
SU1810909A1 |
Устройство для кодирования и декодирования дискретной информации | 1983 |
|
SU1159166A1 |
Устройство для приема дискретной информации, закодированной корректирующим кодом | 1988 |
|
SU1596464A1 |
Устройство для исправления ошибок | 1985 |
|
SU1327297A1 |
УСТРОЙСТВО КОДИРОВАНИЯ-ДЕКОДИРОВАНИЯ ИНФОРМАЦИИ | 1994 |
|
RU2115231C1 |
Устройство для кодирования и декодирования двоичной информации сверточными кодами | 1982 |
|
SU1035819A1 |
МНОГОКАНАЛЬНАЯ АППАРАТУРА ПЕРЕДАЧИ ДВОИЧНЫХСИГНАЛОВ | 1971 |
|
SU313302A1 |
Устройство для приема дискретной информации, закодированной корректирующим кодом | 1987 |
|
SU1462492A1 |
Изобретение относится к телеграфной связи. Цель изобретения - повьшение прмехоустойчивости передачи информации. Система содержит на передающей стороне: г-р, эл-т И, триггер управления, делитель частоты, источник информации, два регистра сдвига, регистрирующий блок, блок накопителей, преобразователь кода. //г./ два шифратора, решающий блок (PJB) и выходной триггер, а на приемной стороне: г-р 15, эл-т И 16, входной триггер 17, три дифференцирукяцих блока 18, 19 и 20, триггер 21 управления, зл-т ИЛИ 22, три регистра сдвига 23, 24 и 28, блок синдромного исправления (БСИ) 25, два РБ 26 и 29 преобразователь кода 27, накопитель синдромов ошибок (НСО)ЗО, выходной согласующий -блок 31 и потребитель 32 информации. В РБ 29 проверяется условие исправления ошибок и формируется синдром ошибок, по которому в БСИ 25 производится исправление ошибок в принимаемой кодовой комбинации. В НСО 30 хранится информация об ошибочно принятом знача- . щем моменте модуляции в кодовой информации. Цель достигается введением БСИ 25, РБ 29 и НСО 30. 2 ил. (О 00 ф ф дых ид
Редактор Т.МитейКо
Составитель Н,Лебедянская Техред А.Кравчук
Заказ 7461/59
Тираж 637Подписное
ВНИИПИ ГосудареТВенного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушская наб., д,4/5
Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная,4
Корректор С.Черни
Система передачи дискретной информации с решающей обратной связью | 1983 |
|
SU1111258A1 |
Очаг для массовой варки пищи, выпечки хлеба и кипячения воды | 1921 |
|
SU4A1 |
Авторы
Даты
1987-01-15—Публикация
1985-06-10—Подача