Ячейка матричного коммутатора Советский патент 1987 года по МПК G06F7/00 

Описание патента на изобретение SU1290291A1

Изобретение относится к вычислительной технике и может быть использовано в качестве базового элемента при построении коммутационных систем многопроцессорных вычислительных структур.

Цель изобретения - расширение функциональных возможностей ячейки матричного коммутатора путем обеспечения двунаправленной коммутации.

На чертеже изображена структурная схема ячейки матричного коммутатора.

Ячейка матричного коммутатора содержит первую и вторую п-разрядные информационные шины 1 и 2, RS-триггер 3, элемент И 4, настроечный вход 5, вход 6 сброса, шинный формировате;чь 7, схему 8 сравне10

сравнения в течение k/n тактов сравнения, задаваемых синхроимпульсами по входу 9 синхронизации.

При неравенстве разрядов в символических именах сигнал неравенства, формируемый на выходе схемы 8 сравнения, поступает на единичный вход триггера 3 и устанавливает его в единичное состояние по тактовому сигналу, подаваемому с входа 9 синхронизации. По окончании настройки на настроечном входе 5 устанавливается единичный сигнал. Если во время настройки на триггер 3 подан сигнал неравенства, то с его инверсного выхода нулевой уровень через элемент И 4 выдается на первый управляющий вход шинного формирователя 7, запре .1,.fJI4 сII Г

НИН, вход 9 синхронизации, вход 10 задания щая обмен информацией между первой 1 направления. Значение п выбирается в COOT-и второй 2 информационными -шинами. Есветствии с длиной слов, которыми производится обмен информацией в матричном коммутаторе.

20

Ячейка матричного коммутатора работает следуюш.им образом.

Сигнал, подаваемый на вход 6 сброса, устанавливает триггер 3 в нулевое состояние. При этом с его инверсного выхода единичный сигнал через элемент И 4 поступает на первый управляюш.ий вход шинного формирователя 7, обеспечивая обмен информацией через шинный формирователь 7 между первой и второй информационными шинами при единичном сигнале на настроечном входе 5. Единичный сигнал на входе 10 задания направления разрешает передачу информации с первой 1 информационной шины во вторую 2, а нулевой потенциал на входе 10 задания направления разрешает передачу информации с второй 2 информационной шины в первую 1. Во время-настройки каналов связи в матричном коммутаторе на настроечный вход 5 поступает нулевой лотенциал, который действует на протяжении всего времени настройки, и через элемент И 4 подается на первый управляющий вход шинного формирователя 7.

Под воздействием этого сигнала выходы шинного формирователя 7 переводятся в вы- сокоимпедансное состояние, при этом запрещается обмен информацией между первой и второй информационными шинами. Коды, поступающие по первой 1 и второй 2 информационным шинам и несущие информацию о символических именах коммутируемых каналов связи, подаются на схему 8 сравнения. Причем при количестве разрядов k в символическом имени оно выдается на схему 8

25

ли за время настройки сигнал неравенства не вырабатывался; то триггер 3 остается в исходном состоянии и единичный потенциал с его инверсного выхода через элемент И 4 поступает на первый управляющй вход шинного формирователя 7, разрешая двунаправленный обмен информацией между первой 1 и второй 2 информационными шинами.

Формула изобретения

30

35

Ячейка матричного коммутатора, содержащая схему сравнения, RS-триггер и элемент И, причем первый и второй входы схемы сравнения соединены с первой и второй информационными шинами ячейки, вход сброса ячейки соединен с R-входом RS-триг- гера, первый вход элемента И соединен с настроечным входом ячейки, отличающаяся тем, что, с целью расширения функциональных возможностей путем обеспечения двунаправленной коммутации, ячейка содержит шинный формирователь, причем вы ход «Не равно схемы сравнения соединен с S-входом RS-триггера, тактовый вход которого соединен с входом синхронизации ячейки, вход задания направления ячейки соединен с первым управляющим входом шинного формирователя, второй управляющий вход которого соединен с выходом элемен- та И, второй вход которого соединен с инверсным выходом RS-триггера, первая информационная шина ячейки соединена с информационными входами шинного формирователя, выходы которого соединены с второй информационной шиной ячейки.

40

0

сравнения в течение k/n тактов сравнения, задаваемых синхроимпульсами по входу 9 синхронизации.

При неравенстве разрядов в символических именах сигнал неравенства, формируемый на выходе схемы 8 сравнения, поступает на единичный вход триггера 3 и устанавливает его в единичное состояние по тактовому сигналу, подаваемому с входа 9 синхронизации. По окончании настройки на настроечном входе 5 устанавливается единичный сигнал. Если во время настройки на триггер 3 подан сигнал неравенства, то с его инверсного выхода нулевой уровень через элемент И 4 выдается на первый управляющий вход шинного формирователя 7, запресII Г

щая обмен информацией между первой 1 и второй 2 информационными -шинами. Если за время настройки сигнал неравенства не вырабатывался; то триггер 3 остается в исходном состоянии и единичный потенциал с его инверсного выхода через элемент И 4 поступает на первый управляющй вход шинного формирователя 7, разрешая двунаправленный обмен информацией между первой 1 и второй 2 информационными шинами.

Формула изобретения

Ячейка матричного коммутатора, содержащая схему сравнения, RS-триггер и элемент И, причем первый и второй входы схемы сравнения соединены с первой и второй информационными шинами ячейки, вход сброса ячейки соединен с R-входом RS-триг- гера, первый вход элемента И соединен с настроечным входом ячейки, отличающаяся тем, что, с целью расширения функциональных возможностей путем обеспечения двунаправленной коммутации, ячейка содержит шинный формирователь, причем выход «Не равно схемы сравнения соединен с S-входом RS-триггера, тактовый вход которого соединен с входом синхронизации ячейки, вход задания направления ячейки соединен с первым управляющим входом шинного формирователя, второй управляющий вход которого соединен с выходом элемен- та И, второй вход которого соединен с инверсным выходом RS-триггера, первая информационная шина ячейки соединена с информационными входами шинного формирователя, выходы которого соединены с второй информационной шиной ячейки.

10

8

Похожие патенты SU1290291A1

название год авторы номер документа
Ячейка матричного коммутатора 1990
  • Братусина Ирина Витальевна
  • Накалюжный Андрей Григорьевич
  • Тарасенко Владимир Петрович
  • Швец Евгений Михайлович
SU1783510A1
Ячейка матричного коммутатора 1983
  • Корнейчук Виктор Иванович
  • Логинов Сергей Алексеевич
  • Тарасенко Владимир Петрович
  • Швец Евгений Михайлович
SU1121778A1
МАТРИЧНЫЙ КОММУТАТОР С ПРОГРАММИРУЕМОЙ ЛОГИКОЙ 2003
  • Жила В.В.
  • Осовский А.В.
  • Кутузов Д.В.
RU2251792C2
ЯЧЕЙКА МАТРИЧНОГО КОММУТАТОРА С ПОТОКОВОЙ НАСТРОЙКОЙ 2001
  • Карандин В.Н.
  • Морозов А.В.
  • Нежурина М.И.
  • Щербина И.Е.
RU2194302C2
Матричный распределитель 1987
  • Витиска Николай Иванович
SU1580377A1
Коммутационное устройство 1985
  • Авдеев Вадим Александрович
SU1251095A1
ЯЧЕЙКА ОДНОРОДНОЙ СТРУКТУРЫ 1993
  • Кутаев Юрий Федорович[Ru]
  • Мартынюк Татьяна Борисовна[Ua]
  • Гайда Валерий Борисович[Ua]
RU2036511C1
Автоматизированная система контроля радиоэлектронных устройств 1989
  • Ларичев Анатолий Павлович
  • Рогожин Олег Владимирович
  • Кочнев Александр Александрович
  • Гришин Сергей Викторович
SU1683038A1
Ячейка однородной структуры 1990
  • Гайда Валерий Борисович
  • Мартынюк Татьяна Борисовна
  • Теренчук Анатолий Тимофеевич
  • Ковальчук Борис Макарович
SU1778757A1
Ортогональная многопроцессорная система 1990
  • Сигарев Александр Александрович
SU1839261A1

Иллюстрации к изобретению SU 1 290 291 A1

Реферат патента 1987 года Ячейка матричного коммутатора

Изобретение относится к области вычислительной техники и может быть использовано в качестве базового элемента при построении коммутационных систем многопроцессорных вычислительных структур. Цель изобретения - расширение функциональных возможностей за счет обеспечения двунаправленной коммутации. Ячейка матричного коммутатора (ЯМК) обеспечивает настройку двунаправленного канала связи по совпадению символических имен соединяемых устройств. ЯМК содержит схему сравнения, триггер, элемент И, шинный формирователь, первую и вторую информационные шины, вход синхронизации, вход сброса, настроечный вход, вход задания направления. При настройке ЯМК происходит сравнение последовательно-параллельных кодов символических имен устройств. При совпадении символических имен между устройствами образуется канал связи, обеспечивающий двунаправленный обмен информацией. В случае несовпадения символических имен подобный канал не образуется. 1 ил. ГО со о to х

Формула изобретения SU 1 290 291 A1

Документы, цитированные в отчете о поиске Патент 1987 года SU1290291A1

Ячейка коммутатора 1975
  • Каляев Анатолий Васильевич
  • Денисенко Николай Иванович
  • Макаревич Олег Борисович
SU602937A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Коммутационный элемент 1980
  • Каляев Анатолий Васильевич
  • Каляев Игорь Анатольевич
  • Чернухин Юрий Викторович
SU928340A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1
Способ получения фтористых солей 1914
  • Коробочкин З.Х.
SU1980A1
Ячейка матричного коммутатора 1983
  • Корнейчук Виктор Иванович
  • Логинов Сергей Алексеевич
  • Тарасенко Владимир Петрович
  • Швец Евгений Михайлович
SU1121778A1
Приспособление для точного наложения листов бумаги при снятии оттисков 1922
  • Асафов Н.И.
SU6A1

SU 1 290 291 A1

Авторы

Накалюжный Андрей Григорьевич

Тарасенко Владимир Петрович

Торошанко Ярослав Иванович

Швец Евгений Михайлович

Даты

1987-02-15Публикация

1985-08-01Подача