Изобретение относится к вычислительной технике, в частности к запоминаюш,им устройствам, и может быть использовано в устройствах приема, обработки и преобразования информационных аналоговых сигналов.
Цель изобретения - повышение быстродействия и увеличение времени хранения информации устройства.
На чертеже приведена функциональная схема предлагаемого устройства.
Устройство содержит формирователь 1 входных сигналов, ключи 2 и 3, цифроанало- говые преобразователи 4 и 5, элемент 6 памяти, шины 7 и 8 питания (источники питания), реверсивный счетчик 9 и генератор 10 импульсов.
Устройство работает следуюшим образом.
Формирователь 1 осушествляет непрерывное сравнение входного аналогового сигнала с выходным сигналом цифроанало- гового преобразователя 5. Если разность между этими сигналами находится в пределах зоны нечувствительности формировате ля 1, на обоих его выходах формируется нулевой сигнал. В результате импульсы с генератора 10 не проходят через ключи 2 и 3 и содержимое счетчика 9 не изменяется, а следовательно, не изменяется и выходной сигнал цифроаналогового преобразователя 5.
Увеличение входного аналогового сигнала относительно равновесного состояния приводит к тому, что формирователь 1, реагируя на возникшее рассогласование, формирует на своем первом выходе единичный сигнал, оставляя на втором выходе нулевой сигнал. При этом импульсы с генератора 10 проходят через ключ 2 на суммирующий вход реверсивного счетчика 9. Соответственно возрастает его выходной код, способствуя увеличению выходного сигнала цифроаналогового преобразователя 5. Это увеличение продолжается до тех пор, пока формирователь 1 вновь не сформирует на обоих выходах нулевой сигнал и не установится новое равновесное состояние.
Аналогично при уменьшении входного аналогового сигнала относительно равновесного состояния формирователь 1 разрешает проход импульсов с генератора 10 через ключ 3 на вычитающий вход реверсивного счетчика 9. Соответственно к новому равновесному состоянию приводит уменьшение выходного сигнала цифроаналогового преобразователя 5.
Таким образом, устройство постоянно следит за уровнем входного аналогового сигнала, обеспечивая его равенство выходному сигналу цифроаналогового преобразователя 5. А это означает, что двоичный код на выходе реверсивного счетчика 9 в любой момент времени однозначно определяется текущей величиной входного анйло- гового сигнала.
Этот двоичный код при подаче управляющего синхроимпульса можно записать в
элемент 6 памяти, который, будучи регистром памяти, осуществляет хранение двоичной информации. Выходной преобразователь 4 производит обратное эквивалентное преобразование информационного сигнала
из цифровой формы в аналоговую, т. е. к тому виду, что присутствует на входе.
Если на управляющем зажиме постоянно присутствует разрешающий сигнал, устройство работает в режиме повторения формы аналогового сигнала, поскольку в этом
5 случае элемент 6 памяти (регистр памяти) пропускает через себя всю двоичную информацию без задержки. Причем, если напряжения источников питания равны, равны и мгновенные значения входного и выходного аналоговЕ11х сигналов. Если напряжения источников 7 и 8 питания различаются, реализуется либо усиление, либо ослабление входного аналогового сигнала.
Использование предлагаемого устройства позволяет повысить его быстродействие по
5 цепи управления и увеличить максимальную длительность времени хранения сигнала, что положительно сказывается на технических характеристиках различных устройств приема, обработки и преобразования информационных аналоговых сигналов.
0
Формула изобретения
5
Аналоговое запоминающее устройство, содержащее формирователь входных сигналов, первый установочный вход которого является информационным входом устройства, первый ключ, информационный вход которого соединен с первым выходом формирователя входных сигналов, элемент памяти на регистре, выходы которого сое0 динены с группой кодовых входов первого цифроаналогового преобразователя, выход первого цифроаналогового преобразователя является выходом устройства, отличающееся тем, что, с целью повышения быстродействия и увеличения времени хранения
информации устройства, в него введены второй ключ, реверсивный счетчик, второй цифроаналоговый преобразователь и генератор импульсов, выход которого соединен с управляющими входами ключей, информа0 ционный вход второго ключа соединен с вторым выходом формиров ателя входных сигналов, выходы ключей соединены соответственно с суммирующим и вычитающим входами реверсивного счетчика, выходы которого соединены с группой кодовых входов
5 второго цифроаналогового преобразователя и с информационными входами регистра, выход второго цифроаналогового преобразователя соединен с вторым установочным
1309086д
входом формирователя входных сигналов,ного напряжения цифроаналогового преоГ;синхронизирующий вход регистра являетсяразователя подключены к соответствующим
входом выборки устройства, входы опор-шинам питания устройства.
название | год | авторы | номер документа |
---|---|---|---|
Преобразователь угла поворота вала в код | 1985 |
|
SU1312737A1 |
Многоканальный коммутатор аналоговых сигналов | 1988 |
|
SU1598149A1 |
ЦИФРОВОЙ ГЕНЕРАТОР СИНУСОИДАЛЬНЫХ СИГНАЛОВ | 1991 |
|
RU2050688C1 |
Цифровой фазометр-частотомер | 1983 |
|
SU1173342A1 |
Устройство для измерения времени установления выходного напряжения цифроаналоговых преобразователей | 1986 |
|
SU1332530A1 |
Преобразователь угла поворота вала в код | 1989 |
|
SU1633492A1 |
Преобразователь частоты в напряжение | 1987 |
|
SU1550621A1 |
Многоканальный аналого-цифровой преобразователь | 1985 |
|
SU1317658A1 |
Программируемый формирователь многочастотного сигнала | 1989 |
|
SU1739472A1 |
Измеритель аналоговых сигналов | 1988 |
|
SU1599869A1 |
Изобретение относится к вычислительной технике, в частности к запоминаюш,им устройствам, и может быть использовано в устройствах приема, обработки и преобразования информационных аналоговых сигналов. Цель изобретения - повышение быстродействия и увеличение времени хранения информации - достигается введением в устройство второго ключа, реверсивного счетчика, второго Цифроаналогового преобразователя (ЦАП) и генератора импульсов. В устройстве постоянно осуществляется отслеживание за уровнем входного сигнала путем сравнения его в формирователе 1 с выходным сигналом ЦАП 5. Это означает, что двоичный код на выходе реверсивного счетчика 9 в любой момент времени однозначно определяется текущей величиной входного аналогового сигнала. Затем двоичный код записывается в элемент 6 памяти, который осуществляет хранение двоичной информации, которая по сигналу управления поступает на ЦАП 4, осуществляющий эквивалентное преобразование информации из цифровой формы в аналоговую. 1 ил. ьО сл со о QO о оо Oi Упраблвние
Воробьев Н | |||
В | |||
и др | |||
/ икропроцессо- ры | |||
Элементная база и схемотехника средств сопряжения, М.: Высшая школа, 19,84, с | |||
Выбрасывающий ячеистый аппарат для рядовых сеялок | 1922 |
|
SU21A1 |
Авторы
Даты
1987-05-07—Публикация
1985-12-09—Подача